Патенты с меткой «ошибок»

Страница 11

Устройство для восстановлениястираний и исправления ошибок вкодовой последовательности

Загрузка...

Номер патента: 815940

Опубликовано: 23.03.1981

Авторы: Гриневич, Пряхин, Расторгуев

МПК: H03M 13/51

Метки: вкодовой, восстановлениястираний, исправления, ошибок, последовательности

...блок 1 приема,анализатор 2 сигнала, накопитель 3, блок 4осстановления стираний, блок 5 исправлеия стираний, второй анализатор 6 сигнала и триггер 7 запрета.Устройство работает следующим образом.Второй анализатор 6 при появлении наего входе максимальной оценки надежностив символа перебрасывает триггер 7 запретав состояние единица. По этому сигналу блок5, начиная с очередной комбинации, обеспечивает прямое считывание информационных символов из блока 1 без запоминанияих на время анализа в блоке 5.При появлении первого после этого стирания в блоке 1, сигнал с выхода блока 1перебрасывает триггер 7 запрета в состояние нуль, тем самым снимая сигнал с дополнительного входа блока 5. При этом устройство начинает работу в своем обычномрежиме...

Цифровая система связи с исправле-нием ошибок

Загрузка...

Номер патента: 818024

Опубликовано: 30.03.1981

Авторы: Демкин, Сафаров, Ухтин

МПК: H03M 13/51, H04L 7/00

Метки: исправле-нием, ошибок, связи, цифровая

...4 преобразуется в цифровую форму. Выходы преобразователя 4 подключены параллельно ко входам блока 9 и к первым входам блока 8, на вторые входы которого генератором 7 поданы посылки эталонного сигнала. Результат поразрядного суммирования с выходов блока 8 вводится в п-разрядный регистр 10. Далее сигналы с блока 9 и и-разрядного регистра 10 поступают в формирователь 5, где .формируется 3 п-разрядное слово, которое подается на вход передатчика 6 для управления его колебаниями. Синхронизатор 2 управляет работой всего бортового устройства,Сигнал с выхода приемника 12 подается в декодирующий блок 13 и селектор 14. Поток двоичных посылок с выхода декодирующего блока 13 поступает одновременно на сумматор 15 и элемент 16 задержки, с выхода...

Счетчик импульсов с контролем ошибок

Загрузка...

Номер патента: 822374

Опубликовано: 15.04.1981

Авторы: Андрущенко, Бекеша, Глушков, Петренко, Сахно

МПК: H03K 21/34

Метки: импульсов, контролем, ошибок, счетчик

...8 дешифратором 4Если единичное состояние в младшемразряде Основного счетчика 1. подтвер822374 О О Исх онтроль онтроль О О О тановка к О нтроль 1 1 установка кодаконтроль О .,О установка. коконтроль О О О ановка кода О О роль О О нтрольтановка к 1 1 конт ОО 1 ее1 1 1 ановка онтрольстановка кода1, 11 а контроль имппереполнен О О Фждается, то на выходе дешифратора 4 формируется сигнал фИсправноф, который помимо своего основного назначения поступает на вход контролирующего счетчика 2 для установки в его разрядах следующего состояния.В паузе между 2-м и 1-м счетными импульсами состояния малоразрядио" го счетчика 2 с приходом тактового импульса 9 дешифруются дешифратором 5, и сигналы с его выкода устанавливают в разрядах основного...

Устройство для контроля ошибок вмногоканальной аппаратуре магнитнойзаписи

Загрузка...

Номер патента: 830557

Опубликовано: 15.05.1981

Авторы: Чехлай, Чуманов

МПК: G11B 27/36

Метки: аппаратуре, вмногоканальной, магнитнойзаписи, ошибок

...импульсов.На чертеже приведена структурная схема предлагаемого устройства.Устройство содержит задающий гене 2, формирователь 3писи, носитель 5, блок 03 8305воспроизвеаения, сумматор 7 по моаупюдвв, схему 8 запрета, схему ИЛИ 9,счетчик 10 ошибок с индикатором, распределитель 11 импульсов и жауший мультивибратор 12,Устройство работает слеаующим образом.Частота генератора 1 делится в делителе 2 и подается нв формирователь 3,с выходов которого прямой и инвертироЪванный коды подаются соответственно навходы четных и нечетных каналов записиблока 4. Записанные нв носитель 5 сигналы воспроиэвоаятся блоком 6 и соответственно с четных и нечетных каналов блока 6 воспроизведения попарно подаютсяна вхоаы сумматоров 7, Одновременносинхрониэируюшим...

Устройство для предотвращения ошибок впринимаемой дискретной информации

Загрузка...

Номер патента: 836803

Опубликовано: 07.06.1981

Авторы: Кушнирова, Сакута

МПК: H04L 1/08

Метки: впринимаемой, дискретной, информации, ошибок, предотвращения

...через первый элемент И 3 на последовательный вход регистра импуль-. сов 1. При этом на управляющий вход этого регистра синхронно поступает группа и тактовых импульсов сдвига (см.4 иг.2, О). Таким образом, в цикле "приема" в регистр импульсов 1 леднего и-го тактового импульса груп- .пы в регистр импульсов 1 будет сновазаписан первоначальный сигнал команды.В течение первго цикла "контроля"сигнал команды с выхода старшего разрядарегистра импульсов 1 последовательно по разрядам поступает на одиниз входов блока сравнения 2. На другой вход блока сравнения 2 синхронно по разрядам поступает аналогичный повторный сигнал команды с входа устройства. Таким образом, в первом цикле "контроля" блок сравнения 2 последовательно по разрядам сравнивает...

Устройство для обнаружения и регистрациипотока ошибок дискретного канала связи

Загрузка...

Номер патента: 836804

Опубликовано: 07.06.1981

Авторы: Ларичев, Нестеркин, Океанов, Родькин

МПК: H03M 13/51, H04L 12/26

Метки: дискретного, канала, обнаружения, ошибок, регистрациипотока, связи

...с выходашифратора временных меток 10 записывается в шестую ячейку блока оперативной памяти 12. Регистратор 3 в каждомцикле своей работы выдает сигналысинхронизации, поступающие на блок ния ошибок подключен к входу счетчика тактовых импульсов, выход которогосоединен со входами блока ключей иформирователя временных меток, выходкоторого подключен к входу "сброс"счетчика тактовых импульсов черезэлемент ИЛИ, к другому входу которогоподключен .выход блока ключей, а выход "знак ошибки" блока обнаруженияошибок подключен к соответствующему 10входу блока промежуточной памяти, выход которого подключен к входу регистратора, синхронизирующий выход которого через блок управления подключенк управляющим входам блока промежуточной памяти и регистратора,...

Счетчик импульсов со схемой обнару-жения ошибок

Загрузка...

Номер патента: 839061

Опубликовано: 15.06.1981

Авторы: Ефимов, Петров, Самохин, Тощева

МПК: H03K 21/34

Метки: импульсов, обнару-жения, ошибок, схемой, счетчик

...чертеже представлена схема счет-Зо чика импульсов с контролем ошибок.Счетчик содержит входную шину 1, Й-разрядный регистр 2 сдвига, элементы И 3-5, элемент НЕ 6, выходную шину 7; 2=1 - первый разряд регистра 2 сдвига: 2=2, 2=3,2=4 - М разрядов регистра 2 сдвига, где М равно целой части числа (М/Ъ) : 2=5 - последний разряд регистра 2 сдвига.Входная шина 1 соединена с синхро 40 входом Й-разрядного регистра 2 сдвига и с первым входом элемента И 3, второй, третий и четвертый входы которого соединены. соответственно с прямым выходом первого разряда 2=1 регистра 45 2 сдвига, с выходом элемента НЕ 6 и с прямым выходом последнего разряда 2=5 регистра 2 сдвига, прямой и инверсный выходы последнего разряда 2=5 которого соединены соответственно 5...

Устройство для обнаружения и ис-правления ошибок b блоках вычисли-тельной машины

Загрузка...

Номер патента: 840912

Опубликовано: 23.06.1981

Авторы: Слуцкин, Юркова

МПК: G06F 11/08

Метки: блоках, вычисли-тельной, ис-правления, обнаружения, ошибок

...входов каждый, информационный вход 28, выход 30контрольных разрядов по четности,который является выходом устройства.Блок коррекции четности (фиг.5)содержит логический элемент 40 сложения по модулю два на девять входов,вход 25 коррекции, вход 26 контрольных разрядов по четности, выход 27скорректированной четности,Устройство работает следующим образом.Известно, что для обнаружения и ис.правления ошибок передаваемой информа.ции (например, информации, считаннойиз оперативной памяти в устройствоуправления памятью) можноиспользовать код Хэмминга.При этом необходимо образовать новые разряды кода Хэмминга, соответствующие принятой информации, сравнитьполученный код с вновь выработаннымкодом Хэмминга, определить в какоминформационном разряде...

Запоминающее устройство с исправ-лением ошибок

Загрузка...

Номер патента: 841059

Опубликовано: 23.06.1981

Авторы: Карпухин, Коекин

МПК: G11C 29/00

Метки: запоминающее, исправ-лением, ошибок

...выходов блока 11. Входы формирователя 5 подключены к одним из выходов регистра 4, а выходы - к другим информационным входам накопителей 12 и первым входам сумматоров 6, вторые входы которых соединены с другими выходами регистра 4, а выходы - с первыми входами элементов И 7, выходы которых подключены к одним из входов элементов ИЛИ 9, выходы которых соединены со входами дешифратора 10. Первые входы элементов И 8 подключены к другим выходам регистра 1, а выходы - к другим входам элементов ИЛИ 9 и первым входам сумматоров 14, вторые входы которых соединены с другими выходами блока 15, а-выходы - . с другими входами регистра 16. Вторые входы элементов И 7 и 8 подключены к другим выходам блока 11.1 о теля 12. С выхода сумматора 6 при наличии...

Счетчик импульсов с контролем ошибок

Загрузка...

Номер патента: 841125

Опубликовано: 23.06.1981

Авторы: Андрущенко, Бекеша, Глушков, Петренко, Сахно

МПК: H03K 29/00

Метки: импульсов, контролем, ошибок, счетчик

...ну-.левой сигнал, а на его следующем,)+1-ом,выходе - единичный сигнал.Для того, чтобы на К-выходе расширителя сигналов 5 установился единичный сигнал, на его вход нужно подать К импульсов.Дешифраторы б и 7 на и и щ выходов представляют собой прямоугольныедешифраторы, на выходах каждого изкоторых поочередно появляются сигналы.Предлагаемый счетчик работаетследующим образом.Перед началом работы основнойсчетчик 1, контролирующий счетчик 2,и расширитель сигналов 5 устанавливаются в исходное, нулевое состояние(на чертеже не показано),По шине 8 на входы основного счетчика 1 и контролирующего счетчика 2поступают импульсы счета, Заполнениесчетчиков начинается одновременно,и на входы дешифраторов б и 7 поступают одинаковые комбинации...

Устройство защиты от ошибок

Загрузка...

Номер патента: 843267

Опубликовано: 30.06.1981

Авторы: Дотолев, Кивачицкий, Коларж, Новожилов

МПК: H03M 13/51, H04L 1/20

Метки: защиты, ошибок

...и-разрядном двоичномкоде записывается в первый и-разрядный регистр 5 сдвига, а с детектора2 качества во второй и-разрядныйрегистр 6 сдвига - вектор ошибки.Из первого и-разрядного регистра 5сдвига кодовая комбинация поступаетна проверку в блок 4 проверки начеткость, в результате которой онвырабатывает либо сигнзл "Правильно",либо - "Ошибка". Сигнал "Правильно" .поступает на вторые входы трехвходовых элементов 7 совпадения, которыепри наличии разрешающего сигнала инвертора 10 в параллельном коде выдают информацию потребителю. Еслипринятая кодовая комбинация определе"на блоком 4 проверки на четностькак недостоверная, он вырабатываетсигнал "Ошибка" и подает его на вто.рые входы двухвходовых элементов 8совпадения, одна из которых, на ко.торую...

Способ измерения коэффициента ошибок вдискретном канале и устройство для егоосуществления

Загрузка...

Номер патента: 847519

Опубликовано: 15.07.1981

Автор: Шустров

МПК: H04B 3/46

Метки: вдискретном, егоосуществления, канале, коэффициента, ошибок

...когда передачи нет, счетчики 5 и 8 обнулены.Коммутаторы 10 и 11 пОДключают сВОивыходы к постоянному сигналу. Врезультате независимо от состояниясчетчиков 8 и 5 на выходе решающегоблока б будет результат Рощ = О,В исходном состоянии устройствонаходится после подачи сигнала"Сброс", устанавливающего на всехсчетчиках 4,5,8 "0" до прихода сигнала иэ канала.При поступлении сигналов, соответствующих импульсам тактовой сиихрониэации принимаемой информации,на выходе счетчика 8 появляются сигналы с периодом, равным длительностиблока. Состояние других блоков неизменяется. После прихода первого сигнала 1 первый блок с обнаруженными ошибками) счетчик 4 выходит из нулевого состояния, что отмечается дешифратором 9, управляющим переключением...

Процессор ввода-вывода с коррек-цией ошибок

Загрузка...

Номер патента: 849221

Опубликовано: 23.07.1981

Авторы: Абражевич, Аверьянов, Верига, Овсянников, Погодаев, Яловега

МПК: G06F 11/14

Метки: ввода-вывода, коррек-цией, ошибок, процессор

...При этом процессорввода-вывода сигнализирует центральному процессору о завершении запускаоперации ввода-вывода путем установки триггера 26. Начиная с этого момента, процессор авода-вывода отключается от центрального процессора иработает самостоятельно. Операцияввода-вывода осуществляется с помощью набора микропрограмм, хранящихся в постоянной памяти 31, по которым производится обмен данными междууСтройством и каналом микропрограмма обслуживания передачи данных, считывание управляющих слов канала- микропрограмма обслуживания команды центральйого процессора; завершение операции ввода-вывода-микропрограмма обслуживания каналаВозникающие в процессе работы запросы на обслуживание процессор делит по приоритетности и при наличии...

Способ контроля ошибок изготовлениястатора вращающегося трансформатора

Загрузка...

Номер патента: 851662

Опубликовано: 30.07.1981

Автор: Гурьев

МПК: H02K 15/00

Метки: вращающегося, изготовлениястатора, ошибок, трансформатора

...контроля от ошибок укладки обмотки не изменяется, сумма результатов контроля, соответствующих различным режимам включения пропорциональна составл-,ющей ошибок укладки обмотки.Ф3На Фиг,1 - 4 изображено положениеосей магнитного потока и осей обмотокдля случая ошибок укладки обмоток на Фиг.5 - 8 - то же, для случая неравномерности магнитной проводимости сердечников и наличия КЗ-витков; на фиг.9 - 12 - то же, при контроле ошибок изготовления статора, вызывающих неравенство коэффициентов трансформации и связанных с ошибкой укладки обмоток; на фиг.13 - 16 - то же, при контроле ошибок изготовлениястатора, вызывающих неравенство коэффициентов трансформации и связанныхс неравномерной магнитной проводимостью сердечников и наличием...

Запоминающее устройство с обнаружением одиночных ошибок

Загрузка...

Номер патента: 855738

Опубликовано: 15.08.1981

Авторы: Карпухин, Коекин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, одиночных, ошибок

...накопитель б, блок 7 контроля группу элементов ИЛЙ 8, выходной регистр 9 числа, первый элемент. И 10, второй элемент И 11, элемент ИЛИ 12, блок 13 управления, информационный выход 14.Запоминающее устройство с обнаружением одиночных ошибок работает , следующим образом.При записи информационное слово с входного регистра 2 числа поступает на формирователь 3 контрольного разряда, вырабатывающий старший разряд адреса, сигнал с которого через первый элемент И 10 и при наличии управляющего сигнала записи с блока 13 управления и элемента ИЛИ 12 совместно с сигналами с младших разрядов адресного регистра 1 поступает на вход адресного дешифратора 4, где вырабатывается сигнал записи информации с входного регистра 2 числа в накопители 5 и б, а...

Генератор потока ошибок

Загрузка...

Номер патента: 855968

Опубликовано: 15.08.1981

Авторы: Буданов, Пуртов, Сидоренко, Чулкин

МПК: H03K 3/84

Метки: генератор, ошибок, потока

...интервала можно изменить зероятиость ошибки.С помощью исходногс потока ошибок можно получить потоки ошибок с более высокой степенью группирования Ошибок. Для этого необходимо увеличить количество ошибок между безошибочными интервалами в К, раз, где К равно соответственно 2 и 3. Г 1 оскольку пропорционально К растет число ошибок и число безошибочных интервалов, то вероятность ошибки при изменении группирования таким способом остается постоянной. Этот метод получения группирующихся ошибок позволяет при фиксированных значениях вероятности ошибки Р задавать набор значений показателя группирования ошибок Е, который определяется по формулегде тт -длина кодовой комбинации.Формирование потоков ошибок в данном генераторе осуществляется...

Устройство для исправления ошибок в дискретной информации

Загрузка...

Номер патента: 860335

Опубликовано: 30.08.1981

Авторы: Ещин, Заволокин, Заровский, Мошков, Мусатов, Рейнер, Юферова

МПК: H03M 13/05

Метки: дискретной, информации, исправления, ошибок

...Р-ичного разряда, а надругие - значение ошибки в этом разряде с выходов дополнительного сумматора 2 через блок 7 ключей. В сумматоре 1 производится вычитание эначения ошибки из значения искаженногоразряда (или сложение с ннм в зависимости от знака, с которым полученаошибка), в результате чего на выходах этого сумматора 1 формируетсяисправленное значение этого разряда.В других сумматорах 1, соответствую-:щих неискаженным разрядам, на входы поступают только значения этих разрядов со входных шин, которые беэ изменения передаются на выход, поскольку соответствующие блоки 7 ключей (кро-. ме 7 заперты сигналами с выходов дешнфратора 5.Например, вместо правильной кодовой комбинации 0221131 принята комбинация 0221101, т,е.произошло...

Устройство для обнаружения и исправления ошибок в системе остаточных классов

Загрузка...

Номер патента: 862143

Опубликовано: 07.09.1981

Автор: Чачанашвили

МПК: G06F 11/10

Метки: исправления, классов, обнаружения, остаточных, ошибок, системе

...условие (6) выполняется для всехоснований надсистемы, то на всех прямых Выходах блоков.2 появляются выходные сигналы, которые поступают навход элемента И 9. Выход под сигналэлемента И 9 является признаком правильности числа. Если же в. каком К -мя основании надсистему произошла ошибнка, то на инверсном выходе К -го блока 2 появится выходной сигнал, который пройдя через блок 10, явитсяпризнаком наличия одиночной ошибки,Я Сигнал "Одиночная ошибка" даст раз30:(0,0,2),60=(0,0,4),90= 0,0,6)120=(0,0,1),150=(0,0,3),180=(0,0,5)35=(0,5,0),70=(0,4,0),105=(0,3,0) 45140=(0,2,0),175=(Ою 1,0),42=(2,0,0)84=(4,0,0),126=(1,0,0),168=(3,0,0) Таблица возможных ошибок в подсистеме имеет вид 50а д.1. 5 2 5,4 4 3,4 б3,2 11,2 3 1 5 2,4 3 4 5 б 1,33 7...

Устройство для обнаружения и регистрации ошибок дискретного канала связи

Загрузка...

Номер патента: 862375

Опубликовано: 07.09.1981

Авторы: Лагуткин, Маркин, Светников, Шалимов

МПК: H03M 13/51, H04L 12/26

Метки: дискретного, канала, обнаружения, ошибок, регистрации, связи

...так как каждому десятичномуразряду соответствуют четыре двоич"них разряда (2 ф 49). Признакомдесятичной информации служит записьединицы в восьмой разряд блока 12промежуточной памяти.5 8623Одновременно с вьппеиэложенным информация с выхода блока 1 обнаружения ошибок, представляющая собой последовательность нулей и единиц, где нуль - безошибочный символ, а едикица - ошибочный символ, поступает на информационный вход регистра сдвига 1.0, а на вход сдвига - тактовые импульсы с блока 1 обнаружения ошибок.Таким образом, по истечении семи 10 тактов, считая с тактового импульса, по которому пришел первый сигнал с блока 1, в регистр сдвига 10 записывается двоичная последовательность длиной в семь элементов, которые счи. - З тываются в семь...

Кольцевой счетчик с устройством для обнаружения ошибок

Загрузка...

Номер патента: 866749

Опубликовано: 23.09.1981

Авторы: Петров, Стеценко, Тощева, Щепетов

МПК: H03K 23/02

Метки: кольцевой, обнаружения, ошибок, счетчик, устройством

...которого соединены со входной шиной, введен элемент И, входы которого соединены соответственно с выходом элемента ИЛИ и с прямым выхоДом последнего разряда регистра сдвига, прямые выходы к последних разрядов которого, за исключением й-го разряда регистра сдвига, соединены со входами элемента ИЛИ, где число К больше или равно целой части числа Мй .866749 формула изобретения Составитель А,РановТехред Т,Маточка Корректор Н.Стец Редактор О,Половка Заказ 8101/81 Тираж 991ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д.4/5 Подписное Филиал ППП "Патент", г,ужгород, ул,Проектная,1 На чертеже представлена схема предлагаемого устройства.Схема содержит М-разрядный регистр 1 сдвига, разряды...

Устройство защиты от ошибок с решающей обратной связью

Загрузка...

Номер патента: 866766

Опубликовано: 23.09.1981

Авторы: Замрий, Митяков, Рыськов, Феоктистов

МПК: H04L 1/16

Метки: защиты, обратной, ошибок, решающей, связью

...ЗАПРЕТ, к второму входу которого подключен выход первого счетчика,На чертеже представлена структурная схема. предложенного устройства.Устройство содержит дешифратор 1служебных комбинаций, распределитель2, Входной накопитель 3, выходнойнакопитель 4, декодирующий блок 5,счетчик 6 блокировки, датчик 7 сигнала обмена, элемент И 8, блок 9 анализа результатов декодирования.Блок 9 анализа результатов декодирования содержит первый элемент ЗАПРЕТ 10, первый элемент И 11, триггер12, второй элемент И 13, первыйсчетчик 14, третий элемент И 15,второй счетчик 16, второй элемент ЗАПРЖ 17, .третий элемент ЗАПРЕТ 18,элемент ИЛИ 19.Устройство работает следующим образом.В исходном состоянии триггер 12,первый и второй счетчики 14 и 16 находятся в...

Устройство для исправления ошибок в блоке памяти

Загрузка...

Номер патента: 868841

Опубликовано: 30.09.1981

Авторы: Ламовицкая, Семаков

МПК: G11C 29/00

Метки: блоке, исправления, ошибок, памяти

...модуля памяти, при этом, крайние выходы сумматоров 1-5 считаютсясмежными. А вторые входы указанныхэлементов И. 10-17 подключены к выходусоответствующего индикатора неисправностей 6-9,Принцип действия устройства основан на использовании свойств кода, определенного проверочной матрицей указанного вида. Для обеспечения возможности исправления ошибок, каждое записанное в памяти слово содержит 2избыточных, или контрольных, разряда,для которых отводятся два иэ общегочисла Й модулей памяти. Контрольнаячасть слова образуется в соответствиис информационной частью слова и проверочной матрицей, так, чтобы длякаждой строки матрицы контрольная сумма по модуль два всех разрядов слова,указанных положением единиц в этойстроке, при отсутствии ошибок...

Устройство для исправления ошибок в блоках памяти

Загрузка...

Номер патента: 868842

Опубликовано: 30.09.1981

Авторы: Зайцев, Семаков

МПК: G11C 29/00

Метки: блоках, исправления, ошибок, памяти

...только нО, или только 111".15 Недостатком этого устроются ограниченные функцион можности. турные затраты, снижаюти быстродействие устрой ния - повьппение быстежности устройства да максимальное число86884 умма информационной части считанного слова со всеми составляющими вектора компенсации дефектов, т,е. восстанавливается исходное слово,В предлагаемом устройстве одинаковое запаздывание всех сигналов, равное времени прохождения сигнала через два последовательных двухвходовык сумматора, достигается при построении устройства иэ Ь(2 а+1) таких сумматоров. 1 О Использование предлагаемого изобретения наиболее целесообразно в памяти с преобладанием режима считывания, построенной из полупроводниковых 1 Б интегральных запоминающих элементов,...

Устройство для измерения коэффициента ошибок регенератора

Загрузка...

Номер патента: 869070

Опубликовано: 30.09.1981

Автор: Зефиров

МПК: H04J 3/14

Метки: коэффициента, ошибок, регенератора

...1725 19 демпфирования.Устройство работает следующим образом.С дополнительного входа устройства на.входы блока 1 и второго клюЗО ча. 6 поступает смесь сигнала й шума со входа регенератора. Второй ключ 16 пропускает на выход только К-ый символ полезного сигнала, где К - коэффициент деления делителя частоты 6. 35 В резонансных фильтрах 8-10 и сумматоре 11 осуществляется линейная обработка смеси сигнала и шума. С вьжода сумматора 11 смесь сигнала и помехи поступает на блок 13, на выходе которого появляется простробированный сигнал в момент предполагаемого пика полезного сигнала. В решающем блоке 5 принимается реше- ф 5 ние о наличии или отсутствии в смеси символа полезного сигнала, которое в виде свободного от помех импульса (или его...

Компенсатор статических ошибок

Загрузка...

Номер патента: 875432

Опубликовано: 23.10.1981

Автор: Горбунов

МПК: G08C 25/00

Метки: компенсатор, ошибок, статических

...закреплены ца кронштейнах 15 и 16. 11 алравпющая 10 установлена и закреплена 5 ос одного конца ца кронштейне 15, а сдругого конца устацоьпена ца цсу2 с помощью подшипников. Компенсирующий барабан 1 Устанав ливается на кронштейне 17 с помощью подшипника. Кронштейны 15-17 закреплены ца корпусе 18,Компенсирующий барабан 1, феррозонды 7 и 8 с каретками 11 и 12, направляющие 9 и 10 и кронштейны 15-17заключены во внутренней полостикорпуса 18. Вал 2 установлен на крышках 19 и 20 с помощью подшипников.Крышки 19 и 20 закрывают внутреннююполость компенсирующего барабана .Компецсатор статических ошибокработает следующим образом,При заданной величине входногосигнала вал 2, а значит и компенсирующий барабан 1 устанавливаетсяв требуемое положение....

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 881876

Опубликовано: 15.11.1981

Авторы: Горшков, Рябуха

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...схема предложенного устройства,Устройство содержит накопитель 1,соединенный с входным информационным2, выходным информационным 3 и адресным 4 регистрами, элементы ИЛИ 5,первый 6 и второй 7 блоки свертокпо модулю два, сумматор 8, счетчик9, контрольный регистр 1 О и вычитатель 11. Первые входы элементов ИЛИ 5 1 О 5 20 25 ЭО Э 5 40 5 подключены к выходу регистра 3, вторые входы - ко входу регистра 2, а выходы - ко входу второго блока сверток по модулю два 7. Вход первого блока сверток по модулю два 6 сое-., динен со входом адресного регистра 4, а выходы первого 6 и второго 7 блоков сверток по модулю два подключены ко входам сумматора 8. Вход счетчика 9 соединен с выходом сумматора 8, первый выход подключен к одному из входов...

Устройство для выявления ошибок телеграфных сигналов

Загрузка...

Номер патента: 882006

Опубликовано: 15.11.1981

Авторы: Заславский, Ройзин, Трест

МПК: H03M 13/51, H04L 12/26

Метки: выявления, ошибок, сигналов, телеграфных

...блока 4 триггер 6 устанавливается в состояние, разрешающее прохождение через блок совпадения 7 ипульсов опроса (формируемых во входномтелеграфномоблоке 4) в блок сравнения5, В блоке сравнения 5 производитсясравнение позиций кодовых элементовтекста, поступающего от датчика образцового текста и входного текста, Одновременно импульс с этого выхода входного телеграфного блока поступает наустановочные входы делителя частоты2 и датчика образцового. текста 3 ипроизводит тем самым синхронизациюобразцового текста со входным, устраняя их временное расхождение,При поступпении на вход входноготелеграфного блока 4 текста, не име- "ющего ошибок нв старте, импульсы свыхода входного телеграфного блока 4подтверждают. состояние триггера 6 ипроизводят...

Преобразователь десятичного кода в двоичный и двоично десятичный с контролем ошибок

Загрузка...

Номер патента: 884134

Опубликовано: 23.11.1981

Автор: Жуков

МПК: H03K 13/24

Метки: двоично, двоичный, десятичного, десятичный, кода, контролем, ошибок

...соединены с информационными входными шинами 7, а выходы подключены к первым входам дополнительного блока 5511 элементов И, вторыв входы которого соединены с выходами двоично-десятичногосчетчика 1 2, нулевой вход которого подключен к первому выходу генератора 1, а счетный вход соединен со счетными входами двоичного счетчика 3 и выходом элемента И 13, первый вход которого соединен с нулевым выходом Й-триггера 14 и первым входом элемента 15 неравнозначно сти, второй вход - с нулевым входом Й- триггера 16 и вторым входом элемента 15 неравнозначности, а третий вход подключен ко второму выходу генератора 1, первый и третий выходы которого соединены соответственно с Й - и С-входами Д-триггеров 14 и 16, Й-входы которого подключены к выходам...

Устройство для исправления одиночных и обнаружения многократных ошибок

Загрузка...

Номер патента: 886281

Опубликовано: 30.11.1981

Авторы: Бойко, Гаврилов, Глушков, Федоренко

МПК: H03M 13/51

Метки: исправления, многократных, обнаружения, одиночных, ошибок

...сумматор, 1 поступает в блок 5 25 для возможного обнаружения ошибки. При необнаружении ошибки в комбинации блок 5 обнаружения ошибок выдает сигнал на управляющий вход ключа 4 и комбинация, вызванная во второй раз из накопителя 2, через ключ 4 поступает на выход устройства,. В этом случае датчик 3 одиночных ошибок не работает, что равносильно подаче на второй вход сумматора 1 нулевого вектора ошибки.35При обнаружении ошибки в комбинации после первой ее выдачи с,блока 5 обнаружения оишбок подается управляющий сигнал на ключ 4 и датчик 3 одиночных ошибок, Ключ 4 в это время за 40 крыт. Теперь комбинация, вызванная во второй раз.из накопителя 2, суммируется по модулю два в сумматоре 1 с вектором ошибки, поступающим из датчика 3 одиночных...

Устройство для обнаружения и исправления ошибок в системе остаточных классов

Загрузка...

Номер патента: 888124

Опубликовано: 07.12.1981

Автор: Краснобаев

МПК: G06F 11/08

Метки: исправления, классов, обнаружения, остаточных, ошибок, системе

...константы нулевизации для числа 30 35 40 Процесс нулевизации происходит до тех пор, пока во всех остатках по информационным основаниям Р 1, Р , .Р не окажутся нули. При этом,Ивсе переключатели группы 5 окажутся открытыми, и сигнал со второго выхода среднего оставшегося переключателя группы 5 (при четном И) или со второго выхода любого из двух остав(О,ОО,С,С О 1,С 1,0,.,0,5 и )по значениям циФР С и 0 ,могутИ+быть подготовлены значения цифр СМ+1 иС 1 1, по которым в следующем этапе нулевизации будет нроизводиться выборка очередной константы. Действительно, те значения ЬС 1+.Ь СС 1 1, которые будут вычтены соответственно из С 1+, и Сссопределяются только зиачениями ссс 1.и О И 11.1, Таким образом, в процессе выборки константы по...