Патенты с меткой «ошибок»

Страница 25

Одноразрядное оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1539843

Опубликовано: 30.01.1990

Авторы: Березенко, Сушко, Фастов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, одноразрядное, оперативное, ошибок

...ИЛИ, выходы которых подключены к входам первого элемента И, выход которого соединен с первым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого подключен к вы-. ходу информационного разряда основного накопителя, а выход является инфор 3 1539843и единый блок кодирования / декодирования, построенный на логических элементах 2-6 и 11-15. В целях упрощенияописания, устройства из его составаисключены адресные цепи выборки элементов памяти (ЭП) основного 1 и дополнительного 1 О накопителей,Так как предлагаемое устройствос коррекцией ошибок имеет однораэряаную организацию, то любое обращение кнему начинается со считывания данныхиз основного 1 и дополнительного 10накопителей. Если внешнее обращениек ОЗУ производится в режиме...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1539844

Опубликовано: 30.01.1990

Авторы: Ашихмин, Вахтин, Кондращенко, Шелякина

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...что наличие единицы не обязательно указывает на наличие ошибки).С выхода накопителя 1 и-разрядное слово поступает на вход блока 12, который может быть представлен схемой декодера кода Хэмминга в режиме обнаружения ошибок. На выходе блока 12 в случае возникновения ошибок вырабатывается сигнал "1", Этот сигнал поступает на один из входов элементов И 14, На выходах элементов И 14 в разрядах, содержащих дефектную строку и дефект 1539844"1", которьп поступает на вход соответствующего сумматора 15 по модулюдва. В случае обнаружения ошибок навыходе соответствующего сумматора 15по модулю два появляется сигнал, .инвертированньп сигналу накопителя 1.Таким образом, на вход блока 16 поступает кодовая комбинация, содержащаяне более одной ошибки....

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1539845

Опубликовано: 30.01.1990

Авторы: Бурик, Кис, Плясов

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...и И-НЕ 17.40Корректор 7 содержит в каждом разрядетри элемента НЕ 18-20 и .один элементИ-ИЛИ 21Устройство работает следующим обРазом.Цикл записи разбивается на 2 полуцикла: полуцикл записи и полуцикл считцвания. В первом полуцикле произво"дится запись информации, поступающейпо входаи 8 в блок 1 памяти, а во50втором полуцикле " считывание записанного в первом полуцикле числа. Считанная информация сравнивается в блоке2 с записанной, которая в полуциклесчитывания еще удерживается на входах 55Ь, и результаты поразрядного сравнения с блока 2 поступают на входы блоков 3 и 4 приоритета. Один из этих блоков, например блок 3, определяет только один младший из двух отказавших разрядов, а блок 4 выделяет старший из двух отказавших разрядов. Если...

Устройство для обнаружения пакетных ошибок

Загрузка...

Номер патента: 1541607

Опубликовано: 07.02.1990

Авторы: Андреева, Бородин

МПК: G06F 11/08, H03M 13/05

Метки: обнаружения, ошибок, пакетных

...напорождающий полином, После того, какприняты все 341 разрядов, блок 3 Аормирования типа ошибки производит анализ содержимого триггеров 43-50. Если все триггеры в нуле, на выходетриггера 32 "0", что означает, чтоошибки нет. Если хотя бы один иэ триг"геров 43-58 в "1", триггер 32 устанавливается в "1", т.е, в принятойинформации содержится ошибка,По сигналу с триггера 32 содержимое триггеров 54-58 по выходам д записывается в регистр 7, сдвиг информации в преобразователе 1 кода продолжается подачей тактовых импульсовчерез элемент И 23.С момента получения сигнала обошибке идет подсчет тактовых импульсов в счетчике 5, Это продолжаетсядо тех пор, пока блок 4 сравнениявыработает сигнал совпадения содержимого триггеров 43-47 и 54-58, а...

Запоминающее устройство с идентификацией ошибок

Загрузка...

Номер патента: 1541676

Опубликовано: 07.02.1990

Авторы: Алексеев, Ковалев, Лашкова, Росницкий, Савельев, Торотенков

МПК: G11C 29/00

Метки: запоминающее, идентификацией, ошибок

...образом.Для приведения устройства в исходное состояние на вход блока 11 управления с шины 16 подается сигнал начальной установки, который поступаетчерез элемент ПЕ 53 на входы счетчи 5ков 54 и 55, Этот же сигнал подаетсяна вход распределителя 3, устанавливая триггер 23 в "0" состояние, атакже на входы первого 12 и второго14 регистров, на входы первого 13 ивторого 15 регистров и на вход циклического сумматора 9.В режиме записи информация поступает на вход распределителя 3 с шины 8и подается на входь элементов ИЛИ-И36.По сигналу "З.-.лись-считывание" инФормация передается в регистр 12 илив регистр 14 в зависимости от поступившего на них разрешения с блока 11.Если, к примеру, информация поступила в регистр 12, то она запись ваетсяв...

Устройство для коррекции ошибок

Загрузка...

Номер патента: 1541677

Опубликовано: 07.02.1990

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, ошибок

...блоке 4 производится изменение адреса на следующий и так повторяется до тех . пор, пока весь блок информации не будет принят в блок 2. Одновременно инФормация по входу 14 через коммутатор 11 поступает в блок 1 обнаружения ошибок, После того, как будут приняты . все 279 разрядов, на выходе умножителя 61 Формируется следующая информация, Если при передаче информации ошибки не произошло, на выходах всех 45 триггеров 36-49 - нули, на всех выходах умножителя 61 - нули.Если в принятой от внешнего накопителя информации содержится ошибка, после 279 тактов не все триггеры 50 36 - 49 содержат нули, На выходах умножителя 61 имеют:первые семь разрядов определяют адреса ошибочных байтов, причем шесть из них представляют собой адрес перво го...

Устройство для обнаружения и исправления ошибок в интервально-модулярном коде

Загрузка...

Номер патента: 1541784

Опубликовано: 07.02.1990

Авторы: Василевич, Коляда

МПК: H03M 13/05

Метки: интервально-модулярном, исправления, коде, обнаружения, ошибок

...и второй вспомогательные регистры, причем пер. вщ и второй информационные входы устройства соединены соответственно свходами первого и второго узлов за держки, выходы группы первого узла задержки соединены с входами перво" го слагаемого группы блока сумматоров коррекции, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройст ва, оно содержит дешифратор интервального индекса, первый и второй блоки вьгчисления интервального индекса блок демультиплексоров, третий узел задержки, первый и второй 40 вычитатели по модулю и блок памяти, причем входы разрядов с первого но 1-й (1 - количество информационных символов кода) первого информационного входа устройства соединены с 45 соответствующими входами первого блока вычисления интервального...

Устройство для обнаружения ошибок при передаче информации

Загрузка...

Номер патента: 1547078

Опубликовано: 28.02.1990

Авторы: Бардаченко, Локазюк

МПК: H03M 13/05

Метки: информации, обнаружения, ошибок, передаче

...или мно" гократной ошибке при передаче информации, Кроме того, информаций с выхо" дов второго счетчика 6 поступает на входы блока 14 для сравнения информационных разрядов. На другие входы блока 14 поступает информационное слово с выходов приемного регистра 8,1 (выходы приемных регистров 8.2- 8,щ отключены). В блоке 14 информа" ция с выходов приемного регистра 8.1 сравнивается поразрядно с информацией с выходов второго счетчика 6. Результат сравнения с выходов блока 14 поступает на управляющие входы блока 19.1 коррекции. В случае сравнения информации в блоке 14 по всем разрядам на его выходах устанавлива" ются сигналы уровня "0", которые пос" тупают на входы 34 и настраивают мультиплексоры 31.1 - 31,4 на пере дачу информации,...

Устройство для исправления ошибок

Загрузка...

Номер патента: 1547081

Опубликовано: 28.02.1990

Авторы: Вахтин, Емельчев, Черненко

МПК: H03M 13/23

Метки: исправления, ошибок

...а в й-ю строку - второйсимвол, цля записи в матрицу памятиБФПО информации в указанной последовательности необходимо, чтобы управляющие импульсы из Формирователей15 в буферный накопитель поступалие той же самой последовательности.В указанном примере сигналы логической единицы имеют место на входах элементов 14.1,п, 14,2,1,14.с.2. Тактовый импульс с последнего выхода распределителя 3 черезблок 8 задержки опрокидывает триггер10, сигнал логической единицы с прямого выхода которого поступает навход элемента И 11. Тактовые импульсы через элемент И 11 подаются навход распределителя 12 импульсов,первый тактовый импульс появляетсяна первом выходе распределителя 12,а следовательно, и на вторых входахэлементов И 14 первой строки матрицы13....

Устройство для исправления ошибок

Загрузка...

Номер патента: 1552381

Опубликовано: 23.03.1990

Авторы: Басманова, Георгиева, Додунеков, Зиновьев, Зяблов, Попов, Савельев, Стайнов

МПК: H03M 13/15

Метки: исправления, ошибок

...два, для чего инверсный выход каждого из них соединенсо своим С-входом,На втором такте величина С, переписывается с триггеров 22 группы вблок 24 с помощью сигнала записи ипо адресу, задаваемым с вторых выходов преобразователя 27, На третьемтакте преобразователь 28 подключаетчерез мультиплексор 20 на вторыевходы перемножителя 21 выходы блока24, на который подается одновременносигчал считывания преобразователя .27,а на первые входы остается подключенной величина С,. Преобразователь32 считывает из вычислителя 7 величину С 1, которая и подается на первые входы перемножителя 21, на вторыевходы которого из блока 24 списывается величина С, На выходах перемножителя 21 получено произведениеС С = С которое записывается натриггеры 22 группы,На...

Двоичный счетчик с контролем ошибок

Загрузка...

Номер патента: 1554140

Опубликовано: 30.03.1990

Автор: Блохина

МПК: H03K 21/40

Метки: двоичный, контролем, ошибок, счетчик

...работает следующим образом.На шины 22 и 21 и счетнйй вход 19каждый раз подаются соответственноразделенные по времени три положительных импульса,ф например, с соответствующих выводов внешней линии задержки. При поступлении первой тройки импульсов по шинам 22 и 21 и входу19 на шине 23 появляется положительный импульс, блокирующий триггер 18от возможного срабатывания. Р-триггеры 2-6, элементы ИЛИ 8-11, 17, эле"мент НЕ 16 и элементы И 7, 12-15 составляют блок контроля, который насвоем выходе формирует положительныйпотенциал в случае несрабатывания счетчика 1 или неправильного его срабатывания. Триггер 18 служит для фиксациисигнала ошибки,Вследствие того, что на 0-входыП-триггеров 2-6 подается сигнал логической "1", то триггеры переходят...

Способ восстановления стереофонического цифрового сигнала, закодированного кодом, обнаруживающим блоки ошибок длительностью не более n символов

Загрузка...

Номер патента: 1555884

Опубликовано: 07.04.1990

Авторы: Гитлиц, Добровольский, Зеленин, Попов, Худяков

МПК: H04H 5/00

Метки: блоки, более, восстановления, длительностью, закодированного, кодом, обнаруживающим, ошибок, сигнала, символов, стереофонического, цифрового

...Фронта сигнала на первом входе появляется через время, равное разности максимальной и фактической длительности блока ошибок.Кроме того, входной сигнал. поступает на первый (второй) блок 7 (8), в котором он задерживается на время максимальной длительности блока оши 55 бок, увеличенное на период следования кодовых слов, с выхода этого блока задержанный сигнал поступает как на первый информационный вход первого (второго) блока 11 (12), так и на вход третьего (четвертого) блока 9 (10).В третьем (четвертом) блоке 9 (10) задержанный сигнал дополнительно задерживается на время периода следования кодовых слов, С выхода третьего (четвертого) блока 9 (10) сигнал поступает на информационный вход первого (второго) блока 13 (14), на управляющий...

Устройство для обнаружения ошибок

Загрузка...

Номер патента: 1559414

Опубликовано: 23.04.1990

Авторы: Андреева, Кожухов, Пескова

МПК: G06F 11/08, H03M 13/17

Метки: обнаружения, ошибок

...тактов вместо и тактов, что создает 50положительный эффект. 5 15 ля 1, сбрасываются блок 3 синхрони:зации, регистр 4, счетчик 6, блок 8 формирования типа ошибки. На входы 9 подается информация для управления переключением преобразователяна определенный код.При кодировании информация по входу 10 поступает в преобразователь 1, который осуществляет формирование избыточных разрядов кода путем деления принимаемой информации на полинам Р(х). При этом блок 3 синхронизации 1.:рабгтьвает синхросерию которая с.есг;ечивает сдвиг информации в тече- и:е и тактов. Первые 1 с тактов (1 с число информационных разрядов) ипет прием информационных разрядов В сдвиговый регистр при замкнутой обратной связи. По окончании приема сигнал с ссответствующего...

Устройство для обнаружения ошибок при передаче данных по телефонному каналу

Загрузка...

Номер патента: 1559415

Опубликовано: 23.04.1990

Авторы: Васильев, Кашин, Подгородецкий, Рачков, Шабанов

МПК: H03M 13/33

Метки: данных, каналу, обнаружения, ошибок, передаче, телефонному

...который выделяется в блоке 1 и с его выхода 21 поступает на 1вход 28 запуска блока 2, Стартовый элемент соответствует одному из значений элементов кодовой комбинации. При запуске блока 2 последний вырабатывает на своем управляющем выходе 31 сигнал, который поступает на все блоки б и блок 7 и подготавливает их к работе в течение всего цикла опознавания кодовой комбинации. Анализ сигнала кодовой комбинации начинается с первого информационного элемента. При этом на первом выходе датчика 4 присутствуют напряжение логической единицы во время прохождения информационных элементов и логические значения напряжений; соответствующие форме контрольчого сигнала во время его прохождения, а на втором выходе датчика 4 - напряжение логического нуля...

Устройство защиты от ошибок телеграфной аппаратуры с решающей обратной связью

Загрузка...

Номер патента: 1561212

Опубликовано: 30.04.1990

Авторы: Крюков, Макаров, Хрустальков

МПК: H04L 1/16

Метки: аппаратуры, защиты, обратной, ошибок, решающей, связью, телеграфной

...10 кроме блока управления 2 поступает на определитель 12, который формирует сигнал "Блокировка", обеспечивающий блокировку приемника информации на время цикла переспроса, Одновременно с этим в определителе 12 производится анализ положения комбинации "Запрос" на интервале цикла блокировки, В случае определения и установки оптимального значения канальной задержки сигнал с выхода дешифратора 11, поступает,в определитель 12 в моменты времени, соответствующие интервалу последней комбинации в цикле переспроса, В определителе 12 формируются импульсы сброса, поступающие на дополнительный счетчик 13, свидетельствующий об установке оптимального значения канальной задержки, и следовательно, емкости динамического запоминающего блока 1При...

Устройство для обнаружения ошибок в кодовой последовательности

Загрузка...

Номер патента: 1562976

Опубликовано: 07.05.1990

Авторы: Василенко, Вересенко, Надыкто

МПК: H03M 13/05

Метки: кодовой, обнаружения, ошибок, последовательности

...А на набор взаимно простых оснований Р , Р,Р. Таким образом,Эисходный код, например двоичноечисло А, представляется в виде условного числа АА ц(1 ц(1у Ыи условно считывается числом в системе остаточных классов, где с(, -остаток от деления условного числаА , двоичный код которого соответствует исходному числу А, на набор условных оснований где Р - наибольшее условное основа- ние из их совокупности, возможно обнаружение ошибок любой кратности в одном из оснований о, числа А с вероятностью, равной единице.Представление исходного кода А совместно с контрольным признакомв виде условного слова в системе остаточных классов (код условных вычетов) позволяет использовать для обнаружения ошибок тот факт, что любое искажение условного кода...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1564696

Опубликовано: 15.05.1990

Авторы: Габелко, Нифонтов, Рогов, Сафронов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...из блоков 4и 5, поступает только на вычислители 6-9, При этом на вход вычислите-ля 6 синдрома поступают, разряды, относящиеся.к первым двухразрядным группам блоков 2-5 памяти. На вычислитель 7 синдрома поступают разряды втор х групп блоков 2-5 и т.д,Вычисление разрядов каждого синдрома)(обовиачим их через Я,-ба) ироиаводится также только с помощью операции сложения по модулю два следующимобразом:Б, = Р РО+ К р- Рпе Р 4 Кпр8, = Г,О+ КВ К258 - Р КаКЯ П = Рбо+ РО+ К КбеВ таблице представлены значенияодного из синдромов (для остальныхтрех синдромов попучаются аналогичные 30значения), соответствующие возможным. ошибкам при неисправности одного изблоков 2-5 памяти и при правильнойработе.На вход каждого корректора 10-13поступают пять разрядов с...

Устройство для обнаружения ошибок в равновесном коде к из

Загрузка...

Номер патента: 1564731

Опубликовано: 15.05.1990

Автор: Музыченко

МПК: H03M 13/51, H03M 7/20

Метки: коде, обнаружения, ошибок, равновесном

...информационных шин 13записан в эти регистры сдвига.30 При поступлении тактовых импульсов с выхода генератора 1 тактовыхимпульсов на тактовый вход многоканального преобразователя 2 последнийпреобразует количество едиНичных сигналов, поданных на группу входныхинформационных шин 13. 1 (входы 1-гоканала преобразователя 2) в соответствующее количество импульсов на выходе 1-го информационного канала, 40 Импульсы с 1-го и (Р + 1)-го выходов многоканального преобразователя 2 поступают на входы полусумматора 4. 1. Если импульс поступает наодин его вход, это вызывает импульс 45 на его выходе суммы, соединенном спервым счетным входом реверсивногонакопителя 7. 1 (при 1 ( р), и черезэлемент ИЛИ 5 с первым суммирующимвходом счетного блока 6 (при 1 =...

Устройство для обнаружения ошибок в параллельном коде

Загрузка...

Номер патента: 1564733

Опубликовано: 15.05.1990

Автор: Музыченко

МПК: G06F 11/08, H03M 13/05

Метки: коде, обнаружения, ошибок, параллельном

...с которыхони поступают на входы блока 325 Последний выполняется по Фиг, 3. Припоступлении импульса с -го выходапреобразователя 2 на первый входблока 3. к содержимому его счетчика11 прибавляется единица, при поступлении импульса с (р+)-го выходапреобразователя 2 на второй вход блока 3. от содержимого его счетчика11 вычитается единица. Если импульсыпоступают одновременно на оба входаблока 3., то состояние его счетчика 11 не меняется, Работа продолжается до окончания преобразованиявходного кода преобразователем 2.Коды с выходов блоков 3 суммируются 40 по модулю К в узле 4. По окончаниипреобразования входного кода преобразователь 2 самоблокируется и наего выходе конца преобразования появляется единичный сигнал, проходящий 45 на выход 8...

Устройство для локализации ошибок в двоичной последовательности

Загрузка...

Номер патента: 1566354

Опубликовано: 23.05.1990

Авторы: Август, Гноевая

МПК: G06F 11/08

Метки: двоичной, локализации, ошибок, последовательности

...4может быть реализован на микросхемахК 155 ИР 1, После этого на входе 23 задания режима устанавливается сигнал"0", который разрешает работу регистра 4 в режиме сдвига.По сигналу Пуск, приходящему навход 21 начального пуска устройства,триггер 1 переключается в состояние"1" и разрешает поступление синхроимпульсов через элемент И 2 на счетныйвход счетчика 5 и тактовый вход Аормирователя 3. Происходит деление входной последовательности, поступающейна инАормационный вход Аормирователя 3, на характеристический многочлен, Число импульсов сдвига, пода.ваемых на вход Аормирователя 3, Аиксируется счетчиком 5. Когда на Аормирователь 3 поступит К информационныхсимволов, на втором выходе дешиАратора 7, соответствующем числу К, появится сигнал...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1566414

Опубликовано: 23.05.1990

Авторы: Ашихмин, Кондращенко

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...элементы записываются нули, При этом на управляющие входы мультиплексоров 9-9 к в разрядах, не содержащих дефектных столбцов, подается сигнал логического нуля, а на управляющие входы мультиплексоров 101 - 10 к (через элементы НЕ 121 - 12 к ) сигнал логической единицы, В разрядах, содержащих дефектные столбцы, сигналы на управляющих входах первого и второго мультиплексоров принимают значения логической единицы и логического нуля соответственно. Таким образом, в разрядах, не содержащих дефектных столбцов, данные с регистра 7 через мультиплексоры 91 - 9 к подаются на дешифраторы 21 - 2 к и с регистра 8 через мультиплексоры 10 - 10 к на дешифраторы 31-Зк . В накопителях, содержащих дефектные столбцы, данные с регистра адреса строк поступают...

Устройство воспроизведения цифровой информации с коррекцией ошибок и стираний

Загрузка...

Номер патента: 1569874

Опубликовано: 07.06.1990

Автор: Шуголь

МПК: G11B 5/00

Метки: воспроизведения, информации, коррекцией, ошибок, стираний, цифровой

...сигналы стираний отсутствуют,т,е, установлен уровень "О". Последовательное логическое суммирование1этих сигналов в корректорах 13 с помощью элементов ИЛИ 23 по входам 30и выходам 36 дает нулевой результат,и на выходе элемента ИЛИ-НЕ 14 устанавливается высокий потенциал. В каждом корректоре 13 открывается элементИ 15. Элементы И 16-19 находятся взакрытом состоянии, поскольку все сигналы стираний на входах 31 равны нулю. При одновременном нарушении четности положительной и отрицательнойсумм в одном изканалов вследствиеошибки (фиг,3) на входах элемента55.И 15 соответствующего корректора 13появляются высокие потенциалы, исигнал коррекции с выхода элемента 74 6И 15 через элемент ИЛИ 24 производит инверсию значения информационного...

Устройство для обнаружения ошибок в кодовой последовательности

Загрузка...

Номер патента: 1569996

Опубликовано: 07.06.1990

Авторы: Василенко, Вересенко, Надыкто

МПК: H03M 7/18

Метки: кодовой, обнаружения, ошибок, последовательности

...при приеме первой группы. Сама группа в это время накапливается в сдвиговом регистре 3. С приходом Б-го синхроимпульса сигнал с Б-го выхода дешифратора 9 поступает на вход элемента И 15. Так как дешифратор 14 находится в нулевом состоянии (сигнал на его первом выходе) то на элементе И 15 вырабатывается сигнал установки в "О" регистра 7. Кроме того с Б-го выхода дешифратора 9 на элемент ИЛИ 12 подается единичный сигнал. На второй вход этого элемента воздействует единичный сигнал, поступающий с элемента НЕ 1 О, так как на его вход с выхода дешифратора 14 подается "0" (в сдвигоном регистре накапливается последняя груп па). При совпадении двух единиц на входах элемента И 1 1.2 на его выходе появляется "1", которая, проходя через элемент...

Многовыходное мажоритарное устройство для исправления арифметических ошибок

Загрузка...

Номер патента: 1571798

Опубликовано: 15.06.1990

Автор: Курочкин

МПК: G06F 11/18, H05K 10/00

Метки: арифметических, исправления, мажоритарное, многовыходное, ошибок

...переносами из предыдущих разрядов, перед подачей сигналов на мажоритарный элемент 2, формируют сигналы коррекции при ошибке в данном разряде и передают сигнал коррекции, который поступил на вход узла 1, если выполняются условия этой передачи.Экономическая эффективность состоит в том, что введение в устройство мажоритарных элементов позволяет отказаться от независимых цепей коррекции (для ошибок типа +2 и ошибок типа -2) и, следовательно, значительно сократить количество используемых элементов.Формула изобретенияМноговыходное мажоритарное устройство для исправления арифметических ошибок, содержащее и ступеней коррекции, каждая из которых, состоит из трех узлов коррекции, информационные входы первых, вторых и третьих узлов коррекции всех...

Устройство для детектирования ошибок

Загрузка...

Номер патента: 1573545

Опубликовано: 23.06.1990

Авторы: Акулов, Кирьянов, Меднов

МПК: H04B 3/46

Метки: детектирования, ошибок

...до (и+1), Если при этом в разрядах 12,1 и 12,2 регистра 12 сдвига записана безошибоч-, ная информация, т,е. регистр 12 сдви" га устройства войдет в синхронизм с регистром сдвига передатчика (не показан), то на следующем этапе, когда на инверсном выходе третьего триггера 7 установится "Лог. О" и разрешен счет тактов четвертым счетчиком8 и счет ошибок третьим счетчи" ком 13, а первый элемент И 11 закрыт, третий счетчик 13 за число тактовых периодов ш при правильном выборе ш и (1+о) не достигает до своего модуля счета (1+о (при ожидаемом распределении ошибок во входной ПСП). На выходе четвертого счетчика 18 появится импульс, который установит "Лог,О" на прямом выходе четвертого триггера 8, который закроет первый элемент И 11 и разрешит...

Счетчик с контролем ошибок

Загрузка...

Номер патента: 1575309

Опубликовано: 30.06.1990

Авторы: Дапин, Зенин, Матвеев, Ярмухаметов

МПК: H03K 21/40

Метки: контролем, ошибок, счетчик

...включении питания устройство,использующее счетчик, выполняет его "начальную установку. На входы 9 и 11 .данных и контрольных разрядов данных5счетчика подаются соответственно начальные данные счетчика и значениеконтрольных разрядов этих данных. Навходы 8 и 10 запрета счета и запретазаписи счетчика подаются соответственно единичный и нулевой сигналы,При этом блок 1 .счета переходит в режим записи. Импульс с выхода 29 блока 4 задержки поступает на вход синхрвнизации блока 1 счета, вследствие чего в него заносится значение,поступающее на вход 9 даных счетчика.Нулевой сигнал с входа 10 запрета20 записи счетчика поступает на адресныйвход мультиплексора 32 и через элемент И 33 на первый вход элемента ИЛИ34. Импульс с выхода 30 блока 4...

Устройство для обнаружения и исправления ошибок

Загрузка...

Номер патента: 1578811

Опубликовано: 15.07.1990

Авторы: Ключко, Коваленко, Николаев, Петухов, Ткаченко, Шпагин

МПК: H03M 13/53

Метки: исправления, обнаружения, ошибок

...нулевом входе триггера 1.2, что и переводит его в нулевое состояние. После перехода триггера 1,2 в нулевое состояние во всех указанных точках устанавливаются нулевые потенциалы,Уст. - ройство снова находится в режиме хранения.кода числа 9.Если под деиствием помехи в единичное состояние переходит триггер 1.1, то единичньп потенциал устанавливается на входах 21 и 22 соответственно блоков 2.1.1 и 2,12, на выходе блока 2,1.2, на входах 28, 27, 26 соответственно блоков 2,2.1; 2.2.2; 2,2.3, на соответствующем выходе 12, на входе элементов ИЛИ 10, на выходе 17 неисправности устройства, на втором входе сумматора 3.1, на выходе сумма тора 5,1, на входах 25 блоков 2,2.1 и 2.2.6, на входах 31 блоков 2.3,1 и 2.3.6, на выходе блока 2.2,1, на входе и...

Устройство для исправления пакета ошибок длины два

Загрузка...

Номер патента: 1578812

Опубликовано: 15.07.1990

Автор: Маркарян

МПК: H03M 13/02

Метки: два, длины, исправления, ошибок, пакета

...Третьим этапом производится коррекция кода а путем вь."числения по значениям 1 поразрядной суммы: а 1"+ еи + ем(пют 12). Например, если е(10001000000000010000), то после вычисления значения синдрома по Б241 та(21 Н и дешифрации Б получаем ецОсе =1 иеп ФОсе =1, а в коде а 1 41 проинвертированы разряды 5 и б, обозначенные знаком +, Откоррек(241тированньпт код а" имеет следующий вид: а = (100001000000000100010000), которьп 1 удовлетворяет соотношениюБ = а 121 Н = О.Устройство работает следующим образом.С входов 10.1; 10,2. 10.(п), 10 п и-разрядньпт коц г 1 ф= (а а а ап) в параллельной форме поступает на входы соответствуюттих сумматоров 7.1, 7.2,7.(п), 7.п и на входы генератора 1. В соответствии с первым этапом декодирования генератор 1 по...

Устройство для передачи и приема дискретной информации с коррекцией ошибок

Загрузка...

Номер патента: 1578825

Опубликовано: 15.07.1990

Авторы: Андрияш, Новиков, Ушаков, Шило

МПК: H04L 1/16

Метки: дискретной, информации, коррекцией, ошибок, передачи, приема

...решающего блока 23, На другой вход сравнения решающего блока 23 поступает код ожидаемого номера квитанции, который формируется счетчиком 22 ожидаемых квитанций.При совпадении кодов ожидаемого и принятого номеров квитанции решающий блок 23 разрешает прохождение квитирующего номера на адресный вход дешифратора 20 сигнала квитанции. По квитирующему номеру и битам содержания квитанции, приходящим на его информационный вход, дешифратор 20 сигнала квитанций вырабатывает сигнал управления коммутатором 2 сигнал о передаче в очередном блоке новой ин формации от источникаили сигнал о повторении информации; хранящейся в блоке 5 памяти по адресу, соответствующему номеру квитанции. Одновременно сигнал управления записывается в дополнительный...

Устройство для контроля ошибок аппаратуры многоканальной магнитной записи

Загрузка...

Номер патента: 1580438

Опубликовано: 23.07.1990

Авторы: Чуманов, Чуманова

МПК: G11B 27/36

Метки: аппаратуры, записи, магнитной, многоканальной, ошибок

...контроля ошибокили в случае сбоя синхросигнала воспроизведения на выходе первого триггера 13 Аормируется команда, котораявключает индикатор 24 БЛОКИРОВКА 45 (измерения), и при наличии которойпервый коммутатор Й подает на информационный вход второго регистра 4воспроизводимую псевдослучайнуюпоследовательность с одного из выхо дов первого регистра 3, в частностис выхода его первого разряда. Прибезошибочном воспроизведении сигналасоответственно по первому каналувоспроизведения через 11 тактов (согласно разрядности регистра 4) прекращается Аормирование ошибок на выходе первого сумматора 6 по модулюдва. При этом снимается блокировка по установочному входу второго счет 1580438чика 16 и на выходе последнего черезнекоторое время, опредсляемое...