Патенты с меткой «ошибок»
Модульное запоминающее устройство с коррекцией ошибок
Номер патента: 1320848
Опубликовано: 30.06.1987
Автор: Корженевский
МПК: G11C 29/00
Метки: запоминающее, коррекцией, модульное, ошибок
...49 производит подключение отказавших разрядов к соответствующим разрядам регистра 30 числа, где производится их коррекция При этом на первый контрольный выход устройства 57 подается с выхода элемента 47 ИС"ЛЮЧАЮЩЕЕ ИЛИ сигнал одиночной модульной ошибки.При возникновении двойных модульных ошибок с любой разрядностью и в любых сочетаниях в информационных и контрольных разрядах устройством производится их обнаружение и формируется сигнал некорректируемой двойной модульной ошибки. При этом можетбыть несколько типов двойных модульных ошибок. Например, возникшая ошибка вызвала появление сигналов несравНения на одном или нескольких выходах первой и. второй. группы выходов блока 29 сравнения. В этом случае на выходе второго элемента 47...
Запоминающее устройство с обнаружением модульных ошибок
Номер патента: 1322377
Опубликовано: 07.07.1987
МПК: G11C 29/00
Метки: запоминающее, модульных, обнаружением, ошибок
...появляются сигналы несовпадения (на всех трех сразу, только на лнух из трех и,и нд одном из трех), коОрые поступдюг нд входы блоков 25 и 26.4 В блокдх 25 и 26 произволится выработкаНОМсРД (Н УНИтаРНОМ КОДЕ) ОтКДЗаНШЕГО МО- дуля 21- 2 о памяти, Затем по )кончании переходных процессов и к приходу сигнала строба на вход 31, в блоке 27 осу цест вл я я сравне Р си на Ов, поступив с б 0 кон 25 и 26, и н случае и.х несонпаления ид выходе блока 27 вырабатывается сигнал, например Лог. 0, наличия отказов, например, в двух модулях, который блокирует рдботу блока 29. В случае Отказа Одного из50 модулей 212 о н блоках 25 и 26 вцрзбатынзк)тся олинаковые номера отказавших моду.)ей и сигнал несовпадения на выхоле блока 27 не вырабатывается. Сигналы с...
Устройство для исправления ошибок в кодовой комбинации
Номер патента: 1324089
Опубликовано: 15.07.1987
Авторы: Жуков, Камыш, Малофей, Науменко, Николаев
МПК: H03M 13/51
Метки: исправления, кодовой, комбинации, ошибок
...Техническая реализация ключа 9 известна. Он может быть выполнен в виде двух совмещенных ключей на транзисторах с различным типом проводимости. При этом при управляющем воздействии один ключ закрыт, другой открыт, соответственно ключи пропускают сигнал с различным знаком.Блок 6 сравнения сравнивает сигнал %У с выхода усилителя 1 с регулируемым коэффициентом усиления с сигналом ФЪ + Ъ с выхода сумматора 5 и вырабатывает при неравенстве сигналов управляющий сигнал, пропорциональный разности двух сравниваемых сигналов.Устройство работает следующим образом.Принимаемая кодовая комбинация подается на входы первого 7 и второго 8 пороговых блоков и на входы усилителей 1 и 2. Усиленный в % раз с выхода усилителя 1 с регулируемым коэффициентом...
Устройство для обнаружения ошибок в параллельном п разрядном коде
Номер патента: 1325480
Опубликовано: 23.07.1987
Автор: Музыченко
МПК: H03M 13/47
Метки: коде, обнаружения, ошибок, параллельном, разрядном
...появится единичный сигнал. При этом на выходе 12 неисправности устройства будет нулевой сигнал, Такое сочетание сигналов на выходах 12 и 13 устройства означает, что количество единиц в контролируемом коде больше разрешенного. В том случае, когда по окончаниипреобразования ни в одном из каналовр-канального преобразователя 2 параллельного кода в последовательный неокажется более 1 единиц, но хотя быв одном из реверсивных накопителейгруппы 5 будет код, отличный от нуля,начинается подсчет единиц на счетчике 4,1325480 ВНИИПИ Заказ 3111/45 Тираж 672 Подписное Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4 Тактовые импульсы проходят черезэлемент И группы 6, управляемый выходом ненулевого состояния младшего пономеру реверсивного...
Устройство для обнаружения ошибок в параллельном п разрядном коде
Номер патента: 1325482
Опубликовано: 23.07.1987
Автор: Музыченко
МПК: G06F 11/08
Метки: коде, обнаружения, ошибок, параллельном, разрядном
...1 сдвига, регистры 3 и 13 сброшены, На вход 6 разрешения записи устройства и регистра 1 сдвига подается сигнал разрешения записи, при этом в регистр 1 сдвига записывается код с информационного входа 8 устройства. На входы 11 и 16 регистров 3 и 13 подаются сигналы сброса (можно одновременно с сигналом на вход 6 устройства). По окончании сигнала разрешения записи на тактовый вход 7 устройства, являющийся входом сдвига регистра 1.сдвига, подаются тактовые импульсы. При подаче тактового импульса код в регистре 1 сдвига сдвигается на один разряд вправо. При появлении единичного потенциала на выходе и-го разряда регистра 1 сдвига (нулевого потенциала на выходе и-го разряда) в первый разряд регистра 3 (13) записывается единичный...
Устройство для вычисления контрольного элемента и обнаружения ошибок
Номер патента: 1325483
Опубликовано: 23.07.1987
Автор: Паронян
МПК: G06F 11/08
Метки: вычисления, контрольного, обнаружения, ошибок, элемента
...полутакта, За первый полутакт кодирования осуществляется суммирование поступившего информационного элемента с предыдущей суммой информационных элементов по воо (2 ф - 1) изапись результата в регистр 3. Завторой полутакт осуществляется суммирование результатов сумм регистров 3и 4 по мод(2- 1) и запись результата этой суммы в регистр 4. 5Независимо от режима перед началомработы устройство устанавливается висходное состояние - счетчик 10 и регистры 3 и 4 находятся в нулевом состоянии,10Допустим, устройство находится врежиме кодирования, т.е. триггер 18режима находится в нулевом состоянии.В этом режиме первые входы элементовИ 19 и 21 блокированы, а первый входэлемента 20 разблокирован. Информационные элементы поступают поочереднона,...
Устройство для моделирования ошибок программного обеспечения вычислительных систем
Номер патента: 1325499
Опубликовано: 23.07.1987
Авторы: Барулин, Морозов, Руденко, Щетинкин
МПК: G06N 7/08
Метки: вычислительных, моделирования, обеспечения, ошибок, программного, систем
...) импульсов, подсчитываетсясчетчиком 3 первого канала. Импульсы с выхода генератора ) импульсовпоступают на вход элемента И 6 и,навходы всех делителей 7 частоты, Делители 7 частоты делят частоты поступления импульсов в К раз, С выходов делителей 7 частоты импульсыпоступают на входы соответствуюшихэлементов И 6, а также на счетныевходы соответствующих счетчиков 3.Генераторы 4 случайного потокаимпульсов помех, элементы НЕ 5 и И Ьпредназначены для моделирования потоков ошибок, возникающих на протяжении проектирования программного обес"печения с различными временами отладки алгоритмов и программ, В случайные моменты появления импульсовсо случайной длительностью на первыхвходах элементов И Ь появляются управляющие сигналы, запрещающие...
Динамическое запоминающее устройство с коррекцией ошибок
Номер патента: 1325569
Опубликовано: 23.07.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: динамическое, запоминающее, коррекцией, ошибок
...65 (фиг,4) и таким образом устанавливается местоположение ошибки, В сумматорах 64 ошибка корректируется. При поступлении следующего тактового сигнала скорректированное кодовое слово поступает в регистр 25, а синдром ошибки - на входы накопителя 14, Эта информация по единичным сигналам на выходах 5 и 8 блока 1 записывается по тому же адресу в накопители 10 и 14.Если в считанном из накопителя слове нет ошибок, а на выходах 36 - сигналы, отличные от нулевого (ошиб-, 25 ка из-за сбоя элемента памяти обнару" жена и скорректирована при предыдущем обращении к этой ячейке), то изменения информационных символов не происходит, а в соответствующие разрыды накопителя 14 записываются нулевыесимволы.В случае появления в считанномслове двух ошибок...
Устройство для исправления ошибок
Номер патента: 1327297
Опубликовано: 30.07.1987
Авторы: Альперин, Кретинин, Матвеев, Черненко
МПК: H03M 13/51
Метки: исправления, ошибок
...устанавливается записанный код. По следующему сигналу "Вывод" этот код переписывается во второй счетчик, а 1-разрядный код позиции ошибки записывается в первый счетчик и т.д. Далее по тактовым импульсам соответствующие счетчики начинают отсчет, В те моменты, когда количество отсчитанных тактовых импульсов совпадает с номером позиции ошибки, ранее записанном в каком-либо из счетчиков, на выходе (Оя этого счетчика появляется сигнал, который 35 через элемент ИЛИ 15 поступает на выход.Формирователь 5 (фиг.3) работает следующим образом.и-разрядный двоичный код, соот ветствующий соответствующей строке проверочной матрицы, поразрядно поступает на первые входы элементов И блока элементов, на вторые входы которых поступает сигнал с выхода эле...
Устройство выделения рекуррентного сигнала с обнаружением ошибок
Номер патента: 1327308
Опубликовано: 30.07.1987
Авторы: Рабешко, Стрельбицкий
МПК: H04L 7/10
Метки: выделения, обнаружением, ошибок, рекуррентного, сигнала
...из реверсивного счетчика 8числа 1)(где ) = 0,1,2,). Величинавыбирается из условий обеспечения требуемой достоверности выделения синхросигнала, Дополнительный реверс реверсивного счетчика 8 обусловлен тем, что последний искаженныйэлемент пакета ошибки не успеет выйти иэ регистра блока проверки на рекуррентность 2 до того, как реверсивный счетчик 8 отсчитает такты, прибавленные раннее. Блокировка выходаблока сравнения 5 необходима для исключения нежелательного воздействияпоследнего искаженного разряда пакета на анализатор ошибок 7. Дальнейший анализ продолжается по сигналупереполнения счетчика 9 (емкостьсчетчика 9 равна К), подключающеговыход блока сравнения 5 ко входу ана 1327308лизатора ошибок 7, который продолжит анализ...
Генератор потока ошибок
Номер патента: 1330733
Опубликовано: 15.08.1987
Автор: Бибик
МПК: H03K 3/84
Метки: генератор, ошибок, потока
...В исходномсостоянии числа, находящиеся в счетчиках 2, 3, одинаковы (оба нули),поэтому с выхода блока 6 сравнения навход блока 10 памяти подается сигналпо которому с приходом первого тактоного импульса блок 10 памяти устанавливается в рабочее состояние и пропускает тактовый импульса на выхс 1 д через элемент И 15, Этот импульс черезэлемент ИЛИ 16 удерживает счетчик 2в исходном состоянии и добавляет единицу в счетчик 4, а так как счетчик4 в исходном состоянии содержал число, равное нулю, то записанное числостановится равным единице и совладаетс числом, записанным в реверсивныйсчетчик 5. В результате этого блок7 сравнения вырабатывает сигнал который устанавливает делитель 12 частоты в исходное состояние, игнал свыхода последнего поступает...
Способ передачи и приема цифровых сигналов с коррекцией ошибок
Номер патента: 1332538
Опубликовано: 23.08.1987
Автор: Пустыгин
МПК: H03M 13/05
Метки: коррекцией, ошибок, передачи, приема, сигналов, цифровых
...1-1 элеменгде 1 и 0 соответственно единичный и тон). Следовательно, способ обладает нулевой элементы сигнала, а пронероч- . свойством нечувствительности цифровых511 1 ные элементы сигнала расположены сигналов к обратной работе , что крайними справа, позволяет использовать этот способ вСпособ реализуется следующим об- каналах с "обратной работой", наприраэом. мер н каналах с фазоной манипуляцией.Последовательность иэ двадцати ин В каналах с относительной фаэовой формационных элементов сигнала после- манипуляцией способ позволяет испольдовательно записывают в третью, нось- зовать "внутреннее помехоустойчимую - двадцать шестую ячейку памяти ное кодирование, при котором кодирублока 1, а в ячейки первую, вторую, ют и декодируют цифроВОй...
Приемник биимпульсного сигнала с обнаружением ошибок
Номер патента: 1332540
Опубликовано: 23.08.1987
Авторы: Булаевский, Коган, Орлов, Спасокукоцкий
МПК: H04B 1/06
Метки: биимпульсного, обнаружением, ошибок, приемник, сигнала
...1). На выходе 0-триггера 7 (фиг. 2 ) образуется восстановленный двоичный сигнал. В блоке 8 стробирования осуществляет 45 ся перемножение декодированного двоичного сигнала (фиг.2) и тактовых импульсов (фиг, 2 ). В результате на выходе блока 8 стробирования появляются импульсы, отмечающие единицы двоичного сигнала (фиг. 2 и). Эти импульсы поступают на синхронизирующий вход двухразрядного регистра 9 сдвига, на информационный вход которого подается входной сигнал с выхода элемента 1 задержки. В регистре 9 сдвига происходит продвижение двоичной информации, поступающей с выхода элемента 1 задержки импульсами с блока 8 стробиро 40 2валия (фи 1. 2 к, л) . Если во входном биимпульсном сигнале нет ошибок, то в выходных сигналах первого и...
Устройство для обнаружения ошибок цифрового сигнала
Номер патента: 1334377
Опубликовано: 30.08.1987
Авторы: Астраханцев, Глебов
МПК: H03M 13/05
Метки: обнаружения, ошибок, сигнала, цифрового
...а). Высокий уровень сигнала, появившийся на выходе элемента 10И 3 (фиг.2 д), приводит к появлениювысокого уровня на выходе элементаИ 7 и разрешает сложение в накопителе 9. Высокий уровень сигнала навыходе элемент И 4 (фиг.2 е) вызывает появление высокого уровня на выходе элемента И 8 и разрешает вьчитание в накопителе 9.Если блок 12 памяти фиксирует максимальную цифровую сумму для данногокода, то на втором выходе блока 12памяти появится (с задержкой относительно сигнала на фиг.2 а на половину тактового интервала) сигнал низкого уровня (фиг2 в), который вызывает появление низкого уровня в выходном сигнале элемента И 3 (фиг.2 д)независимо от уровня цифрового сигнала (фиг.2 а). В этом случае при отсутствии ошибок в цифровом сигнале...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1336122
Опубликовано: 07.09.1987
Авторы: Лабунов, Суходольский, Урбанович
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
..."4",Например, проверочная матрица Нкода при К = 8 имеет вид:11101001 1000010011011 01000Н= 01011100 0010000110111 0001011100110 00001При К = 8 необходимо г+1=5 проверочных символов. При возникновенииодной ошибки синдром имеет нечетныйвес (число единиц) а при возникновении двойной - четный,Устройство работает следующим образом,Режим работы, На входах 26 - информация, подлежащая записи в накопитель по адресу 8, На основанииэтого шифратор 5 вырабатывает проверочные символы, Кодовое слово, состоящее из информационных и проверочных битов по входам соответственно2 и 3 записывается в накопитель 1На этом цикл записи заканчивается.Режим считывания. На входе 6 устройств - нулевой сигнал. Считываемыеиз накопителя информационные и проверочные...
Детектор ошибок дуобинарного кода
Номер патента: 1336253
Опубликовано: 07.09.1987
Авторы: Барабаш, Герасименко, Марков, Никитин
МПК: H03M 13/05
Метки: детектор, дуобинарного, кода, ошибок
...рова нный первым элементом И 3 сигнал с прямого выхода поступает на К-вход первого Р-триггера 6 и переводит его в нулевое состояние. При приеме отрицательного импульса простробированной третьим элементом И 5 сигнал с инверсного выхода второго блока поступает на .-вход первого Р-триггера 6 и переводит его в единичное состояние. Если входной сигнал находится между порогами пороговых блоков 1 и 2, то синхроимпульсы поступают на С-вход первого Р-триггера 6, вызывая переход триггера в противоположное состояние.Если между импульсами одной полярности дуобинарного сигнала находится четное количество нулевых тактовых интервалов, то в момент прихода второго импульса дополнительного переброса первого Р-триггера 6 не происходит. То же...
Система для исправления ошибок при передаче n-разрядных кодовых слов
Номер патента: 1336254
Опубликовано: 07.09.1987
Авторы: Елисеев, Роговская, Третьяк
МПК: H03M 13/13
Метки: n-разрядных, исправления, кодовых, ошибок, передаче, слов
...исходного кода ошибки становятся корректируемыми, например, при передаче кода со значениями 01 или 10 в замыкающихся связях или связях с обрывом.Если в некотором такте возникает такая ошибка, на выходе 43 блока 14 формируется сигнал ошибки в течение всего времени, пока ошибка является некорректирующей, Сигнал ошибки поступает по линии 16 связи на управляющий вход 32 блока 8 управления, По первому импульсу опроса, сформированному на выходе 36 блока 8 управления, производится модификация на плюс единицу состояния счетчиков 7 и 13 и выработка на выходах групп 5 и 11 параметра перекодировки, задающего инверсию всех разрядов исходного кода. Если сигнал ошибки продолжает поступать на управляющий вход 32 блока 8 управления, то на выходе 36...
Устройство для определения необнаруживаемых ошибок линейных кодов
Номер патента: 1338076
Опубликовано: 15.09.1987
Авторы: Абрамович, Евсеев, Ефимов, Крук, Лернер, Осипов
МПК: G06F 11/00, H03M 13/13, H03M 13/47 ...
Метки: кодов, линейных, необнаруживаемых, ошибок
...как непосредственно, так и через сумматоры 2,1, 22, 2.3 и 2.4 по модулю два, в результате чего в регистре 2.5 кодового слова формируются символы кодового слова;тактовые импульсы через открытый управляющий ключевой элемент 9 поступают в качестве сигналов сдвига на вход регистра 2.5 кодового слова, содержимое ячеек которого последовательно поступает на вход счетчика 3 кратности ошибок, причем если в первой ячейке регистра 2,5 кодового слова записана единица, то после сдвига в регистре 2.5 к содержимому счетчика 3 кратности ошибок добавляется единица. В результате после и сдвигов (и - длина кода) в регистре 2.5 кодового слова в счетчике 3 кратности ошибок записано число, равное количеству единиц в кодовом слове;после поступления на вход...
Устройство коррекции систематических ошибок
Номер патента: 1339496
Опубликовано: 23.09.1987
Автор: Петрунин
МПК: G05B 19/18, G05B 19/404
Метки: коррекции, ошибок, систематических
...датчиков 10положения.Цель изобретения - расширениеобласти применения,На фиг, 1 представлена структурнофункциональная схема устройства; на 15фиг. 2 - графики корректирующих сигналов, записанные в блоке памятиустройства,Устройство содержит счетчикблок 2 памяти, цифроаналоговый преобразователь 3, элемент ИЛИ 4 и преобразователь 5 частота-код.По оси МР (фиг, 2) даны значениямладших разрядов А 1 А 8 адреснойчасти, а по оси СР - значения старших 25разрядов А 9 А 12 блока 2 памяти, нооси П - числовые значения выходныхкодов блока 2. Кривые а, б, в - графики корректирующего сигнала, записанного в блоке 2 памяти (показаны внепрерывной форме, в действительностиони хранятся в дискретной форме).Перед работой в блок 2 памяти записываются графики...
Устройство для моделирования ошибок в цифровом канале передачи информации
Номер патента: 1339580
Опубликовано: 23.09.1987
Автор: Журавин
МПК: G06N 7/08
Метки: информации, канале, моделирования, ошибок, передачи, цифровом
...последовательность импульсов поступает на один вход триггеров 4, другой вход которого является сбросовым и соединен с выходом элемента ИЛИ 11 для Фиксации окончания введения каждого искажения. С выхода триггера 4 случайная последовательность импульсов поступает на счетный вход триггера 5, с выхода которого последовательность импульсов со случайной длительностью подается на управляющие входы переключателей 7 и 17, обеих цепочек, формирующих ошибки в информационной последовательности. Переключение выходов переключателей 7 и 17 в соответствии с длительностью импульсов на их управляющем входе происходит так, что соответствующая двухуровневая последовательность импульсов проходит либо через первый элемент НЕ 8, (18) и элемент ИЛИ 9 (19), что...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1348913
Опубликовано: 30.10.1987
Авторы: Алексеев, Демидова, Жучков, Косов, Росницкий, Савельев, Чумакова
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
..."1" триггер 13 блока 3. Сигнал разрешения с этого триггера открывает элементы И 8 и управляет работой селектора 9.1В режиме записи сигналами с входов "Запись" и "Обращение" через элемент И 17 устанавливается в состояние "1" триггер 15 блока 11, разрешая тем самым запись информации вблок 1. Сигналом с триггера 13 блока3 через элемент ИЛИ 21 и элементИ 19 блока 11 устанавливается в состояние "1" триггер 16, который открывает элементы И 8 и через элементИ 20 и элемент ИЛИ 22 блока 11 производит считывание уже записанногои блокчетного байта, который срегистра 4 подается через элементыИ 8 и селектор 1 О на запись в блокодновременно с четным байтом, который передается на блок 1. с информа-.ционных входов устройства через коммутатор 6 и...
Устройство для коррекции ошибок
Номер патента: 1352490
Опубликовано: 15.11.1987
МПК: G06F 11/18, H05K 10/00
Метки: коррекции, ошибок
...вызывавшем ошибку в од- З 0 ном из сигналов первой группы, ошибка вызывает нарушение контрольной суммы К 1. По стробу С 2 контрольные сум-мы выдаются на блоки 4 коммутации. Управляющий сигнал принимается толь- ко подблоком, у которого нарушена контрольная сумма К 4, Блок 4 фиксирует отказ к своему первому информационному выходу выход функции Ь О+ с,. В результате к спаду строба С 2 соотношение К 1 восстанавливается (К 1 = О) и по спаду С 2 производится выдача выходных сигналов, Если же в устройствах, подключенных к данному подблоку 4, возник второй отказ, то 45 никаких переключений не производится, соответствующие контрольные соотношения остаются нарушенными (равны единице). По спаду строба С 2 блок 6 управления фиксирует отказ и...
Устройство контроля ошибок канала магнитной записи воспроизведения
Номер патента: 1352532
Опубликовано: 15.11.1987
МПК: G11B 27/36
Метки: воспроизведения, записи, канала, магнитной, ошибок
...ошибок - 1 сбой на10 бит, в связи с чем коэффициентошибок индицируется с множителем10 , Для обеспечения достоверностирезультата измерений коэффициентаошибок объем записываемой для контроля информации должен быть не менеечем в 100 раз больше 10 бит, С учебтом этого условия модуль счета счетчика 10 выбран равным 100663296 тактов (бит),После подсчета этого числа, т.е.в момент отрицательного перепадавыходного сигнала счетчика 10, навыходе первого формирователя 11з 135формируется импульс, который поступает через элемент И 9 (открытыйза время первого цикла измерения)на управляющий вход регистра 6 памятии записывает в него содержимое счетчика 5 ошибок,В момент окончания выходного импульса первого формирователя 11 формируется импульс на выходе...
Устройство для моделирования ошибок программного обеспечения вычислительных систем
Номер патента: 1357973
Опубликовано: 07.12.1987
Авторы: Барулин, Климова, Морозов, Руденко, Щетинкин
МПК: G06N 7/08
Метки: вычислительных, моделирования, обеспечения, ошибок, программного, систем
...с выхода элемента И 10 соответствует потоку ошибок(искаженных кодов). Этот поток импульсов используется для моделирования процесса обнаружения и правильного исправления ошибок, Поскольку обнаруживаются и исправляются невсе ошибки, то целесообразно разделить имеющийся информационный потокс помощью цепочки из генератора 7случайного потока импульсов исправленных ошибок, элемента НЕ 8 и элемента И 9, В случайные моменты появления импульсов со случайной дли 5тельностью на выходе генератора 7 ина входе элемента И 9 появляетсясигнал запрещающий прохождение импульсов. Тем самым запрещается обнаружение и исправление программныхошибок, Если на выход генератора 7случайного потока импульсов импульсыне поступают, то на первый вход элемента И 9...
Устройство для коррекции циклических ошибок
Номер патента: 1359770
Опубликовано: 15.12.1987
Автор: Петрунин
МПК: G05B 19/18
Метки: коррекции, ошибок, циклических
...преобразователь 4 частота - код, блок 5 памяти гармонического сигнала, первый цифроаналоговый преобразователь 6, блок 7 памяти фазочастотных характеристик, блок 8 памяти амплитудно-частотнойо характеристики, второй цифроаналоговый преобразователь 9, второй счетчик 10 импульсов, блок 11 формирования импульсов, блок элементов И 12, элемент ИЛИ 13, блок 14 памяти номера гармоники, вход Г устройства, выход И преобразователя частота - код, выход 0 устройства и выход ш датчика оборотов ваЛа.Систематические ошибки, например неравномерности вращения двигателя (оборотные и их гармоники) на различных его частотах, изменяются не только по амплитуде и фазе, но также и по составу этих гармоник, При изменении частоты вращения двигателя одни гармоники...
Устройство для исправления однократных ошибок р-кодов фибоначчи
Номер патента: 1361554
Опубликовано: 23.12.1987
МПК: H03M 13/53
Метки: исправления, однократных, ошибок, р-кодов, фибоначчи
...имеется менее р нулей на выходе соответствующего элемента И 5 первой группы возникает единичный сигнал, который поступает через элемент ИЛИ 7 на выход 11 ошибки устройства, В том случае, если однократная ошибка типа перехода из "О" в "1" вызывает нарушение условия минимальности как в группе соседних младших разрядов, так и в группе соседних старших разрядов, т,е. образуется группа из единиц, между которыми менее р нулей, на выходе элемента И 6 второй группы, соответствующего разряду центральной из трех единиц, возникает единичный сигнал, который через элемент ИЛИ 2 первой группы данного разряда поступает на его вход сброса и переводит его в нулевое состояние, Таким образом, обеспечивается исправление части однократных ошибок хранимого...
Запоминающее устройство с исправлением ошибок
Номер патента: 1363303
Опубликовано: 30.12.1987
МПК: G11C 11/00
Метки: запоминающее, исправлением, ошибок
...блокапамяти заполнены и для дальнейшей 10записи необходимо увеличить его емкость.Сигнал с выхода 32 через соответствующий элемент И 12, открытый сигналом с выхода дешифратора 10, обеспе чивает прибавление единицы в соответствующий счетчик 23 и, тем сажм,формирует адрес очередной ячейки дляданного блока памяти.На этом цикл записи слова заканчивается и выполняется запись очередного слова, Если запись производится в этот же.блок памяти, то словозаносится в следующую по номеру ячейку, Если же производится запись в 25другой блок памяти, то она начинается с нулевойячейки. Под воздействиемсигналов сдвига единица по кольцуциркулирует в регистре 36 сдвига,обеспечивая формирование необходимых ЗОуправляющих сигналов. Окончание процесса записи...
Устройство для обнаружения ошибок
Номер патента: 1363483
Опубликовано: 30.12.1987
Автор: Жаворонков
МПК: H03M 13/05
Метки: обнаружения, ошибок
...внутренней структурой каждого блока.Накопитель 3 реализует переключа - тельные функции: а = аЬс+аЬс + аЬс+аЬс; Ь, = аЬс+аЬс + аЬс+аЬс,для младшего а и старшего Ь, двоичных разрядов текущей цифровой суммы. Переключательные функции, определяющие алгоритм обработки для первого детектора 4, второго и третьего детекторов 5,6, имеют вид: Ее = аЬс; Е 2 = аЬс; Е= аЬс, в соответствии с табл. и табл.2,Таблица 1Бтек - Ео Ез СМ 1 О О О О 11 О 1 2 2 1 2 3 3 2 3 3 О О О О Из табл. видно, что при опросе нулевой посылки во входной последовательности СМ 1 величина суммы уменьшается на 1 по сравнению с Б за исключением случая Я= О, когда сумма тоже становится равной нулю и на выходе детектора 4 фиксируется нарушение нижнего предела, а при наличии...
Устройство для контроля ошибок в избыточном модулярном коде
Номер патента: 1363484
Опубликовано: 30.12.1987
Автор: Хлевной
МПК: H03M 13/03, H03M 7/18
Метки: избыточном, коде, модулярном, ошибок
...регистра14 записываются коды чисел Р, Х и0 соответственно, в ячейки 36,1, 36.2и 36,3 регистра 36 блока 28 - значения О, ) и 0 соответственно, а в ячейки 36,1, 36.2 и 36.3 регистра Зб блока 29 значения 1, 0 и 0 соответственно, При этом снимается блокировкас блоков 23 и 31,Делитель 16 вычисляет отношениеРбеэ восстановления остатка, т.е,ХРвеличину в ", , которая блоком 17 ум 1ножается на Х и полученная, величинавычитается из Р вычитателем 15. Таким образом с выходов 20 блока 2 разрядная цифра а, цепной дроби а,а, поступает на входы 33 блока.При этом блок 28 вычисляет знаменатель Ц,=аподходящей дроби, а блок29 ее числитель Р =1. В этот моментвремени на выходах блоков 28 и 29получим значения а, и 1 соответственно.На выходах блока 3...
Устройство для выделения рекуррентного синхросигнала с обнаружением ошибок
Номер патента: 1363510
Опубликовано: 30.12.1987
Автор: Смородов
МПК: H04L 7/10
Метки: выделения, обнаружением, ошибок, рекуррентного, синхросигнала
...проверок будет50выполнена, и на выходе его появитсявысокий потенциал, который черезоткрытый третий элемент И 6 установит триггер 10 управления в единичное состояние, запрещая тем самым55дальнейшее прохождение элементов синхросигнала через второй элемент И 5в блок 8 разделенных проверок. С вы 10 2хода третьего элемента И 6 положительный потенциал поступает также на управляющий вход переключателя 1, замыкая тем самым обратную связь и переводя регистр сдвига блока 2 проверки на рекуррентность в автономный режим генерирования рекуррентной последовательности, Селектор 3, подключенный к блоку 2 проверки при достижении селектируемой К-значной комбинации через первый элемент И 4, на другом входе которого разрешающий потенциал с...