Патенты с меткой «ошибок»

Страница 29

Запоминающее устройство с контролем цепей коррекции ошибок

Загрузка...

Номер патента: 1751818

Опубликовано: 30.07.1992

Автор: Емельяненко

МПК: G11C 29/00

Метки: запоминающее, контролем, коррекции, ошибок, цепей

...Таким образом, при 2 п-м считывании информации с накопителя 13 (п=1,2.3,) после установки в единичное состояние разряда регистра 8 состояния в регистр 1 контрольных разрядов. записывается информация одновременно с занесением информации в регистр 2. При 2 пм считывании информации с накопителя 13 заносится только в регистр 2, информация в регистре 1 контрольных разрядов не изменяется и на вход блока 3 анализа синдрома поступает информационное слово, которое считано с накопителя 13 при 2 п-м обращении, и контрольное слово, которое считано с накопителя 13 при 2 п-м обращении, Так как запись информации в накопитель 13 в режиме диагностики осуществляется так же, как в основном режиме, то в накопитель 13 записаны массивы информации, при...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1753492

Опубликовано: 07.08.1992

Авторы: Беккер, Степанов, Фомин

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...- разрядность щие через мультиплексоры 19 и 24 слова, которые записываются в накопитель накопители, не содержащие ошибки или 6 информации, образуя трехмерную струк- сбои, к входу блока 4 сравнения,туру. Запись информации осуществляется с В блоке 4 сравнения сравниваются зтапомощью счетчика 8 размера информацион лонные наборы х, у, л с вновь, полученными. ного набора и счетчика 9 информационных Результаты сравнения записываются в блок наборов. При записи пакета рабочей инфор регистров сбойных адресов, Параллельно мации одновременно Формируются три.кон- осуществляется передача рабочей инфортрольных набора х, у, г, Набор х образуетмации из накопйтеля 6 в накопитель 14 восконтрольные разряды, полученные с по становленный информации,...

Устройство для обнаружения ошибок при передаче данных по телефонному каналу

Загрузка...

Номер патента: 1755377

Опубликовано: 15.08.1992

Автор: Кашин

МПК: H03M 13/00

Метки: данных, каналу, обнаружения, ошибок, передаче, телефонному

...поступает на вход первого триггера, 23 и вход первого счетчика 24. На выходе первого. триггера 23 устанавливается единичный сигнал, который подготавливаетблоки 6 к работе, Первый счетчик 25 вместе 55 с дешифратором 27 отсчитывает два среза входного сигнала и приводит второй триггер 24 в рабочее состояние, разрешая прохождение тактовых импульсов на вход второго счетчика 26. Сигнал с входа сброса 30 приводит триггеры 23,24 в нерабочее состояние и вызывает появление на управляющем выходе 32 блока 2 управляющего сигнала, который приводит все блоки 6 в исходное состояние. Этот же сигнал приводит первый счетчик 25 в исходное состояние,Датчик 4 опорных сигналов (фиг,4) для в = 2 имеет только два выхода 37, так как схема его составлена для...

Устройство для обнаружения ошибок в регистре сдвига

Загрузка...

Номер патента: 1756892

Опубликовано: 23.08.1992

Авторы: Климович, Лобков

МПК: G06F 11/08, G11C 29/00

Метки: обнаружения, ошибок, регистре, сдвига

...16 контро-пульса на выходе 15 устройства появляетсялируемого регистре истра 1 сдвига, сбрасывается 45 единичный сигнал ошибки.в соста(устанавлиоается в нулевнулевое состояние) триг- При использовании устроиства вНСВТгер 8 ошибки и триггер 9 четности перехо- . ое системы встроенногоконтроля МСВдит о состояние, дополняющее состояние сигнал с оыхода 15 может быть подан нарегистра до четности.16 етности. Первый блок 2 оп- вход прерывания микропроцессора, котоределения четности вычи , - : ьвычисляе- четность 50 рь,й, прекратив выполнение основной просодержимого регистра и тс 16 риггера 9 чет- граммы, переходит к программе обработкиности, Если содержимое ч, Е оечетно то на инфор- прерывания для выявления причин его возмационный вход...

Устройство для формирования пакетных ошибок

Загрузка...

Номер патента: 1758847

Опубликовано: 30.08.1992

Авторы: Ротенштейн, Цизин

МПК: H03K 3/84

Метки: ошибок, пакетных, формирования

...на его первый (управляющий) вход сигнала с выхода селектора 2. Сигналы с первой группы выходов регистра 5 поступают на первую группу входов блока 6 сравнения. На выходе блока 6 сравнения сигнал присутствует, если значение сигналов на первой группе его входов превышает значение сигналов, поступающих на вторую группу его входов, На вторую группу входов блока 6 сравнения поступают сигналы с выходов первого счетчика 4 импульсов, считающего число импульсов с выхода счетчика 3 импульсов от момента поступления на его второй (управляющий) вход сигнала с выхода селектора 2 до появления на выходе блока 6 сравнения сигнала, поступающего на первый (управляющий) вход этого счетчика и останавливающего его работу, Сигнал на выходе селектора 2...

Устройство исправления ошибок для синхронной адресной системы связи

Загрузка...

Номер патента: 1762416

Опубликовано: 15.09.1992

Авторы: Деревицкий, Казаков, Лысенко, Морозов

МПК: H04J 13/00

Метки: адресной, исправления, ошибок, связи, синхронной, системы

...тройство синхронной адресной си связи, содержащее приемник, вход к го соединен с выходом линии связи, а- с первым входом синхроблока, и выход которого подключен ко второ ду селектора каналов, а второй вых1762416 Составитель А,КазаковТехред М,Моргентал Корректор М.Ткач Редактор Т.Иванова Заказ 3266 Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г. Ужгород ул.Гагарина, 10 взаимных помех. При этом вероятность ошибки приема дискретного символа в каждом канале приема уменьшается более чем на порядок,Для достижения поставленной цели в известное устройство, содержащее приемник, выход которого соединен с первым входом...

Устройство защиты от ошибок

Загрузка...

Номер патента: 1765899

Опубликовано: 30.09.1992

Авторы: Григорьев, Николаев, Родионов, Стученков

МПК: H03M 13/00, H04L 1/16

Метки: защиты, ошибок

...которых с вторых выходов блоков 5, 6 подается сигнал "ошибка", если. комбинация, записанная в блок 5 или в блок 6, не принадлежит ко множеству разрешенных,Элементы 12, 13 производят выборку информации с выхода того блока 5 или 6 декодирования, в котором не обнаружена ошибка. Элемент И 4 формирует обобщенный сигнал "ошибка обнаружения", если в блоках 5, 6 одновременно обнаружена ошибка по результатам декодирования. Сигнал "ошибка обнаружения" поступает на первый вход элемента ИЛИ 9, За время приема кодовой комбинации счетчик 2 суммирует количество посимвольных стираний, и, если последнее превышает заданную величину, формирует на своем выходе сигнал "стирание слова", поступающий на второй вход элемента ИЛИ 9, который формирует сигнал...

Устройство для декодирования с защитой от ошибок

Загрузка...

Номер патента: 1765900

Опубликовано: 30.09.1992

Авторы: Григорьев, Николаев, Родионов, Стученков

МПК: H03M 13/00, H04L 1/16

Метки: декодирования, защитой, ошибок

...с сигналом "Ошибка", поступающим на первый вход элемента 6 ИЛИ с контрольного выхода блока 3 при обнаружении ошибки по результатам декодирования. Обобщенный сигнал с выхода элемента 6 ИЛИ, поступающий на запрещающий вход элемента 4 ЗАПРЕТ, блокирует выдачу информации на выход 16 и формирует сигнал запроса на выход 17 на повторение кодовой комбинации с передающей стороны,При отсутствии сигнала на выходе 17 элемент 4 ЗАПРЕТ обеспечивает считывание кодовой комбинации с информационного выхода блока 3 декодирования на выход 16 потребителю.Триггер 13 и элемент 9 И обеспечивают ,поступление сигналов "Ошибка", вызванных стираниями, на счетный вход счетчика 11 ошибок, периодичность сброса которого устанавливается делителем 12. При переполнении...

Устройство для обнаружения ошибок дискретного канала передачи информации

Загрузка...

Номер патента: 1777245

Опубликовано: 23.11.1992

Авторы: Бодреев, Колесник, Лернер

МПК: H03M 13/02

Метки: дискретного, информации, канала, обнаружения, ошибок, передачи

...э на выходе мажоритарного элемента 4 установится ноль,. Если количество единиц на входах мажоритарных элементов 3 и 4 не превосходит пороговый уровень Т, то на выходе мажори- тарного элемента 3 установится ноль, а на выходе мажоритарного элемента 4 - единица,Если количество единиц на входах мажоритарных элементов 3 и 4 лежит в интервале от Т + 1 до Н - 1, то на выходах мажоритарных элементов 3 и 4 установятся пути, при этом на выходе элемента 6 ИЛИ - КЕ установится единица.Таким образом, если среди любых и по-. следовательных символов псевдослучайной последовательности, находящихся в регистре 1 сдвига, имеется не более Т ошибочных, то можно правильно определить значение символа в выходном разряде регистра 1. Если количество...

Устройство для обнаружения ошибок в кодовой последовательности

Загрузка...

Номер патента: 1780191

Опубликовано: 07.12.1992

Авторы: Василенко, Вересенко, Мартынов, Надыкто

МПК: H03M 13/51

Метки: кодовой, обнаружения, ошибок, последовательности

...и) могут быть вычислены заРранее и записаны соответствующим образом в блок памяти.Входами 9 устройства являются (и) Я- разрядных и одна г-разрядная шины, где и - количество групп а а 50Я=(092 Рп) г=092 Ц) подключенные к регистру 1, который соответственно состоит из (и) Я-разрядных и 55 одного г-разрядного подрегистров,Первый блок памяти 2 совокупность из и узлов памяти, каждый из которых предназначен для табличного вычисления тольгико дробной части величины а- по поР ступающим на входы устройства значениям кодов соответствующих групп а . Емкость каждого иэ (и) узлов памяти сосгавляет 2, а и- - 2 ячеек. В каждую ячейку такого узла с адресом а записывается вычисленное заранее значение дробной частигипроизведения а с разрядностьюРг=(о 92...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1783583

Опубликовано: 23.12.1992

Автор: Емельяненко

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...2 ИЛИ 14 производит сбростриггера 15 и счетчика 17. Инверсный выходсчетчика 17 разрешает через элемент И 10прохождение сигнала с выхода устройства5 10 15 20 25 30 35 40 45 50 55 управления 9 на стробирующий вход регистра контрольных разрядов 2 одновременно с сигналов поступающих на стробирующий вход информационного регистра 1, После окончания информационной установки процессор снимает нулевой сигнал на входе ЕР и дальнейшая работа устройства осуществляется аналогично работе прототипа, Устройство работает в двух основных режимах, соответствующих циклам записи и считывания с ЗУ. В цикле записи происходит процесс кодирования, т.е. формирование контрольных разрядов иэ информационных в соответствии с кодом Хэмминга, Каждый контрольный...

Устройство для исправления ошибок

Загрузка...

Номер патента: 1783622

Опубликовано: 23.12.1992

Автор: Василенко

МПК: H03M 13/00

Метки: исправления, ошибок

...разрешающего сигнала на управляющем входе "Запись" или по одноразрядному входу последовательного приема "Инф." при наличии разрешающего сигнала на управляющем входе "Сдвиг", В последнем случае осуществляется сдвиг содержимого регистра на один разряд и запись в его младший разряд информации по входу последовательного приема. Выходная информация снимается со всех разрядов регистра по Я-разрядной шине и, кроме того, с последнего, Я-го разряда, являющегося выходом устройства,Второй и третий регистры 7, 8 предназначены для приема и хранения 5-разрядных двоичных чисел, Прием осуществляется при наличии разрешающего сигнала на управ 5 10 15 20 25 30 35 ляющем входу "Запись", Съем информации в регистре 8 осуществляется с прямых, а в регистре...

Устройство для обнаружения и исправления ошибок

Загрузка...

Номер патента: 1785041

Опубликовано: 30.12.1992

Авторы: Воловник, Савинова

МПК: G11C 29/00

Метки: исправления, обнаружения, ошибок

...является оптимальной дляисйравленйя одиночных пакетных ошибок иобнаружения Двойных ошибок в полупроводниковых системах хранения информации,Расширенные (по сравнению с прототипом) Функцйональные возможности заявленного устрриства объясйяютСя гем, что"данное устройство способно исправлятьошибки различйой конфигурации, а именно,двойные, групповые и пакетные ошибки (иих сочетания), а также обнаруживать трехчетырехбитовые ошибки; двойные ошибкиЗаписи, и т,п, -Позтомузаявленное устрОйство можетбыть оптимально использовано в вычисли-тельных сетях, представляющих собой симбиоз ЭВМ, запоминающих устройств и:линий связи, имеющих разную специфйкувознйкновенйя ошибок и их конфигурацию,Прймеыение заявленного устройства ввычислительных сетях...

Устройство для измерения фазовых ошибок дискретных свч фазовращателей

Загрузка...

Номер патента: 1790770

Опубликовано: 23.01.1993

Авторы: Васюхно, Синани

МПК: G01R 27/28

Метки: дискретных, ошибок, свч, фазовращателей, фазовых

...составляет 6 дБ/град - при ошибках до Зо, 3 дБ/град - при ошибках 3 - 6, 1 дБ/град - при ЛрЫ) 6, Таким образом методологическая погрешность установки составляет величину порядка 0,1 - 0,5 О, что меньше погрешностей известных нам аналогов, Для устранения (уменьшения) случайкой погрешности, связанной с амплитудно-временными неидеальностями управляющих импульсов, в установку введены цепи управления синхронизаций, состоящие из коммутаторов и инверторов, управляемых синхронизатором и ключом. Ключи обеспечивают форму уп равляющих импульсов оптимальную с точки зрения режима работы фазовращателя, Цепи изменения синхронизации позволяют производить измерения в двух системах (комбинациях) управления фазовращате.-.ем, что дает возможность...

Устройство для преобразования чисел из кода системы остаточных классов в позиционный код с контролем ошибок

Загрузка...

Номер патента: 1797119

Опубликовано: 23.02.1993

Авторы: Бережной, Оленев, Червяков

МПК: G06F 11/08, H03M 7/18

Метки: классов, код, кода, контролем, остаточных, ошибок, позиционный, преобразования, системы, чисел

...Рр, Сумматор по модулю 9-накап 5 ливающего типа, количество разрядов соразмерно с величиной Рл. Блок умножения10 выполняет операцию арифметическогоумножения величин остатка по модулю отчисла а; на 81 - ортогональный базис.Устройство работает следующим образом.На вход 17 запуска подается импульс,который устанавливает триггер 4 в единичное состояние и одновременно устанавливает первый 2 и второй 11 счетчики внулевое состояние, Единичный уровень свыхода триггера 4 подается на вторые входыпервого 5 и второго 7 элементов И, что раз-решает прохождение тактовых импульсов с20 тактового входа 16 на счетный вход первогосчетчика 2,При поступлении первого тактового импульса на счетный вход первого счетчика 2на.его выходе...

Устройство для регистрации ошибок

Загрузка...

Номер патента: 1797163

Опубликовано: 23.02.1993

Авторы: Ключко, Солнцев, Ткаченко

МПК: H03M 13/00

Метки: ошибок, регистрации

...устройства для регистрации ошибок; нафиг. 2 - схема схемы сравнения с константой для р=2.20 Устройство содержит счетчик 1, блокконтроля 2, триггеры 3 и 4, схему сравненияс константой 5, элемент задержки 6, элемент запрета 7, элементы ИЛИ 8-12, элемент И 13, информационный вход 1625 устройства, тактовый вход 14 устройства,вход сброса 15 устройства, выход 17 устройства, перрый выход 18 и второй выход 19блока контроля 2,Информационный вход 16 устройства30 соединен с информационным входом блокаконтроля 2, тактовый вход которого соеди. нен с входом разрешения записи триггеров3 и 4, со счетным входом. счетчика 1 и стактовым входом 14 устройства. Выход эле 35 мента запрета 7 соединен с первым входомэлемента ИЛИ 9, выход которого соединенс...

Устройство для декодирования с исправлением ошибок

Загрузка...

Номер патента: 1797165

Опубликовано: 23.02.1993

Автор: Карпухин

МПК: H03M 13/02

Метки: декодирования, исправлением, ошибок

...сравнения 174, с первого по третий регистры 175, 176, 177, схему ИЛИ 178 счетчик 179 и с первого по третий вентили 180, 181, 182, На фиг. б обозначены также первые информационные входы 183 - 185; управляющие входы 186, 187, вторые информационные входы 188190, первые выходы191193, вторые выходы 194196,Блок 11 исправления ошибок включает в себя (фиг, 7) три узла по числу исправляемых ошибок, каждый из которых содержит с первого по восьмой сумматоры 198,205, первый, второй и третий вычитатели 206,207, 208, первый второй и третий преобразователи кода 209, 210, 211, На фиг. 7 обозначены также с первого по девятый входы212221 и выход 221 первого узла, с первого по девятый входы 2222.230 и выход 231. второго узла и с первого по девятый...

Устройство для коррекции ошибок вычислительного процесса

Загрузка...

Номер патента: 1807487

Опубликовано: 07.04.1993

Авторы: Зенин, Литвиненко, Терещенков, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/16

Метки: вычислительного, коррекции, ошибок, процесса

...как признака несравнения между со 30 бой результатов выполнения версий,Блок 19 - блокировка прохождения тактовых импульсов синхронизации от внешнего генератора через схему. И 20 и,следовательно, остановку вычислительного35 процесса.В представленной на фиг, 3 временнойдиаграмме работы устройства представлено решение двух различных задач (со сменой данных в регистрах данных и адреса),40 при этом в ходе решений первой задачисравнились результаты вычислений второйи третьей программных версий, а при решении второй задачи сравнились результатывычислений первой и второй программных45 версий (т.е, без просчета третьей программной версии).Блок 1 предназначен для выполнениявычислительного процесса решаемой какой-либо задачи по трем...

Устройство декодирования для коррекции одиночных ошибок с одноразрядным выходом

Загрузка...

Номер патента: 1807566

Опубликовано: 07.04.1993

Автор: Конопелько

МПК: G11C 29/00, H03M 13/02

Метки: выходом, декодирования, коррекции, одиночных, одноразрядным, ошибок

...когда на . го мультиплексора соединены с информаци- выходах 14 и 15 присутствуют единичные бнными входами второго мультиплексора и сигналы, фиксируется наличие ошибки в Вторыми входами блока формирования чет- опрашиваемом разряде. В результате едииости, первые входы 13 которогосоединены 15 ничный сигнал с выхода 16 элемента И 5 в с выходами третьего мультиплексора, пер- сумматоре 6 инвертирует на обратный сигвый 14 ивторой 15 выходы блокаформиро- нал опрашиваемого разряда с выхода 17 еания четности соединены соответственно мультиплексора 2; на выход 18 устройства с первым и вторым входами элемента И, поступает исправленный сигнал опрашивавыход 16 которого соединенс первым вхо емого разряда.дом корректирующего сумматора по моду- Таким...

Устройство для исправления ошибок в волоконно-оптических системах передачи информации

Загрузка...

Номер патента: 1809534

Опубликовано: 15.04.1993

Авторы: Маркарян, Межлумян, Хонари

МПК: H03M 5/12

Метки: волоконно-оптических, информации, исправления, ошибок, передачи, системах

...14 подключены к управляющий вход компаратора поступает информационным входам коммутатора 15, сигнал тактовой частоты компаратороткры- Вышеприведенные адресные сигналы девается уровнем логического "0". шифратора 14 поступают так же и на седьВ моменты времени, задаваемые отри- З 5 мой, восьмой и девятый управляющий цательным перепадом тактовой частоты и. входы коммутатора 15 и на первые три инсоответствующие середине тактового ин- формационныевходы блокапамяти 14, Комтервала, компаратор 4 осуществляет срав- мутатор 15 пропускаетнавыходтолькоодин нение принятого сигнала со значением. соответствующий результат сравнения в порога, и, если сигнал превышает порог, то 40 каждом конкретном случае, задаваемом на выходе компаратора 4...

Корректор ошибок

Загрузка...

Номер патента: 1810909

Опубликовано: 23.04.1993

Автор: Звягинцев

МПК: G11C 29/00

Метки: корректор, ошибок

...- "0" и "1". Соответственно коэффициенты а 1 многочлена также могут. принимать только два указанных значения. Например, синдромный регистр для декодирования циклического кода, заданного порождающим многочленом У = х + х1 =5,15 20 а х, ао =- а 1 = аб = 1, а 2= аз = а 4 = О,=О ных информационных сигналов для синдромного регистра 1, используя для этого входные информационные сигналы корректора ошибок, поступающие, на вход 18 от источника сообщений, а также сигналы обсодержит 5 одноразрядных сдвигающих регистров, причем в замкнутом положении находятся только два крайних слева ключа, задающих коэффициенты а и а. Если коэффициенты а постоянны, то ключи 4 могут быть фиксированными запаянными) связями, Выходами синдромного регистра 1 являются...

Анализатор ошибок для устройства контроля резервированной памяти

Загрузка...

Номер патента: 1812551

Опубликовано: 30.04.1993

Автор: Жаровин

МПК: G11C 29/00

Метки: анализатор, ошибок, памяти, резервированной, устройства

...не влияют на способ рел 1 онта,т.е, являются избыточными. Если не принимать в расчет избыточные ошибки, то максимальное количество ошибок, которые могут быть покрыты резервными элементами, равноО (пх + 1) пу+ (пу + 1) пх,а максимальное допустимое количество дефектных адресов равнойх = пх+ пу (пх+ 1) = пх+ пу+ пх пу;йх = пу+ пх (пу+ 1) = йх = й,Таким образом, при любом соотношениичисла резервных элементов 28 и 29 определяющими для ремонта памяти являютсяошибки, которые могут быть зафиксированы в памяти емкостью М элементовАнализатор работает следующим образом. Перед началом контроля резервированной памяти выполняется процедураначальной установки, при этом обнуляется каждая ячейка блока памяти ошибок 1, каждая ячейка регистратора...

Устройство для исправления ошибок 2-кодов фибоначчи

Загрузка...

Номер патента: 1817248

Опубликовано: 23.05.1993

Авторы: Григорьев, Ткаченко

МПК: H03M 13/00

Метки: 2-кодов, исправления, ошибок, фибоначчи

...ИЛИ 2.1, 2,2 предназначены для объединения этих сигналов. Элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 3,1 - 3.4 предназначены для исправления возникших ошибок на входах 4 и формирования верной кодовой комбинации на выходах 5 устройства. Введенные элементы удовлетворяют критерию "существенные отличия".Устройство работает следующим образом, Предположим, что на вход устройства подано представление числа 5 в 2 - коде Фибоначчи. Эта комбинация, поступая на соответствующие входы элементов И 1,1 - 1.8 ни в одном случае не дает на выходе элементов И единичного потейциала, т,е. "О" через элементы ИЛИ 2.1, 2,2 и непосредственно с выходов элементов И 1,1, 1.8 поступает на первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6.1-6,4, на вторые входы которых подаются...

Устройство для исправления ошибок в кодовой комбинации

Загрузка...

Номер патента: 1830616

Опубликовано: 30.07.1993

Авторы: Жуков, Малофей, Резинько, Шевченко

МПК: H03M 13/00

Метки: исправления, кодовой, комбинации, ошибок

...свидетельствующий о там, что Х Йб, ключ 3 остается скоммутированным на второй выход, информация из накопителя 7 стирается, а через элемент ИЛИ 13 проходит сигнал переспроса на повторную передачу. Таким образам, при 7 Й0-1 предполагается, что возможна ошибка, превышаащая обнаруживаощую способность кода. И, независима от результата поиска ошибок кодам, формируется сигнал переспроса, а комбинация; в которой предполагается ошибка кратности больше 0-1, стираемся, т.к, при исправлении такой комбинации повышается вероятность ошибки (вероятность трансформации). Прием кодовой комбинации начинается сначала,Если блок 12 обнаружения ошибок не обнаруживает ошибок в кодовой комбинации и Х Йб, то считается, что кодовая комбинация принята без ошибок. В...

Устройство декодирования для коррекции двойных ошибок

Загрузка...

Номер патента: 1833968

Опубликовано: 15.08.1993

Автор: Конопелько

МПК: G11C 29/00, H03M 13/02

Метки: двойных, декодирования, коррекции, ошибок

...и нижние значения столбцов матрицы Н, Причем сумма значени". степеней +) = Л 0 =2.20 Все Сп = С 7 = 21 дноиных ошибок на2длине кода можно разбить на три класса;2=5 Лз =-. 1 нал, указывающии на соответству Ощуо сте пень элемента а. Например, если на входыдешифратора поступает сигнал о элементе аг, то на втором выходе дешифратора появляется единичный сигнал.Единичные сигналы на одних из Выходов 8 и 1 посгупаот на входы селектора 9; в результате на одном из (+ 1) Выходов 12 появится сигнал, указывающий на соответствующее Л, Например, при Ошибках во втором и четвергом разрядах синдром равен 5 =(а /а); тогда на первом выходе дешифратора 6 и четвертом выходе дешифратора 7 появятся единичные сигналы, которые откроют соответствующий элемент...

Устройство для обнаружения и исправления ошибок

Загрузка...

Номер патента: 1837293

Опубликовано: 30.08.1993

Авторы: Амербаев, Бондаренко, Макеев, Пак, Турмухамбетов, Шершавов

МПК: G06F 11/08

Метки: исправления, обнаружения, ошибок

...выхода к торого значение ранга поступает на вход б ока 7,1 памяти, Эти константы вместе с к нстантами для расширения на контрольн 1 е основания суммируются с помощью сумматоров 8.1 - 8.3 первой группы, образуя о татки числа, представленного вычетами и информационным основаниям, по контр льным основаниям, На сумматорах 9,1 - 9, второй группы они вычитаются из о татков, поступивших по контрольным вход м 3.1 - 3.3, через входные регистры 4,1 - 4.345 вт рой группы, образуя невязку, Величины н вязки по двум наименьшим контрольным основаниям образуют адрес, по которому из второго блока 7.2 памяти извлекаются величины возможныхошибок Ь и бит выбора(1)подтаблицы юиз третьего блока 7.3 памяти и третьему контрольному основанию, пост пающему с...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1837364

Опубликовано: 30.08.1993

Авторы: Корнышев, Чечин

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...искаженныйразряд полуслова А. Если имеется только20 один отказавший разряд, то на выходе элемента неравнозначности 15 код "1". Этоткод поступает на вход 38 блока управления22, На выходе элемента ИЛИ 59 код "1",поэтому на выходе 36 в этом случае форми 25 руется единичный управляющий сигнал, покоторому через второй коммутатор 21 наинформационный выход 3 устройства выдается исправленная информация.Одновременно производится запись30 прямого кода полуслова А через коммутатор5 в первый накопитель 8 по сигналу 30 блокауправления 22. Аналогично производитсяисправление ошибки в полуслове В или вдвух полусловах А и В одновременно. Еди 35 ничный сигнал с выхода элемента И 53 подается на элемент И 46 и формирует код "1"на выходе 34 блока...

Устройство для коррекции двойных и обнаружения тройных ошибок

Загрузка...

Номер патента: 2001453

Опубликовано: 15.10.1993

Авторы: Иванов, Тришков, Шишкин

МПК: G11C 29/00

Метки: двойных, коррекции, обнаружения, ошибок, тройных

...средства, минимизирующие влияние постоянной памяти на ранг(кратность) ошибки или осуществляющие автоматическое прерывание функционирования;благодаря исключению постоянной памяти из устройства и введению упреждающего формирователя флагов ошибок, дешифратора синдромов двойной ошибки и селектора коррекции существенно упрощается алгоритм его функционирования: декодирование синдрома двойной ошибки и ее исправление осуществляется автоматически и одномоментно. без "расщепления" его на две составляющие - синдромы одиночных ошибок и поочередности их коррекции, и беэ дополнительных обращений к ОЗУ;улучшается функциональная органиэация устройства и повышается его быстродействие благодаря введению упрежда ощего формирователя флагов ошибок, так как...

Устройство для передачи и приема дискретной информации с коррекцией ошибок

Загрузка...

Номер патента: 2001523

Опубликовано: 15.10.1993

Авторы: Николаев, Родионов, Слепаков

МПК: H03M 13/00

Метки: дискретной, информации, коррекцией, ошибок, передачи, приема

...комбинация записывается о накопитель 4. рассчитанный а хранение Ь последних информационных комбинаций, расположенных о той последовательности, в которой они должны передаваться,С выхода блока 5 передаваемая комбинация (П, К) линейного или цикличсского кода, поразрядно, через сумматор 7, выдается в дискретный казл (на фг,1 не показан), При этом, ца сумматоре 7, по сигналам с выхода блока 8, инвертируются 1 = 1 + 12 проверочных разрядов, где = 1, 2.,1, 12 = =1,2,12,2 1п-К(кроме того,11 проверочных разрядов содержит и-й разряд кодовой комбинации),На приемной стороне. по сигналам с выхода блока 15, на сумматоре 14 иноертируютсяпроверочных разрядов принимаемой комбинации, которая с выхода сумматора 14 поступает в блок 10...

Устройство выделения ошибок из пседослучайного испытательного сигнала

Загрузка...

Номер патента: 2003233

Опубликовано: 15.11.1993

Автор: Кальной

МПК: H04B 3/46

Метки: выделения, испытательного, ошибок, пседослучайного, сигнала

...6,3, Этими ошибками О-триггеры 6.5 устанавливаются в единичное состояние, счетчик 6.4 - в исходное состояние с уровнем логической единицы на выходе. Этот выходной сигнал счетчиков не может измениться раньше, чем произойдет заполнение безошибочными последовательностями О-триггеров 6,1, так как в этом случае интервал между двумя соседними ошибками в каждой ветви всегда меньше емкости счетчика 6,4, Поэтому на выходе каждого элемента 6.6 ИЛИ будет уровень логического нули несмотря на то, что в промежутке между двумя ошибками О-триггер 6.5 в любой ветви может установится в нулевое состояние.Таким образом, с выходов анализатора 6 входного сигнала на управляющие входы блока 3 компараторов поступают уровни логического нуля, разрешая...