Патенты с меткой «ошибок»
Устройство для исправления ошибок
Номер патента: 1633500
Опубликовано: 07.03.1991
МПК: H03M 13/02
Метки: исправления, ошибок
...с поступившими сигналами синхропосылки вырабатынают псевдослучайныепоследовательности и пересылают цхчерез коммутатор 8 в блок обратногопсендостохастического преобразования (блоки 2,5,11 и 12), где над сиг.налами последовательности длины 1 с+гдвоичных символов, поступившими иэприемного регистра 2, и поступ",ншимипсевдослучайными последовательностями производят операцию обратногопсевдостохастического преобразования и результат преобраэонация передают в блок 13 декодирования, в котором производят проверку на наличиеошибок в поступившей комбинации сигналов длины 1 с+г двоичных символов.При необнаружении ошибок инФорационную последовательность сигналовдлины 1 с двоичных символов выдают свторого выхода блока 13 декодирования на выход...
Устройство для выделения рекуррентного синхросигнала с обнаружением ошибок
Номер патента: 1633507
Опубликовано: 07.03.1991
Авторы: Бедалис, Кацман, Каяцкас
МПК: H04L 7/10
Метки: выделения, обнаружением, ошибок, рекуррентного, синхросигнала
...1 и нулевое сстянис и низки м лровне ч с прялГО выход вторГО с - григерауссдпзнлиидется сцстный режим счетчику ), кгрыи полс итпдст гакгы. Если в сучлдорс 6 подрял зафиксированы г совпадающих элементов, на выходе счетчика 10 появляется импульс переполнения, который постусает на управляющий вход переключателя 1 режимов работы и устанав.ивает первый триггер 9 в единичное состояние, который отключает первый информационный вход переключателя 1 от его выхолд и по,1 ключает второй информационный вход на выход переключателя 1, дмыкся тем самым обратную связь для 10 блокд 2, и переиодиг последний в режимавтономного генерирования рекуррентной последовательности согласно многочлену г(х).Входы сумматора 6 соединяются, это ознацдет, что на его...
Устройство для исправления ошибок в структурных кодах
Номер патента: 1635260
Опубликовано: 15.03.1991
МПК: H03M 13/00
Метки: исправления, кодах, ошибок, структурных
...20Блок 2 обнаружения ошибок реализуется в соответствии с логикой исгравления ошибок используемого структурного кода.формирователи 3, 4 импульса могут 25 быть выполнены в виде одновибраторов. Формирователи 4 имеют инверсный вход.В каналах со случайными параметрами возможны медленные отклонения синхронизирующих последовательностей 30 импульсов приемных устройств от оптимальных режимов. Для слежения за оптимальными критериями синхронизации необходимо знать не только факт появления ошибкир но и направление ее смещения (влево или вправо).Для определения одиночных ошибок смещения (двойных ошибок по Хэммингу) блок 2 обнаружения ошибок совместно с регистром 1 должен исправ лять ошибки как минимум дво гатой перейдет из разряда 1.(+) вразряд 1.1,...
Устройство для определения логарифмического коэффициента ошибок
Номер патента: 1635262
Опубликовано: 15.03.1991
МПК: H04B 3/46
Метки: коэффициента, логарифмического, ошибок
...испытательной последовательности (числу тактовых импульсов),Аналогично работают счетчики 2,4 и блок 7 сравнения.Однако на счетчик 1 тактовые импульсы, а на счетчик 3 вспомогательные импульсы поступают с постоянной частотой, в отличие от этого на входе счетчика 2 появляются импульсы обнаруженных ошибок, моменты появления которых случайны. Для того, чтобы отразить этот же принцип формирования логарифмической зависимости, в устройство введен блок 8 пересчета, Назначение его заключается в том, чтобы после появления очередного импульса ошибки пропустить на счетчик 4 только К импульсов, гдеТК = еп 1 ( - ), Т - длительность пеТбриода тактовой последовательности Тб - длительность периода вспомогательной последовательности. В этом случае...
Устройство для обнаружения и исправления ошибок
Номер патента: 1640814
Опубликовано: 07.04.1991
МПК: H03M 13/00
Метки: исправления, обнаружения, ошибок
...записанных в них комбинаций на первый и третий вход коммутатора 13 соответственно. Третийвход коммутатора 13 является управляюпдм: при воздействии на него "1."импульс сдвига проходит через открывшийся элемент И 17 на третий вход(сдвига) регистра 15 сдвига и подего воздействием на выход этого регистра считывается содержимое егопервого разряда которое через комму 155татор 13. поступает на выход блокаисправления ошибок; при воздействии"0" элемент И 17 закрывается, не пропуская импульс сдвига на третий вход регистра 15, а содержимое первогоразряда регистра 12 сдвига через коммутатор 13 считывается на выход блока3 исправления ошибок. Под воздействиемимпульсов сдвига, поступающих на третьи входы регистров 12 и 20 сдвига,при считывании...
Постоянное запоминающее устройство с коррекцией ошибок
Номер патента: 1642524
Опубликовано: 15.04.1991
Автор: Глухов
МПК: G11C 11/40, G11C 29/00
Метки: запоминающее, коррекцией, ошибок, постоянное
...выводимой из постоянного запоминающего устройства, на время, необходимое для ее исправления. Сигнал о наличии некорректируемой ошибки извещает о неисправности постоянного запоминающего устройства.На вторую группу входов мультиплексора 8 поступает информация из накопителя 2, просуммированная по вод 2 с младшими разрядами синдрома элементами ИСКЛЮЧАЮЩЕЕ ИЛИ 7.Если ошибка отсутствует, то на входах первой группы второго дешифратора 4 присутствует исходный (логический О) уровень. Вследствие этого информация из накопителя 2 через информационные входы первой группы мультиплексора 8 в соответствии с сигналами на информационных входах третьей группы мультиплексора 8 проходит на выходы 9 второй группы устройства, При этом информация...
Запоминающее устройство с диагностированием ошибок
Номер патента: 1644231
Опубликовано: 23.04.1991
Авторы: Николаев, Раев, Храпко
МПК: G11C 29/00
Метки: диагностированием, запоминающее, ошибок
...кода с выходов блока 3 делается вывод об исправности блока 3. В ,простейшем случае преобразователь 7 имеет.2 р. на выходе, из которых один указывает наличие ошибки в блоке 2, второй - в блоке 3.Преобразователь 8 осуществляет преобразование поступающих на него кодов от преобразователей 6 и 7 в удобную для быст рой диагностики форму. П ри этом и ринимаются в расчет код адреса и режим работы, т,е. на входы преобразователя 8 поступают также код адреса (или его старшие разряды,служащие для дешифрации составных частей блока 2), код режима "Запись-считывание" и импульс "Выборка" (при записи и считывании). С выходов преобразователя 8 в рассматриваемом простейшем случае снимается 6-разрядный код, в котором один разряд указывает на...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 1644232
Опубликовано: 23.04.1991
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...режиме "Запись" поступающие на группу 12 входов устройства слова. информации, содержащие М двоичных разрядов, преобразуются в блоках 1,1, 1.2 1.г в г слов по Я разрядов, которые записываются в ячейку блока 2 памяти, адресуемую в соответствии с кодом на входах 14 и 15 устройства, Старшие разряды кода адреса (входы 15) через дешифратор 9 выбирают столбец матрицы микросхем памяти, а мледшие разряды кода адреса (входы 14) - ячейку памяти выбранных микросхем. Информационная избыточность на этапе запи- си и хранения слов в блоке 2 памяти, образованная блоками 1 кодирования, используется в дальнейшем для обнаружения, исправления и диагностики ошибок в процессе считывания информации.В режиме "Считывание" производится выборка слова иэ блока 2...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1644233
Опубликовано: 23.04.1991
Авторы: Баранов, Березин, Кузьмин, Маринчук, Поплевин, Сушко
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...накопителя и за условиями эксплуатации устройства в состав ОЗУ введен также элемент ИЛИ 15 и триггер 16. Если при считывании слова из накопителя 1 в нем схемой 5 формирования синдрома обнаружена ошибка (ненулевой код синдрома), на выходе элемента ИЛИ 15 буде сформирован сигнал логической "1", а триггер 16 переключится в состояние "1", Такое состояние триггер 16 будет сохранять до момента вывода информации о нем на выходы 11 устройства. Для этсга на вход 10 поступает сигнал высокаа уровня, переключающий мультиплексор 13 на вывод информации с выходов мультиплексора 14. Если на этапе подобной проверки на выходе элемента ИЛИ 15 установлен сигнал уровня логического "О" ,т,ее данный момент из накопителя 1 считывается слово, не содержащее...
Устройство защиты от ошибок
Номер патента: 1644392
Опубликовано: 23.04.1991
Авторы: Афанасьев, Глазин, Грешневиков, Крупецкий, Никитина, Николаев, Титов, Яновский
МПК: H03M 13/00
Метки: защиты, ошибок
...первых информационных входов с входд 14 и блока 4, где (второе повторение) кодовая комбинация снова пропер,.ет,.я нд наличие ошибок. В случае наличия ошибок пд прямом выходе ошибки блока 4 появляется управляющий сигнал,30 увеличивающий состояние счетчика 7 и делителя б ид единицу, По адресу, задаваемому счетчиком 7 из блока 8 постоянной памяти считываются следующие управляющие сигналы Hо которым блок 3 коммутации осуществляет ком мутацию своих входов и выходов согласно схеме, представленной на фиг. 2, Как видно из этой схемы, каждое повторение кодового слова делится нд гвд сегмента (в нумерации нд фиг, 2 индексы обозначают номера соответствующих сегментов в повороте), После этого формируют две новые комбинации путем суперпозиций...
Устройство для контроля цепей коррекции ошибок
Номер патента: 1647653
Опубликовано: 07.05.1991
Авторы: Крайнова, Ляхов, Улыбин, Чаадаев
МПК: G11C 29/00
Метки: коррекции, ошибок, цепей
...в "0" инверсный выход триггера 8 включает блок коррекции и устанавливает уровень логического "0" на втором входе элемента 5 для сравнения результатов поразрядной проверки работоспособности схемы коррекции. Прямой выход триггера 8 этапа самоконтроля открывает элемент И 14, Аналогично первому этапу во время каждой паузы в обращении регистром 6 будет последовательно по каждому разряду считываемого кода имити 1647653роваться ошибка, которая всякий раздолжна быть обнаружена в блоке 13 иоткорректирована блоком 12. На выходеблока 4 сравнения при исправной схемекоррекции по каждому разряду должен устанавливаться уровень логического "0". Результат каждой проверки на данном этапесамоконтроля по переднему фронтусигналаобращения...
Устройство для обнаружения ошибок
Номер патента: 1647913
Опубликовано: 07.05.1991
Автор: Чижов
МПК: H03M 13/00
Метки: обнаружения, ошибок
...элементов НЕТ 2 и 3поступают на тактовый вход триггера 4 ивызывают его переключение. Сигналы с выходов триггера 4 поступают на вторые входы дешифраторов 5 и 6. При отсутствииошибок во входном сигнале соответствующего выхода триггера 4 на второй вход соответствующего дешифратора 5 или 6поступает сигнал, запрещающий прохождение третьего импульса положительной илиотрицательной триады на выход соответствующего дешифратора 5 или 6 и на выходустройства. При наличии ошибки во входном сигнале нарушается четность текущей цифровой суммы и с соответствующего триггера 4 и на второй вход соответствующего дешифратора 5 или 6 поступает сиг 5 нал, разрешающий прохождение третьего импульса триады на выход соответствующего дешифратора 5 или 6. Этот...
Устройство для обнаружения и исправления ошибок в блоках памяти
Номер патента: 1649615
Опубликовано: 15.05.1991
МПК: G11C 29/00
Метки: блоках, исправления, обнаружения, ошибок, памяти
...разрядов 1 а 3. и 1 Ъ,1 (1 = 1-М; х, 1 = 1-и)двух проверочных плоскостей ь и Вкодовой матрицы трехмерного кода(Фиг.3) и происходит в два этапа.В режиме "Запись" на управляющийвход 13 устройства поступает и 1", ана информационные входы 8-8 И устройства с входной магистрали данных од 2новременно поступают К -разрядныхсообщений (где К = п), каждое из 25которых при отсутствии ошибок должно содержать нечетное количествоединиц.На первом этапе цикла "Запись"каждая К -разрядная группа входов28 обрабатывается независимо от другик групп входов: 88 И ,1,8(+,),.. ,8 И соответствующим блоком 1 и индикатором неисправностей5 Р. При этом в каждом блоке 1(фиг,2и 4) в соответстппи с подматрйцейН двумерного кода, Формируютсяконтрольные разряды по...
Устройство для исправления ошибок
Номер патента: 1654825
Опубликовано: 07.06.1991
Автор: Василенко
МПК: G06F 11/08
Метки: исправления, ошибок
...признаки для каждойизфиксированных групп, Эта информациясравнивается с помощью блоков сравнения группы 12 с частными контрольными признаками, хранящимися в регистрах группы 5, в результате чего навыходах этих блоков формируются сигналы, соответствующие:. единичномууровню для тех блоков сравнения группы 12, где ошибка обнаружена, и нулевому уровню для блоков группы 12, гдеошибка не обнаружена. Кроме того, информация числа с регистров группы 4поступает на входы узласвертки помодулю, туда же поступает и инверсное значение (К-г(А контрольногопризнака с первого блока 6 памяти. Врезультате на выходе узла 7 сверткиформируется разность контрольных признаков, равная величине искажения втой группе, номер 1 которой определенс помощью групп 12...
Устройство для обнаружения ошибок цифрового сигнала в контролируемых кодах
Номер патента: 1656688
Опубликовано: 15.06.1991
Авторы: Астраханцев, Глебов
МПК: H03M 13/00
Метки: кодах, контролируемых, обнаружения, ошибок, сигнала, цифрового
...в триггере 2 на половину тактового интервала под воздействием инверсного сигнала тактовой частоты (фиг, 2, Зв), поступающего с тактового входа 12, Сигнал тактовой частоты (фиг, 2, Зв) подается также на триггер 3, на выходе которого сигнал (фиг, 2, Зд) соответствует значениям вторых половин тактовых интервалов сигнала (фиг, 2, За).Элемент 6 ИСКЛЮЧАЮЩЕЕ ИЛИ производит сравнение уровней первой и второй половины тактового интервала кодированного сигнала путем сложения по модулю два выходных сигналов триггеров 2 и 3 (фиг, 2 Зе, д), Выходной сигнал элемента 6 ИСКЛЮЧАЮЩЕЕ ИЛИ (фиг. 2, Зж) стробируется в элементе И 8 импульсами сигнала тактовой частоты (фиг, 2, Зб). На выходе элемента 8 совпадения сигнал (фиг. 2, Зз) имеет импульсы высокого...
Устройство кодирования и вычисления синдромов помехоустойчивых кодов для коррекции ошибок во внешней памяти эвм
Номер патента: 1656689
Опубликовано: 15.06.1991
Авторы: Гостев, Егоров, Петров, Типикин
МПК: H03M 13/00, H03M 13/02
Метки: внешней, вычисления, кодирования, кодов, коррекции, ошибок, памяти, помехоустойчивых, синдромов, эвм
...каждая из трех тактов. Содержимое первого формирователя 7 увеличивается на "1" по модулю 1 в момент завершения третьего такта вгруппе (1=1+1),В каждой группе цикла устройство выполняет одни и те же операции над различными компонентами синдрома (таблицыумножения на постоянные коэффициентыпри этом используются разные). В первомтакте каждой группы текущая компонентасиндрома Яц считываетсямз блока 1 оперативной памяти через второй коммутатор 10в первый регистр 4. Во втором такте значение Яц, умноженное на сР, через второй коммутатор 1 О подается на вторыевходы блока 3 суммирования и по окончанию такта суммаМ ц +Оп - 1 - ц запоминается вь+третьем регистре 6. В третьем такте новое+значение компоненты синдрома Яц через второй коммутатор 1...
Приемник биимпульсного сигнала с обнаружением ошибок
Номер патента: 1658401
Опубликовано: 23.06.1991
МПК: H04B 1/06
Метки: биимпульсного, обнаружением, ошибок, приемник, сигнала
...5 появляются импульсу, когда входная и сдвинутая инвертированная информация имеет разные знаки (Фиг. 2 е). Нэ первый элемент И 3, являющийся детектором ошибок, поступает тактовая 30 частота (фиг. 2 б) и импульсы с выходе сумматора 5 по модулю два(фиг. 2 е). На выходе элемента И 3 формируются импульсы ошибок (фиг. 2 к).Элемент И 4 является детектором ну лей. На его вход поступает инверсная тактовая частота (фиг, 2 в) и импульсы с входа сумматора 5 по модулю двэ (фиг, 2 е), а на выходе элемента И 4 формируются импульсы нулевых символов (фиг. 2 ж), которые ус тэнавливают триггер 2 в состояние "1", а на С-вход триггера поступает инверсная тактовая частота(фиг. 2 в). Если в момент положительного перепада инверсной тактовой частоты (фиг. 2...
Устройство для выявления ошибок
Номер патента: 1660182
Опубликовано: 30.06.1991
МПК: H04B 3/46
Метки: выявления, ошибок
...после окончания фронта импульса по его С-входу из-за действия элемента 22 задержки, В результате ка выходе триггера 21 не сформируется сигнал ошибки.Таким Образом, в случае правильного приема информации на выходе триггера 21 всегда будет присутствовать напряжение логического "0", поступающего на второй вход блока 7 регистрации.Рассмотрим ребру анализатора 18 в случае приема искаженной в канале связи информации (такты Т-Тю на фиг. 4),8 такте Тз начало сигнала принято верно. Импульс на выходе формирователя 6 стробйрующих импульсов запускает первый формирователь 13 импульсов, по заднему фронту импульса которого запускаются второй 14 и тоетий 15 формирователи импульсоэ и на выходе второго элемента ИЛИ-НЕ 12 формируется интервал сравнения Тс...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1661839
Опубликовано: 07.07.1991
Авторы: Карева, Нифонтов, Рогов, Сафронов
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...каждый иэ разрядов а, Ь 1, с 1, б равен "О", Эти условия приведены в табл, 2, 166183925 40 Следовательно, а 1 = 0 при одном из сле дующих значений синдромов:51 32 53 54 350 0 0 0 .01 0 О. 0 101 1 0 0 15 1 0 1 0 00 1 О 1 00 О 1 0 10 0 0 1 -11 1 1 0 1 20 1 1 1 1 00 0 1 1. 0Ь 1 = 0 при одном из следующих значений синдромов:31 52 53 34 350 0 0 0 01 О 0 1 00 1 0 0 11 0 1 0 00 1 0 1 0 30 0 0 1 0 10,0 0 1 11 1 0 1 11 1 1 1 00 0 1 1 0 35 с 1=0 при одном из следующих значений синдромов:51 52 53 54 55.0 0 0 О О1 0 0 1 00 1 0 0 11 0 0 0 10 1 1. 0 00 0 1 0 10 0 0 1 1 45 1 1 0 1 11 1 1 0 10 0 1 1 0б = 0 при одном из следующих значений синдромов: 50 51 Я 2 83 54 350 0 0 0 01 0 0 1 00 1 0 0 11 0 0 0 1, 55 О 1 1 0 01 0 1 0 00 1 0 1 01 1 0 1 11 1 1...
Устройство для последовательного обнаружения и исправления ошибок
Номер патента: 1662008
Опубликовано: 07.07.1991
Авторы: Александров, Красиков, Николаев, Седов, Ткаченко
МПК: H03M 13/47
Метки: исправления, обнаружения, ошибок, последовательного
...10 устройст 35 ва,На вход б подается кодовая комбинация, а с выхода 7 снимается. Контрольныйвыход 8 предназначен для выдачи сигналао наличии ошибки, Если сигнал сбрасыва 40 ется автоматически, ошибка исправлена, впротивном случае необходимо сброситьтриггер 1,4 импульсом на входе 9 сброса,вход 11 используют для подачи синхроимпульсов, каждый второй из которых45 производит сдвиг кодовой комбинации(табл и ца).Устройство работает следующим образом,Пусть на вход б подается кодовая ком 50 бинация согласно комбинации (1), одновременно на вход 11 поступаютсинхроимпульсы в два раза большей частоты, чем код на вход б, После записи двухпервых символов в триггеры 1.1 и 1.2 про 55 изводится проверка наличия "О" в триггере1.2 - состояние "11", открыты...
Устройство коррекции двойных ошибок с использованием кода рида-соломона
Номер патента: 1662010
Опубликовано: 07.07.1991
Автор: Куц
МПК: H03M 13/47, H03M 13/51
Метки: двойных, использованием, кода, коррекции, ошибок, рида-соломона
...номер такта и вид синдрома, соответствующего декодируемой комбинации двукратной ошибки, если таковой определяется. Если число оставшихся тактов до 2 недостаточно для исправления двух ошибок последовательным способом, на выходе элемента И 29 устанавливается единица. Информация о номере такта поступает со счетчика 31, запускаемого сигналом с дешифратора 28, а импульсы счета - с тактового генератора 21,Данные о виде синдрома поступают на коммутатор ЗО с элементов ИЛИ 32 и ЗЗ, а также на прямую с блока 6 анализа синдрома. На каждый вход поступает информация о том синдроме, при котором ошибка уже последовательно исправлена быть не может. При этом вход соответствует определенному номеру такта и виду синдрома; первый - (2 п - -г+ 1) и адООа...
Устройство для коррекции ошибок внешней памяти
Номер патента: 1662011
Опубликовано: 07.07.1991
Авторы: Гвоздев, Кузнецов, Максимов, Типикин
МПК: H03M 13/05
Метки: внешней, коррекции, ошибок, памяти
...в сдвигающих регистрах 26 - 33 блока 8 управляет байтовый синхросигнал накопителя, который передается на вход 62 блока 8 через блок 6 с первого выхода 115 блока 2 байтовой и цикловой синхронизации, который синхронизуется тактовым синхросигналом, выделяемым из считанной информационной последовательности блоком 163 фазовой автоподстройки частбты контроллера и передаваемым на вход 113 блока 2 по входу 15 устройства.По каждому байтовому синхросигналу накопителя 165 в сдвигающие регистры 26, 28, 32 блока 8 параллельно и поразрядно загружается код числа ошибок, накопленных в одном из кодовых слов помехоустойчивого кода, который формируется в блоке 12, а в сдвигающие регистры 30 и 31 блока 8 - соответственно признак каждого ошибочного...
Устройство для обнаружения ошибок в несистематическом сверточном коде
Номер патента: 1662012
Опубликовано: 07.07.1991
Автор: Злотник
МПК: H03M 13/23
Метки: коде, несистематическом, обнаружения, ошибок, сверточном
...элементарного блока и начало считывания (проверки) определяется импульсом частоты следования элементарных блоков. Блок 12 синхронизации обеспечивает синфазное считывание сигналов с блока 1 памяти и дешифратора 14 для формирования проверок )1, 52.Блок 12 синхронизации выдает последовательности тактовых импульсов на первый выход 18, импульсы с частотой следования элементарных блоков - на второй выход 19, импульсы адресов считывания - на третий выход 20 (фиг,2), Импульсы на выходе 19 обеспечивают запись входных данных в блок 1. Счетчик 13 ведет последовательный счет импульсов с выхода 20 до тех пор, пока дешифратор 14 после формирования последнего адреса считывания сбросит счетчик 13 в исходное состояние сигналом на четвертом выходе 24....
Устройство для детектирования ошибок
Номер патента: 1663771
Опубликовано: 15.07.1991
МПК: H04B 3/46
Метки: детектирования, ошибок
...триггера 9. При этом если на предыдущем подэтапе в регистр 4 был записан безошибочный фрагмент исследуемой тест-последовательности, т.е. полностью совпадающий с соответствующим фрагментом эталонной тест-последовательности, то на выходе считываемых дан ных блока 7 будет формироваться внутренняя эталонная тест-последовательность, которая будет синхронизирована с входной внешней тест-последовательностью,Если теперь на этом подэтапе проверки отсутствия ложной синхронизации во входной внешней тест-последовательности будут встречаться двоичные ошибки, то они выделяются компаратором 10 и поступают на четвертый сче гчик 18, которому разрешается счет напряжением "логического О" с инверсного выхода третьего триггера 12, проходящего через...
Динамическое запоминающее устройство с исправлением ошибок
Номер патента: 1665406
Опубликовано: 23.07.1991
Авторы: Красноперов, Поликанов, Четвериков
МПК: G11C 29/00
Метки: динамическое, запоминающее, исправлением, ошибок
...43, чем устанавливаетгналы выборки строк и столбцов в сооттствующих накопителях в состояние логи 1665406ческой единицы, соответствующее неактивному состоянию сигналов,Рассмотрим случай, когда обращение к устройству по считыванию происходит во время проведения регенерации в первом накопителе 2. В этом случае считанная информация с выходов второго и третьего накопителей 5 и 10 поступает на первые входы соответственно блока контроля 6 и блока 11 контроля, в которых производится контроль Считанной информации по модулю два с учетом контрольной свертки адреса, поступающей на вторые входы блоков контроля. Введение в систему контроля устройства Контрольной свертки адреса позволяет Схватить контролем адресные цепи устройСтва и тем самым...
Запоминающее устройство с исправлением ошибок
Номер патента: 1667156
Опубликовано: 30.07.1991
Авторы: Алексеев, Жучков, Ковалев, Лашкова, Росницкий, Савельев, Торотенков
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...построчного кон) роля поступают для анэли.а В блок аб аружения ошибок 11 (фиг,2).В случае, если В сумме будут с одер)каться одни О и при отсутствии ошибок построчного контроля, не Вырабатывается сигнал корректируемай 14 или неисправимой )шибки 15 Опрос ашгбки фогмируется счетчикам 19 в режиме счгтывэнния В конце прохОждения массива гнфармэции и падэется В блок Обнаружения ащфок 11. При отсутствии ошибок или в .;учае сигнала неиспрэвимсгй ошибки повто,)ое считывание С КООРЕкЦИЕИ ИгфаамаЬ 1 И Не ПРОИ,)ВОЦИТ- ся, Неиспрэв 4 мэя а 1 и 1 О;э бываег Двух Видав; 8 сли кОличестВО едииц В сумме мэссиВВ2 если Отсут"ТВ 1 ют ециницы в сумме и имеется ошибка Осгрочного контроля состояние "1" трипера 261, Два Вида неисправности ОбьеДинягатся В...
Устройство для исправления ошибок
Номер патента: 1667262
Опубликовано: 30.07.1991
Авторы: Александров, Николаев, Седов, Ткаченко, Шемякин
МПК: H03M 13/05
Метки: исправления, ошибок
...система счисления формы (1) задается многочленомСигнал Е(5), исключающий ошибку типа смещения точки пересечения уровня влево- вправо, формируется согласно алгоритму по правилу ЕД = а 5 - ЮаЯ+ 1(5 =(2) Составитель А.КлюевТехред М.Моргентал Редактор А,Маковская Корректор В,Гиняк Заказ 2534 Тираж 462 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб, 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 Сущность иэображения состоит в реализации соотношения (2),Регистр предназначен для приема входной кодовой помехоустойчивой комбинации в последовательном коде и выдачи верной информационной комбинации в параллельном коде. Элементы ИЛИ 2 со...
Способ передачи и приема двоичной информации с обнаружением ошибок
Номер патента: 1667267
Опубликовано: 30.07.1991
Автор: Слепаков
МПК: H04L 1/24
Метки: двоичной, информации, обнаружением, ошибок, передачи, приема
...позиций, на которыхрасположены нули,Устройство для осуществления способаобнаружения ошибок содержит на передачедатчик 1 веса, блок 2 ключей, элемент И 3,накапливающий сумматор 4, элемент ИЛИ5, датчик 6 синхрогруппы элементов и блок7 управления, д нд приеме - датчик 8 веса,блок 9 ключей, элемент И 1 О, накапливающий сумматор 11, блок 12 управления, ком. 15 20 25 30 35 4 45 50 55 мутатор,13, регистр 14 информации, реги:тр 15 синхрогруппы элементов, дешифратор 16, регистр 17 КП, блок 18 сравнения и элемент ИЛИ 19.Устройство работает следующим образом,На передаче по сигналу "Начало блока", поступающему от устройства защиты от ошибок, устанавливаются в исходное состояние датчик 1 веса, накапливающий сумматор 4 и блок 7 управления, который...
Устройство для передачи информации с защитой от ошибок
Номер патента: 1669080
Опубликовано: 07.08.1991
Автор: Сафаров
МПК: H03M 13/03
Метки: защитой, информации, ошибок, передачи
...необходимые для реализации алгоритма кодирования и управления процессом считыоания информационных сигналов из регисгра сдвига,Для формирования из информационных элемеспоо ата 12 проверочных элементов а 1, а 2,"., а 7 на вьходе блока 7(фиг, 3) используются сигналы, которые из распределителя 5 подаются на входы элементов И блока 6.Сигналы 01,.07 с оыходов элементов И блока 6 подаются на входы соответствующих двоичных сумматоров блока 7 сумматороо по модулю 2. Блок 1 сумматоров по модулю два выдает последовательность проверочных элементов а 1 ат которые вводятся на входы блока 9 синхропризнака,В блоке 9 синхроприэнака (фиг. 2) сигнал а 1 подается одновременно на входы инвертора 11 и второго элемента И 25, сигнал а 2 на входы иноертора 12 и...
Устройство для обнаружения модульных ошибок
Номер патента: 1674268
Опубликовано: 30.08.1991
Автор: Криксин
МПК: G11C 29/00
Метки: модульных, обнаружения, ошибок
...по четыре форл ирователя в каждом из блоков, Входы форт рова;елей подсоединены к информационным входам 5 шестнадцати информационных разрядов а 1-а 16 в пооядке, определяемом таблицей фиг, 2. Символами Ь 1- Ь 4 и с 1-с 4 обозначены по четыре выхода формирователей, соответствующих контрольным разрядам по столбцам и строкам таблицы.Для каждого из шести модулей 6,1-6,6 на фиг. 9 указан порядок совмещения информационных разрядов а 1 а 16 и выходов формирователей Ь 1 - Ь 4, с 1- с 4 с разрядами модулей 1.1-1.4, 2.1-2.4, 3.1-3.4, 4,1 - 4,4, 5.1-5.4, 6,1-6.4 в соответствии с таблицей фиг, 2.Блохи 9 и 10 (фиг, 10) содержат восемь формирователей 18.1-18.8 ошибок, по четыре формирователя в каждом из блокоп. Выходы 8 модулей (фиг. 9) соединены...