H04L 3/02 — H04L 3/02
Устройство для преобразования сигнала
Номер патента: 477549
Опубликовано: 15.07.1975
Авторы: Мироновский, Слаев
МПК: H04L 3/02
Метки: преобразования, сигнала
...одного из сумматоров 5, повторял форму напряжения помехи, 20 а сигнал с выхода другого сумматора 5 былбольше его в число раз, равное номеру участка сигнала, который поражен помехой. В частности, когда помеха в сигнале у отсутствует, оба сигнала рассогласования равны нулю.25 Сигналы рассогласования с выходов сумматоров 5 подаются на блок диагностики 6, именно на делитель 7. С выхода делителя напряжение, пропорциональное номеру участка, пораженного помехой, проходит на вход де шифратора 8, имеющего тг+2 выхода. Дешиф477549 25 мет изобретен ставитель С. Поли Техред Т. Курилк едактор Т. Юрчико ПодписноР зд.161 дарственно о делам и сква, )КТираж 740о комитета Совета Министровобретений и открытий, Раушская наб., д. 4(5 Заказ 2413/ 1 ИИПИ Г...
Устройство ввода и кодирования информации
Номер патента: 486483
Опубликовано: 30.09.1975
Авторы: Большев, Зильберталь-Глобус, Пальчиков, Чибров
МПК: H04L 3/02
Метки: ввода, информации, кодирования
...ввод единицы и входу ввод пуля блока 1 ввода информации, схему НЕ 20, выход которой соединен с одним из входов схем И 17, 18 и 19, другие входы которых подключены к источнику информации, схему ИЛИ 21 и кнопки 22 и 23.Устройство работает следующим образом.Информация от источника вводится последовательным двоичным кодом, причем синхроимпульсы, которые задают темп ввода, подаются на схему И 17, символы 1 - на схему И 18 и символы О - на схему И 19. Вводимая информация преобразуется в параллельный код, который хранится в буферном запоминающем блоке 2. Блок 3 кодирования считывает информацию из буферного запоминающего блока 2 и преобразует ее в сигналы, согласованные с каналом. Моменты времени начала считывания информации из буферного...
Устройство для имитации искажений двоичных сигналов
Номер патента: 491219
Опубликовано: 05.11.1975
Авторы: Золотоносов, Кудрявцев, Яковлев
МПК: H04L 3/02
Метки: двоичных, имитации, искажений, сигналов
...соответствующим схемам И электронного ключа 10; вторые входы схем И соединены с датчиком переменных сдвигов 5, третьи - с датчиком слу айной последовательности 9, Выходы обеих с. ем И через схему ИЛИ, также входягдую в состав электронного ключа 10, соединены с другим Входом форм 11 рОВателя Видеосп:1 алов 1 1, вы ход которого является выходом устройства.Предлагаемое устройство работает следующим образом.Из поступающей на вход устройства информации формирователь переднего фронта 1 и формирователь заднего фронта 2 выделяют границы посылок, Импульсы, соответствующие им, продвигаются по линиям задержки 3 и 6, Коммутаторы 12 и 13 определяют место съема импульсов с выходов линий задержки 3 и 6 на соответствующие входы электронных ключей 7 и...
Устройство преобразования кодов
Номер патента: 498746
Опубликовано: 05.01.1976
Авторы: Белима, Емельяненко
МПК: H04L 3/02
Метки: кодов, преобразования
...сигналами и сигналами согласования, устройство сигнализирует о своей неисправности.В случае исправности устройства блок со пряжения 2 асинхронно, в определеннои последовательности, обменивается информацией с,датчиком команд. По команде датчика о приеме информации он разрешает блоку 5 записать входной информационный символ и 25 дешифровать его. Первым символом в началеинформационной фразы должен быть символ Начало. Только он включает коммутатор 4, который в зависимости от вида передачи переключает блок сопряжения 2 в один из трех ЗО режимов; приема, приема-передачи, передачи.498746 ерасимова а китель Редактор Б, федото м ктор А. Дзес ред аз 426 Изд158осударствепного коми гстпо делам изобретений035, Москва, Ж-ЗБ, Раук Тираж 864о ета...
Знаковый индикатор
Номер патента: 527019
Опубликовано: 30.08.1976
Автор: Косянский
МПК: H04L 3/02
...1-ой 1-ой 11-ой 2=4 2=8 2= 16 2 - 32 Ъ-ой тор содержит коммутируее элементы изображения, два треугольника с одной 20 параллельными основанияЭлемент изображе жает число 63=32+ При двухпроводно водится строго посл 1 Ч,Ъ,0,1,11,111,1 Да, Нет. Например, прп всех Да. полу 63. При Да, Нет, Да,Нет, т. е. номер 21, а знак Ч ( Бизуальпьй переменный текст двухпроводным с шаговым ком без последнего при многопроводенты изображения зн редставленные схемат вносторонней восьмер ьник, позволяют в б я изобразить русские ифры.ры, наприжаются с индикаиде ост- дубльстепени и арабакового ично в в ки,т.е ольшей буквы чается номеНет, Дау.ь). может быть 1 утатором и ой связи. мер 0,1,2,3,4,5,6,оответственно в виде 8,Изобре чи даннь Извест ком мути...
Устройство для декодирования кода
Номер патента: 537450
Опубликовано: 30.11.1976
Авторы: Давыдов, Тененгольц
МПК: H04L 3/02
Метки: декодирования, кода
...Р = (в - 1)10 + 1, Поэтому блок 11 определяет, что имеет место . Следовательйо, в = 3, искажение в информационной части, причем иска. За счет сокращения избыточностиповышается жение вида О-ф 1, так как 1 )О. В блоке 7 скоростьприеьсаинфорьсацииизканаласвязи, вычисляютсявеличины 1.1:.1.=2, 1.,=2, ,= 1, в блоке 10 - сумма 1. + 1. + 1. =2+ 2+ 1 = 5.Формула изобретенияею с(астноеотделения 7 на 5 вблоке 13 равно 1 (т.е, устройство для декодирования кода, нсправ.=1), .аостаток 2.йоскольку 1 равно остатку,то ьо ляющего пакеты ошибок, содержащее входной ре.(яявкфа- ръ 4 Суммы 6) (где 1 = О, 1 я Ь. 1) с 1 выхода блока 2 поступают на входы блоков 7 и 14, В блоке 14 все суммы С поочередно сравниваются с нулем. Информация о результате сравнения...
Устройство преобразования двоичных сигналов в многоуровневые сигналы
Номер патента: 552717
Опубликовано: 30.03.1977
МПК: H04L 3/02
Метки: двоичных, многоуровневые, преобразования, сигналов, сигналы
...накопителя равнаММ+ 1)двоичных сигналов. Каждый регистр2сдвига 1 имеет число выходов, равное его емкости. Каждый выход регистра сдвига 1 черезэлемент И 2 соединен с одним из входов соответствующего кодопреобразователя 3, На управляющий вход элемента И 2 поступают синхросигналы с частотой = 1/Т, с которой накопившаяся в регистрах сдвига 1 последовательность двоичных сигналов считывается в кодопреобразователи 3, где Т - длительность одного многоуровневого сигнала, При поступлениина входы кодопреобразователя 3 блока длиной т двоичных сигналов появляется управляющий сигнал в виде отсутствия напряжения наодном из его выходов и наличия напряжения надругих 2 - 1 выходах. При этом обеспечивается однозначное соответствие между поступившим в...
Устройство для декодирования циклических кодов
Номер патента: 554626
Опубликовано: 15.04.1977
Авторы: Бесценный, Орлов, Рязанский
МПК: H04L 3/02
Метки: декодирования, кодов, циклических
...счетчика 1 через элемент НЕ 3. Кроме того, устройство для декодирования циклических кодов содержит блок 12 фазирования, делитель 13, элемент 14 И, регистр 15 сдвига, элементы ИЛИ 16 и 17, блок 18 выявления ошибок, элементы И 19, 20 и 21, элемент ИЛИ 22, триггер 23, схему И 24.Устройство для декодирования циклических кодов работает следующим образом.На вход устройства поступает информация в виде непрерывной последовательности кодовых комбинаций и комбинаций циклового фазирования. Указанные информационные и цикловые комбинации поступают на вход блока 12 фазирования и через схему И 14 - на вход регистра 15 сдвига, После дешифрирования кодовой комбинации циклового фазирования на шину Сброс распределителя 8 с выхода блока 7 через...
Устройство для пересчета значного десятичного числа в двоичный код
Номер патента: 556560
Опубликовано: 30.04.1977
Авторы: Берсенев, Городецкий
МПК: H04L 3/02
Метки: двоичный, десятичного, значного, код, пересчета, числа
...каскада пересчета 1 на К знаков, соответствующие одному из пересчетных десятичных чисел, соединены между собой через переход коллектор-эмиттер транзистора 4, база которого через первый резистор 7 соединена с соответствующим выходом каскада пересчета 2 на У - К знаков, а через второй резистор 8 - к одному из полюсов источника 15 запирающего напряжения, другой полюс которого подключен к входу второго дешифратора 14,.Изд,4 аказ 1950/3 исн Типография, пр. Сапунова причем каскад пересчета 2 является.дешифратором (третьим), вход 16 которого соединен с реле 17, а выход 18 - с резистором 7,Устройство работает следующим образом, При подаче на пересчет числа 111 прежде всего срабатывают дешифраторы 13, 14 и 2, Работа их легко прослеживается на...
Устройство для преобразования двоичного безизбыточного кода в двоичный код постоянного веса
Номер патента: 559418
Опубликовано: 25.05.1977
МПК: H04L 3/02
Метки: безизбыточного, веса, двоичного, двоичный, код, кода, постоянного, преобразования
...выходынлни геля . непосредственно, а к второ . нлду -пелента И 6 выходы накопите -.од ияих комбинаций производит подсчет е.лдн,ри этом возможны три режилв;гботь, .;пи вес кодовой комбинации меи,и Ч,це Ф- вес кодовой комбцнаши отянно о веса, то на выходе дешифгегорапоявляется сигнал, который, поступая на вход элемента И 7, открывает его,К д ни комбинация с выхода накопи- гелячерез элемент И 7 поступает на вход эдеметв ИЛИ 12 и далее на выход устр й:твв, опопнительные разряды кодовой кгмбинации образуются в шифратореО, нн нхоц которого поступает сигнал от дэшифатон 4, и передаются также на вход емегга ИЛИ 12, гце присоециня т ги к,:н;вц:. й ходовой комбинщци.отхгд.ет эцемегг И Я, ходовая комби -нация с дополнительного выхода...
Устройство декодирования линейных сверточных кодов
Номер патента: 559419
Опубликовано: 25.05.1977
Автор: Измалков
МПК: H04L 3/02
Метки: декодирования, кодов, линейных, сверточных
...7, по модулю два,Устройство работает следующим образом.По шин 8 поступает информационная часть сверточного кода, а по шине о одновременно с информационной - поверочная часть сверточного кода (синдром).С каждым сдвигом информации в информационном регистре сдвига 1 на выходе вычислителя синдрома 3 появляется очередной синдром, получаемый делением кода, хранящегося в информационном регистре сдвига 1, иа образующий многочлен,Вычисленный синдром поступает на вход первого сумматора 6 по модулю два, гдеон сравнивается с принятым по шине 9 синдромомЕсли в информационной и поверочной частях кода не было ошибок (сбоев), то вычисленный и принятый синдромы будут совпадать и на выходе первого сумматора по модулю два появится логический "О", В случае...
Устройство кодирования
Номер патента: 568183
Опубликовано: 05.08.1977
Авторы: Иванкин, Кавалеров, Кейн, Лебединский
МПК: H04L 3/02
Метки: кодирования
...10Устройство работает следующим образом.Сигнал от источника двоичной информации 18 поступает в накопительно-синхро низирующий блок 4, хо второму входу котои рого через делитель частоты 2 подключен ц выход генератора опорной частоты 1, Поатому информация с баока 4 считывается че- рез интервалы, определяемые генератором опорной частоты 1 и делителем частоты 2. Частота генератора опорной частоты выбра 20 на по крайней мере вчетверо выше скороо ти двоичной информации. Делитель частоты на четыре обеспечивает синхронную работу накопительнгсинхрониэирувщего блока 4 и тактового распределителя 3, ко входу кэ торого подключен второй выход генератора опорной частоты 1. Считываемая с накопе тельно-синхрониэирующего блока 4 информация...
Устройство для преобразования телеграфного кода в видеокод
Номер патента: 568184
Опубликовано: 05.08.1977
Авторы: Киселев, Пестриков, Червен-Водали, Шутов
МПК: H04L 3/02
Метки: видеокод, кода, преобразования, телеграфного
...выходы блока синхронизацииНа чертеже представлена структурная 15электрическая схема устройства,Устройство содержит поседовЪтельносоединенные линейный накэпитель 1, входи выход которого связаны с блоком сигкхронизагв.и 2, кольцевой регистр Э, к кото 20рому подключен другой выход блока синхронизации 2, дешифратор кода 4, коммутатор6 и матричный запоминающий елок 6. Дополнительный выход кольцевого регистра 3через коммутатор строк 7 подключен к одной группе входов матричного запоминающего блока 6, к другой группе входов которо-,.го подкгкочены выходы кольцевого счетчика8, а выходы блока 6 подключены через элемент ИЛИ 9 ко входу выходного формирова 50тели сигналов 10, К управляющим входамкоммутатора строк 7 и...
Преобразователь двоичного кода в телеграфных код
Номер патента: 569036
Опубликовано: 15.08.1977
МПК: H04L 3/02
Метки: двоичного, код, кода, телеграфных
...регистра 2 памяти подключен к входу выходного элемента задержки 4, а вход регистра памяти соединен с выходом дополнительного дешифратора 3, на вход которого и на вход блока 5 переключення подан входной сигнал.Преобразователь двоичного кода з телеграфный код работает следующим образом.Входной сигнал в виде двоичной кодовой комбинации поступает на вход дополнительного дешифратора 3. В это время основной дешифратор 1 заперт блоком 5 переключения. В регистре памятл запоминается признак регистра телеграфного кода (русский, латин- скиЙ или цифровой)поступивший код, а з блоке д переключения открываются ключи, относящиеся к запомнечному признаку регистра.569036 Предмет изобретения Составитель Т. Мариина дактор Т. Янова Текред М. Семенов...
Кодирующее устройство для инверсного кода
Номер патента: 573895
Опубликовано: 25.09.1977
МПК: H04L 3/02
Метки: инверсного, кода, кодирующее
...ны- б ход формирователя 3 импульсов и полусумчатор б, к одному входу которого подключен ныход Формирователя 3 импуль. сов, а к другому - выход счетчика 4 четности, ко входу которого и к одно- Ю му из входов элемента ИЛИ 5 подключен выход одного элемента И 7, а выход другого элемента И 8 подключен к другому входу элемейтаИЛИ 5.Кодирующее устройство для инверсно 15 го.кода работает следующим образом.Информация, состоящая из а символов, одновременно внонжтся в накопитель 1 и запускает распределитель 2, имеющий т)выходов, на которых последовательно появляютсяимпульса. Из на копителя 1 информация параллельно записывается р прямом виде в формирователь 3 импульсов. состоящий из е днухвходоных элементов И. Под действием 1 Фраспределяющих...
Устройство модуляции квазитроичного кода
Номер патента: 577689
Опубликовано: 25.10.1977
Авторы: Бурченко, Олещук, Терещенко
МПК: H04L 3/02
Метки: квазитроичного, кода, модуляции
...в виде импульсоводнополярной двоичной последовательностипоступает на вход триггера 1 и одновременно навторые входы элементов И - НЕ 2, 3. В зависимости от начальной установки триггера 1 импульсы, соответствующие четным логическимединицам входной последовательности поступают нз выход одного из элементов И - НЕ 2 (3),а нечетные единицы - на выход другого элемента И - НЕ 3 2). Элементы И - НЕ 2,3 инвертируют входные сигналы и подают их навходы преобразователей 4,5 и на входы ин.верторов 1. 12.Преобразователи 4, 5 представляют собойтоковые ключи, нагруженные на эмиттерныеповторители и преобразуют выходные сигналыэлементов И - НЕ 2, 3 в сигналы отрицательного уровня, необходимого для управления переключателями тока 7, 8. Выходные...
Кодирующее устройство
Номер патента: 579699
Опубликовано: 05.11.1977
Авторы: Браславская, Гусаров, Левицкий, Тинтман
МПК: H04L 3/02
Метки: кодирующее
...периодов повторения счетных импульсов.Устройство работает следующим образом,Кодовая группа формируется при помощитриггера управления 1, элемента И 2, формирователя кодовой группы 3 при поступлении на входы элемента И 2 счетного импульса и сигналов управления на триггеруправления 1 с элемента ИЛИ 9, На элемент ИЛИ 9 поступают сигнал отсчета исигнал номера отсчета с элемента И 8,Сигналы на выходе элемента И 8 формируются следующим образом,При включении аппаратуры триггер 11 З 5автоматически устанавливается в единичное положенйе, при котором он закрываетэлемент И 8 и открывает элемент И 12(такая установка триггера может также происходить вручную, например кнопкой, или с 40помощью специальных входных сигналов).Первый сигнал отсчета через...
Декодирующее устройство
Номер патента: 590857
Опубликовано: 30.01.1978
Автор: Миневич
МПК: H04L 3/02
Метки: декодирующее
...значения оказываются записанными в блоке 1 памяти.Одновременно в генераторе 6,кодовых слоев осуществляется поразрядное суммирование производящих векторов используемого кода с последовательным перебором всех комбинаций, причем каждой комбинации символов 1 и О соответствует овоя,комбинация производящих векторов.Записанный в генераторе 6 кодовых слов кодовый вектор .поразрядно поступает,на выход отдельно по пдинам для значений разряда 1 и О, а с выхода первого блока 1 - цифровое значение первого разряда принятого вектора отдельно по шинам для значенийт т- и )2 2 После того, как все и разрядов генерируемого и принятого векторов появятся на выходах генератора 6 кодовых слоев и блока 1 памяти, в блоке 2 умножения будет записано...
Устройство для преобразования кодов
Номер патента: 594592
Опубликовано: 25.02.1978
Авторы: Морозов, Просалков, Степанюк, Черняков
МПК: H04L 3/02
Метки: кодов, преобразования
...дешифратора 2 поступает через информационный вход 11 в анализатор 7. В анализаторе 7 проверяется: является лй накопленная последовательность эквивалентом символа или группы символов другого кода. Если в результате проверки установлено наличие эквивалентности, то с выхода 12 анализатора 7 поступает в формирователь 8 символов команда на генерирование соответствующего символа или группы символов в преобразованном коде, поступающих через информационный вход 13 на шифратор 4. Работу шифратора 4 определяет коммутатор 3, Получая управление с выхода 14 анализатора 7, он распре вселяет преобразованные символы по регистрам. С выхода шифратора 4 информация поступает в согласующий блок 5. Когда процесс преооразованпя исходной последовагельностн...
Устройство для преобразования двоичнодесятичного кода в аналоговый сигнал
Номер патента: 603134
Опубликовано: 15.04.1978
Авторы: Дьяков, Закора, Лурье, Полушкин
МПК: H04L 3/02
Метки: аналоговый, двоичнодесятичного, кода, преобразования, сигнал
...кроме ого, выходы третьего и четвертого разрядов формирователя 1 комбинаций двоично-десятичного кода через пятый элемент И 9 подключены к соответствующим входам первого и второго элементов ИЛИ 3 и 4 и соответствующим входам цифроаналогового преобразователя 2 непосредственно.Устройство работает следующим образом.В результате суммирования двух двоичнодесятичных чисел, представленных в коде 8, 4, 2, 1 и соответствующей коррекции полученной суммы, на выходах формирователя 1 комбинаций двоично-десятичного кода образуется двоично-десятичный код 8, 4, 2, 1 с излишком 3. После промежуточного преобразования этого кода на входы цифроаналогового преобразователя 2 поступает код с весами 5, 1,2, 1.Весовые значения кода 8, 4, 2, 1 сс излишком 3 и...
Устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал
Номер патента: 636811
Опубликовано: 05.12.1978
Автор: Бакулин
МПК: H04L 3/02
Метки: двоичного, модулированный, преобразования, псевдопятеричный, сигнал, сигнала
...времени, соответствующие длительностям действия уровней 1 и 12, и осуществляют заполнение этих сигналов прямоугольным сигналом несущей частоты, кратной скорости син. хронной передачи данных, С помощью элемента НЕ 15 и элемента ИЛИ-НЕ 16 формируется нулевой уровень сигнала.Для определения интервалов действия уровней +2 сигнала входы элемента 10 И 10 соединены через элементы НЕ 8 и 9 с выходами сумматора по модулю два 1 и сдвигающего регистра б и непосредственно с выходом сдвигающего регистра 2. Для определения интервалов 16 действия уровней -2 входы элемента И 7 подключены к выходам сумматора 1 по модулю два и сдвигающего регистра б, и через элемент НЕ 4 к выходу сдвигающего регистра 2, Полученные с по мощью элементов И 10 и 7...
Устройство для преобразования двоичного кода в квазитроичный
Номер патента: 640435
Опубликовано: 30.12.1978
Автор: Шувалов
МПК: H04L 3/02
Метки: двоичного, квазитроичный, кода, преобразования
...тактовом интервале следует ненулевая 20 посылка сигнала 11, соответствует значению цифровой суммы сигнала 11 на этом следующем тактовом интервале. Уровень сигнала 12 на том тактовом интервале, за которым должна следовать нулевая посыл ка сигнала 11, не соответствует значению Сигнал 9 Сигнал бИсходные сигналы Сигнал 12 на предыдущих тактовых интервалах Сигнал 12 Сигнал 10+1 +2 +3 0 0 0 Получаемые сигналы Сигнал 9 Сигнал б+1 +2 +3 000 +1 +2 Исходные сигналы Сигнал 12 на предыдущих тактовых интервалах Сигнал 12 Сигнал 10+2 0 +1 +1 0 0 0 +1 +2 0 0 0 Получаемые сигналы 3сигналом такого триггера объединенные по схеме ИЛИ двоичный сигнал 7 (фиг, 2) и двоичный сигнал 8 (фиг. 2), причем переключение коммутатора 5 происходит в начале тактового...
Декодирующее устройство для четверичного помехоустойчивого кода
Номер патента: 642861
Опубликовано: 15.01.1979
Авторы: Семенов, Чалдаев, Чертыковцев
МПК: H04L 3/02
Метки: декодирующее, кода, помехоустойчивого, четверичного
...четверичного помехоустойчивого кода используется два и - разрядных регистра: регистр 9 исходного кода и регистр предсказания 10. Первый разряд кодовой комбинации запоминается триггерами 11-1 и 12-1, второй разряд - триггерами 11-2 и 12-2 и т. д. В исходном состоянии все триггеры обоих регистров находятся в нулевом положении. При поступлении из линии связи на вход декодирующего устройства четверичного помехоустойчивого кода каждый фильтр блока 1 срабатывает только на определенный уровень кодовойкомбинации .1; )г, .); .1 соответственно (см. фиг. 2). Первый разряд кодовойкомбинации передается уровнем ).При поступлении на вход блока 1 сигнала А сработает фильтр 13 и через блок 2элементов ИЛИ подготовит к срабатыванию элементы И...
Устройство для передачи и приема цифровых сигналов связи
Номер патента: 650528
Опубликовано: 28.02.1979
Авторы: Жан-Клод, Франсуа-Ксавье
МПК: H04L 3/02
Метки: передачи, приема, связи, сигналов, цифровых
...входу блока уплотнения, выходы которого через блок б переменной памяти подключены к управляющему входу коммутатора 3, а на приемной стороне - блок 7 переменной памяти, выход которого подключен к входам детектора 8 синхронизации и декодера 9, причем на вход считывания блока б переменной памяти на передающей стороне и на входы записи блока 7 переменной памяти на приемной стороне поданы тактовые сигналы передачи, а пилот-сигнал с выхода дифференциального кодера 1 подан на соответствующий вход кодера 2 слов переменной длины и генератора б синхронизации,5 10 15 20 25 Зо 35 40 45 соответствующему входу блока 13 буферной памяти, на управляющий вход которого подан тактовый сигнал передачи. Другой вы. ход детектора 12 разности фаз подключен и...
Преобразователь двоичного сигнала в балансный пятиуровневый сигнал
Номер патента: 651491
Опубликовано: 05.03.1979
Автор: Шувалов
МПК: H04L 3/02
Метки: балансный, двоичного, пятиуровневый, сигнал, сигнала
...небалансного сиг 4нала уь путем замены небалансных комбинаций этого сигнала на балансирующие комбинации противоположного веса, ранее запрещенные в небалансном сигнале уь (вескомбинации равен сумме весов составляющих ее значений); после каждой заменырежим блока балансировки 7 изменяется,как описано ниже.Замена небалансной комбинации на балансирующую комбинацию далее называется подстановкой.Блок балансировки 7 обладает внутрен:.ней памятью и может работать в двух режимах: прямом, в котором значения сигнала уь выдаются, как значения (посылки)15 сигнала уь без изменения их знака, и инверсном, в котором значения сигнала уьвыдаются, как значения (посылки) сигнала уь с переменой их знака на противоположный. Вид режима блока определяется...
Преобразователь двоичного кода в биполярный код
Номер патента: 658761
Опубликовано: 25.04.1979
Автор: Галчихин
МПК: H04L 3/02
Метки: биполярный, двоичного, код, кода
...входам распределителя полярности единиц,На чертеже представлена структурная электрическая схема предложенного устройства.658761нь 1 й вход сумматора 4, где прозводится сложение двоичных символов по модулю два. Вслучае появлеия в двоичной пледоьцости 11 х + 1)цли более улей одряд авыходе элемента И 2 формирустся едицица,которая, с одной стороцы, через элемент ИЛИ1 записывается в двоичную последователь.ность вместо (М+1) - -гоуля, с другой стороны, подается на раздельный вход суммато.ра 4 для установа (илн подтверждения) определенного его состояния, соответствующегорезультату суммирования, а также после задержки ца тактовый инта)вал подается напервый блок 5, на счетный вход коммутатора6, формирующего управляющее...
Устройство для преобразования кодов
Номер патента: 684754
Опубликовано: 05.09.1979
Авторы: Морозов, Просалков, Степанюк, Черняков
МПК: H04L 3/02
Метки: кодов, преобразования
...содержп датчик команд 1, дешиф вол из накопителя б поступает в дешифратор 2ратор 2, коммутатор 3, шифратор 4, согласую и с его выхода непосредственно па вход шифра.щий блок 5, накопитель б, анализатор 7, форми. тора 4 и анализатора 7. Получая команды с вы.рователь символов 8, блок адреса 9 и блок памя- хода анализатора 7, коммутатор 3 управляетти 10, процессом преобразования 1-го символа на шиф.Устройство работает следующим образом, 20 раторе 4. Если рассматриваемый символ отсутИнформацпоиный символ в коде, требующий ствует в алфавите кода, в который он преобрапреобразования, поступает но входящему кана- зуется, то формирователь символов 8, получивлу в согласующий блок 5. Согласующий блок 5 управления с анализатора 7, Обеспечивает...
Преобразователь двоичной последовательности в дуобинарную
Номер патента: 708527
Опубликовано: 05.01.1980
МПК: H04L 3/02
Метки: двоичной, дуобинарную, последовательности
...на запрещаюший вход, синхроцизирующие на разрешающий. Поэтому сигналы на выход блока.г Ю ьу 14В э 708527 ЗБ Составитель И. БеляковаРедактор И, Марховская Техред Э,Чужик Корректор Е Лу Заказ 8515/54 Тираж 729 Подписное ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий 113 О 35, Москва Ж, Раушская наб д. 4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 1 стробировация появляются лишь в моменты действия только синхронизируюнихсигналов на его входе.Исходное состояние триггера 2 сосчетным входом произвольное, Под дейст 5вием каждого сигнала с выхода блоке 1стробирования состояние триггера 2 изменяется на противоположное, Сигналыс выходов триггера 2 воздействуют непервые входы элементов 3,4 И, На вто прые входы...
Формирователь коде морзе
Номер патента: 723784
Опубликовано: 25.03.1980
Авторы: Михайлов, Трояновский, Флеров, Цилькер
МПК: H04L 3/02
Метки: коде, морзе, формирователь
...выход генераторатактовых импульсов и первый допол 15 нительный выход программного блока,второй дополнительный выход которого соединен с первым входом триггерауправления, к второму входу которогоподключен соответствующий выход ре 20 гистра сдвига; управляющий входкоторого соединен с выходом делителя частоты,На чертеже приведена структурная 25 электрическая схема формирователяФормирователь кода Морзе содержит программный блок 1, дешифратор 2,генератор 3 тактовых импульсов,регистр 4 сдвига, формирователь 5 Зо конца знака, выходной триггер 6,,+ Фф" Ф3, ". "фT3184 4 Составитель И.БеляковаТехред М.Петко Корректор й,Грицен РедакторН.Хлуд Заказ 453/43 Тираж 729 ЦНИИЙИ Государственного комитета ССС по делам изобретений н...
Способ кодирования и декодирования буквенно-цифровой информации
Номер патента: 745393
Опубликовано: 30.06.1980
Автор: Эрих
МПК: H04L 3/02
Метки: буквенно-цифровой, декодирования, информации, кодирования
...7 блокирован триггером 1 принажатии других контактов 1, больше небудут вводиться другие кодовые комбинации переключения для обозначениябукв.Однако нажатие одного йз контактов 2 опрокидывает триггер 11 в еговторое стабильнбепблОжйние-и одно-временно вызывает генерацию знакапереключения для различения цифр изнаков препинания через элемент ИЛИ5 и элемент И 8 в кодер б, Образование соответствующего контакту 2 знака кодовой комбинаЦии происходит какпри нажатии контакта 1, который па"раллельно включен через соответствующий элемент ИЛИ 3.Если нажимается контакт 17, элемент ИЛИ 10 соответственно подготовлен отходящим от контактов 1 критерием переключения, через элемент ИЛИ10 и элемент ИЛИ 9 в кодере 6 генерируется другой однородный знак...