Устройство для преобразования двоичного кода в двоично десятичный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 641441
Автор: Авдеев
Текст
Союз Советских Социалистических Республик.006 Г 5 рисоединеиием замы Государствеииь комет СССР оо делам изобретеиий и открытийюллетень о 1сания 07,01 79 УДК 681,325088,8) а опубликования 72) Автор изобре 71) Заявител ТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ,ПВОИЧНОГКОДЛ В ДВОИЧ 11 О-ДЕСЯТИЧНЫЙ Изобретение относится к области вычис.лительной техники и может быть использо.вано в системах автоматики, цифровых вычислительных машинах.Известный преобразователь 111 двоичного кода в двоично-десятичный имеет сравнительно большое время преобразования исложную схему.Наиболее близким к предложенному изобретению является устройство для преобразования двоичного кода в двоично-десятичный, содержащее регистр двоичного кода,сдвиговый регистр опроса, делитель тактовой частоты, двоично-десятичный счетчик,элементы задержки и первую группу элементов ИЛИ 12,Однако, этот преобразователь имеет схе.му, сложность которой вызвана применениемсобирательных схем перевода весовых значений каждого двоичного .разряда в соответствующее весовое значение десятичногоразряда.Цель изобретения - упрощение устройства, достигается тем, что в него введеныэлемент И, первая и вторая группы элементов И, вторая группа элементов ИЛИ, причем первые входы элементов И первой груп. пы соединены с разрядными выходами регистра двоичного кода, вторые - с соответствующнмн выходами сдвигового регист. ра опроса, а разрядные выходы - со вхо. дами элементов ИЛИ первой группы, вы. ходы которых соединены с первыми входа. ми элементов И второй группы, вторые входы которых подключены к соответствующим разрядным выходам делителя тактовой частоты, а выходы - ко входам элементов ИЛИвторой группы, выходы которых соединены со счетными входами оответствующих декад двоично-десятичного счетчика, а выходы каждой декады двоично-десятичного счетчика через элемент задержки подключеки ко входам элементов ИЛИ второй груд. пы, первый вход элемента И соединен со входом тактовых импульсов, второй - с выходом третьего разряда делителя такто. вой частоты, а выход - с соответствующими входами элементов И второй группы и со входом делителя тактовой частоты,На чертеже представлена схема устрой. ства преобразования двоичного кода е двончно-десятичный, содержащая регистр двоичного кода 1, вход пуск устройства 2, сдвиговый регистр опроса 3, выходы сдви.гового регистра опроса 4, разрядные выходы регистра двоичного кода 5, первую группу элементов И 6, делитель тактовой частоты , разрядные выходы первой группы элементов И 8, первую группу элементов ИЛИ 9, первывмходы элементов И О второй группы, вторая группа элементов И 11, элемент И 12, вторая группа элементов ИЛИ 13, декады двоично.десятичного счетчика 14, элемент задержки 15, вход делителя тактовой частоты 16,Преобразуемое число вводится в регистр 1 двоичного кода. По сигналу пуск пришедшему на вход 2 устройства преобразо. вания в сдвиговый регистр опроса 3 записывается единица, которая последовательно проходит каждый разряд регистра 3 и подает сигналы 4 разрешения опроса разрядов 5 регистра двоичного кода 1 на элементы И 6. Сдвиг регистра 3 осуществляется сигналами, поступающими с выхода делителя тактовой частоты 7, В соответствии со значением опра-. шиваемого разряда регистра 1 двоичного кода на выходе 8 элементов И 6 возбуждается потенциальный сигнал с логическим уровнем ноль или сохраняется единица, Вы. ходы 8 соединены со входами элементов ИЛИ 9 первой группы, осуществляющих перевод весового значения опрашиваемого разряда двоичного кода в эквивалентный двоично-десятичный код, Элементы ИЛИ 9 первой группы, где вес каждой равен весу соответствующего разряда двоично.десятичного. кода - 8 - 4 - 2 - 1, составляют тетра. ды, вес каждой из которых равен весу соответствующего десятичного разряда, и количество которых равно числу десятичных разрядов содержащихся в опрашиваемом разряде двоичного кода. Например разряд двоичного кода 2" при и = 15 в соответст. вии со своим весом в десятичной системе счисления 32768 будет представлен питью тетрадами элементов ИЛИ 9 первой группы.Тетрады имеют двоично-десятичный код в соответствии со значением десятичного разряда, Младшая тетрада, соответствующая числу восемь, будет представлена элементами ИЛИ 9 таким образом:1 Оф8 О 1+О 2+О 4+1 8, нулем на выходах собирательных схем с весом - 4 - 2 - 1 и единицей на выходе со.бирательной схемы с весом - 8, образуя код 1000, т. е, выход 8 элемента И 6 для разряда двоичного кода с и15 соединен со входом элемента. ИЛИ 9 с несом - 8 младшей тетрады.Вторая тетрада1 О б1+ 12+14+О 8 будет представлена нулем на выходах эле. ментов ИЛИ с весом в 8 1 и единицей на выходах элементов ИЛИ с весом - 2 - 4, образуя код 0110, т.е, этот же выход 8 элемента И 6 будет соединен также со вхо. дами элементов ИЛИ с весами - 24 второй тетралы и т, д.Таким образом, иа выходах пяти тетрадформируется эквивалентный двоичному раз ряду двоично-десятичный код. Выходы Оэлементов ИЛИ 9 соответственно соединены с первыми входами элементов И 1 второй группы. На вторые входы элементов И 1 подаются импульсы с весом - 4 - 2 - 1. с соответствующих разрядов делителя 7 и импульс с весом 8 с выхода элемента И 2 тактовой частоты. Так, например, импульсы с весом - 4 снимаемые с первого разряда делители 7 подаются на вторые входы тех элементов И 11, первые входы которых соед динены с выходами 10 элементов ИЛИ 9с весами четыре по каждой тетраде и т.д,Элементы И 11 второй группы преобразуют весовое значение каждого разряда двоично-десятичного кода в соответствующее значение унитарного (число-импульсного) кода. Выходы элементов И 11 соединены со входами элементов ИЛИ 13 второй группы по каждой тетраде, Элементы ИЛИ 3 собирают импульсы унитарного кода каждого разряда двоично-десятичного кода, а такжеимпульсы переноса предыдущего декадногосчетчика 14, поступающих с линии задерж- ки 15 в полный унитарный код соответствующей тетрады и подают их на счетные входы соответствующих декадных счетчиков 14 (единиц 1, десятков 11, сотен 111, тысяч И, десятков тысяч Ч). Связь между декадными счетчиками осуществляется через элементы задержки 15 переноса, которые предотвращают совпадения счетных импульсов с сигналами переноса. Каждая из декад З двоично-десятичного счетчика считает последовательно, тем самым осуществляя па.раллельно-последовательный режим счета.Так как максимальное число импульсовунитарного кода тетрады должно соответствовать старшей значащей цифре двоично десятичного кода, т. е, девяти, то необходим делитель 7 тактовых импульсов с коэффициентом деления десять, Делитель 7 совместно с элементом И 12 вырабатывает импульсы с весом - 8 4 2 - 1, которые поступают на вторые входы элементов И 11; Для выделения импульсов с весом - 8 на первый вход элемента И 12 поступают со входа преобразователя б тактовые импульсы аТИ которые одновременно поступают и на установочный вход третьего разряда де лителя , причем второй вход элемента И 12соединен с выходом третьего разряда дели.теля 7.Преобразование двоичного кода в двончно-десятичный заканчивается после опроса всех разрядов регистра 1 двоичного кода.Таким образом, устройство преобразования кодов с элементами И разрядов сдвнгового регистра и опроса регистра двоичного кода первой группы, элементами ИЛИ первой группы перевода весового значениякаждого разряда двоичного кода в эквивалентный двоично-десятичный код, с последующим преобразованием элементами И второй группы и элементами ИЛИ второй группы в унитарный код позволяет отказаться по сравнению с прототипом от применения запоминающих устройств выполненных на дополнительных регистрах сдвига, управляемых электронных ключей, собирательных схем разрешения формирования десятичного разряда, собирательных схем перевода весовых значений каждого разряда двоичного кода в соответствующее весовое значение десятичного разряда, что упрощает устройство, а также позволяет снизить число корпусов типовых цифровых элементов приме- ц няемых для преобразования по каждой тет. раде двоично-десятичного кода в несколько раз, а это приводит к уменьшению габаритов устройства, повышению надежности его работы.ЮФормула изобретенияУстройство для преобразования двоичного кода в двоично-десятичный, содержащее регистр двоичного кода, сдвиговый регистр опроса, делитель тактовой частоты, двоичнодесятичный счетчик, цементы задержки и первую группу элементов ИЛИ, отличаюиееся тем, что, с целью упрощения устройства,в него введены элемент И, первая и вторая группы элементов И, вторая группа элемен. тов ИЛИ, причем первые входы элементов И первой группы соединены с разрядными выходами регистра двоичного кода, вторыес соответствующими выходами сдвигового регистра опроса, а разрядные выходы со входами элементов И,ЛИ первой группы, выходы которых соединены с первыми входами элементов И второй группы, вторые входы которых подключены к соответствующим разрядным выходам делителя тактовой частоты, а выходы - ко входам элементов И,ПИ второй группы, выходы которых соединены со счетными входами соответствующих декад двоично-десятичного счетчика, а выходы каждой декады двоично-десятичного счетчика через элемент задержки подключены ко входам элементов ИЛИ второй группы, первый вход элемента И соединен со входом тактовых импульсов, второй - с выходом третьего разряда делителя тактовой частоты, а выход - с соответствующими входами элементов И второй группы я со входом делителя тактовой частоты. Источники информации, принятые во внимание прн экспертизеНебол 4. едактор В. Лукинказ 7514/44ОНИИПИ Гио дел13035 МосФилиал ППП а Составитель Н Техред О. Луг Тираж 773 ударственного коми ам иэобретен ий и ва, Ж.ЗЬ, Раугиская агента, г. Ужгород,
СмотретьЗаявка
2339428, 29.03.1976
ПРЕДПРИЯТИЕ ПЯ Г-4149
АВДЕЕВ АНАТОЛИЙ ПЕТРОВИЧ
МПК / Метки
МПК: G06F 5/00
Метки: двоично, двоичного, десятичный, кода, преобразования
Опубликовано: 05.01.1979
Код ссылки
<a href="https://patents.su/4-641441-ustrojjstvo-dlya-preobrazovaniya-dvoichnogo-koda-v-dvoichno-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования двоичного кода в двоично десятичный</a>
Предыдущий патент: Многоканальное устройство для вывода информации
Следующий патент: Устройство для сравнения двоичных чисел
Случайный патент: Инерционный аккумулятор