Патенты с меткой «сумматор»
Четверичный сумматор
Номер патента: 1124290
Опубликовано: 15.11.1984
Авторы: Аспидов, Лысенко, Соенко, Фролов
МПК: G06F 7/50
Метки: сумматор, четверичный
...кроме того, сумматор содержит четыре элемента И и элемент ИЛИ23. Недостатком известного четверичного сумматора является ограниченность функциональных возможностей, заключающаяся в невозможности осуществления операции вычитания,3 112429Целью изобретения является расши рение функциональных возможностей четверичного сумматора за счет осуществления операции вычитания.Поставленная цель достигается5 1тем, что четверичный сумматор. содержащнй в каждом четверичном разряде элементы РАВНОЗНАЧНОСТЬ с первого по одиннадцатый, причем первый вход первого элемента РАВНО О ЗНАЧНОСТЬ соединен с шиной старшего разряда первого операнда четверичного разряда сумматора, а выход соединен с первым входом второго элемента РАВНОЗНАЧНОСТЬ, первые входы третьего...
Табличный сумматор по модулю три с коррекцией ошибок
Номер патента: 1124311
Опубликовано: 15.11.1984
Авторы: Изосимов, Кулдыкин, Терехов
МПК: H03M 13/51
Метки: коррекцией, модулю, ошибок, сумматор, табличный, три
...и нулевым входами первоготриггера блока контроля, первый тактовый вход устройства соединен с первыми входами четвертого и пятого элементов И блока контроля, с первымиуправляющими входами первого и второго переключателей, второй тактовыйвход устройства соединен с вторымиуправляющими входами первого, второго и первым управляющим входом третьего переключателя, входы первогои второго операндов сумматора соединены соответственно с информационными входами первого и второго переключателей, выходы первого и второго переключателей соединены соответственно с первыми и вторыми входами элементов И, входами матрицы,единичный выход первого триггераблока контроля соединен с третьимуправляющими входами первого, второго и вторым управляющим...
Сумматор по модулю
Номер патента: 1134939
Опубликовано: 15.01.1985
Авторы: Хлевной, Цупко, Червяков, Швецов
МПК: G06F 11/30, G06F 7/50
Метки: модулю, сумматор
...соединен с вторыми входами элементов И группы, единичный вход триггера и вход формирователя импульсов объединены и являются входом запуска сумматора, выход Формирователя импульсов соединен с вторым входом элемента И, управляющий вход второго узла Аормирования обратного кода объединен с входом кода операции сумматора.На чертеже приведена структурная схема предлагаемого сумматора по модулю.Сумматор по модулю содержит первый и второй узлы 1 Аормирования об3 11349 ратного кода, блок 2 суммирования, элемент И 3, формирователь 4 нмпуль" сов, триггер 5, группу 6 элементов И, вход 7 кода операции, входы 8 и 9 первого и второго операндов сум 5 матора, входы 10 кода модуля сумматора, вход 11 запуска сумматора, выход 12 сумматора.Управляющие...
Сумматор -ичных чисел с контролем
Номер патента: 1134942
Опубликовано: 15.01.1985
Автор: Евстигнеев
МПК: G06F 11/10, G06F 7/72
Метки: ичных, контролем, сумматор, чисел
...единичному входу третьего триггера управления, выход второго элемента И подключен ко входу элемента НЕ, выход которого подключен к первому входу шестого элемента И, второй вход которого подкЛючен к выходу третьего эле- мента задержки, вход которого подключен к выходу второго элементазадержки, третий вход шестого элемента И подключен к единичному выходутретьего триггера управления, нуле-вой выход которого является выходом"Ошибка во всех разрядах" блока, выход шестого элемента И подключен к первому входу четвертого элемента ИЛИ, второй вход которого подключенк первому выходу первого счетчиканомеров разрядов, а выход подключенк единичному входу первого триггерауправления, единичный выход которого подключен к первому входу седьмого элемента...
Трехвходовой параллельный сумматор
Номер патента: 1136150
Опубликовано: 23.01.1985
Авторы: Витер, Гурьянов, Мищенко
МПК: G06F 7/50
Метки: параллельный, сумматор, трехвходовой
...первый вход переноса данного разряда сумматора соединен с первым входом первого узла формирования функций переноса, а второй вход переноса соединен с выходом соответствующего разряда первого узла ускоренного переноса, первый и второй выходы первого узла формирования функции переноса соединены соот ветственно с входами распространения и генерации переноса соответствующего разряда первого узла ускоренного переноса, выход второго сумматора по модулю два соединен с выходом суммы данного разряда 15 сумматора, содержит второй узел ускоренного переноса, а каждый разряд суммато.ра содержит второй узел формирования функций переноса, первый узел формирования функций переноса содержит элементы И - НЕ с первого по шестой, а второй узел...
Конвейерный сумматор
Номер патента: 1137460
Опубликовано: 30.01.1985
Авторы: Блинова, Корочкин, Луцкий
МПК: G06F 7/49
Метки: конвейерный, сумматор
...60 ащего разряда конвейерного сумматора.Ка фиг,1 представлена структурнаясхема разряда конвейерного сумматора; на фиг.2 - принципиальная схема шифратора промежуточных сумм.Конвейерный сумматор содержит(и+5) разрядов,Каждый разряд конвейерного сумматора состоит из 10-разрядного регистра 1, входы первого и второго разрядов которого соединены соответственнос входами разрядов первого и второго операндов конвейерного сумматора,входы третьего и четвертого разря, -дов регистра 1 соединены с первым ивторым. входами переноса данного разряда конвейерного сумматора, входыпятого и шестого разрядов регистра 1соединены с первым и вторым входамипромежуточных сумм данного разряда .конвейерного сумматора, вход седьмого разряда регистра 1 соединен...
Троичный сумматор
Номер патента: 1137461
Опубликовано: 30.01.1985
Авторы: Кочнев, Стеценко, Шароватов
МПК: G06F 7/49
Метки: сумматор, троичный
...первый и второй входы второй группы которого соединены с выходом второго троичного логического элемента, выход четвертого троичного логического элемента соединенс первыми входами первой и второйгрупп . пятого троичного логического элемента, второй вход второйгруппы которого соединен с выходомшестого троичного логического элемента и с первым и вторым входамипервой группы седьмого троичногологического элемента, первый и второй входы второй группы которогосоединены с,вторым входом первойгруппы пятого и с выходом восьмоготроичных логических элементов, выходпятого троичного логического элемента соединен с первыми входами первых групп шестого и восьмого троич- .ных логических элементов и с выходом переноса троичного сумматора,третьи ....
Четверичный сумматор
Номер патента: 1149247
Опубликовано: 07.04.1985
Авторы: Аспидов, Кириллов, Огороднов, Селетников
МПК: G06F 7/50
Метки: сумматор, четверичный
...элемента РАВНОЗНАЧНОСТЬсоединен с входом прямого значениямладшего разряда, первого слагаемого четвертичного сумматора.Сумматор содержит также дополнительно восемь элементов РАВНОЗНАЧНОСТЬ и четыре элемента И 2,Недостатком известного сумматора является сложность конструкции,выражающаяся в большом числв логических элементов,Цель изобретения - упрощениечетверичного сумматораПоставленная цель достигаетсятем, что четверичный сумматор, со"держащий три элемента РАВНОЗНАЧ-НОСТЬ и элемент И, причем первый .вход первого элемента РАВНОЗНАЧНОСТЬсоединен с входом инверсного зна"чения младшего разряда первогослагаемого четвертичного еуиматора,второй вход соединен с входом прямого значения младшего разряда второго слагаемого, а третий вход -...
Последовательный сумматор
Номер патента: 1149248
Опубликовано: 07.04.1985
Автор: Криворучко
МПК: G06F 7/50
Метки: последовательный, сумматор
...одноразрядного сумматора и с выходом переноса последовательного сумматора, второй вход одноразрядного сумматорасоединен с входом второго слагаемого последовательного сумматора,второй вход первого элемента И через второй элемент НЕ подключен кшине окончания суммирования последовательного сумматора.На чертеже представлена функциональная схема последовательного сумматора.Сумматор содержит одноразрядныйсумматор 1, элементы И 2 и 3, элемент ИЛИ 4, элемент НЕ 5, регистрсдвига, содержащий в каждом разряде П-триггер 6, элементы И 7-9,элемент ИЛИ 10 и элемент НЕ 11. Сумматор содержит также элемент И 12и элемент НЕ 13.Сумматор имеет входы 14 и 15 первого и второго слагаемых, шину 16разрешения приема первого слагаемого, тактовую шину 17 и...
Одноразрядный двоичный сумматор
Номер патента: 1149249
Опубликовано: 07.04.1985
Авторы: Быков, Гусаков, Корягин, Эзерин
МПК: G06F 7/50
Метки: двоичный, одноразрядный, сумматор
...р.-типа, а затворы соединены соответственно с входами первого и второго слагаемых сумматора, сток шестого МДП-транзистора р -типа соединен со стоком седьмого ИЦП-транзистора р -типа и с истоком восьмого МДП-транзистора р-типа,затвор которого соединен с входомпервого слагаемого сумматора, а стокподключен к стоку девятого МДП-транзистора р -типа и второго МДП-транзистора ь -типа и соединен синверсным выходом суммы сумматора,затворы седьмого и восьмого МДПтранзисторов р-типа соединенысоответственно с входами второгои первого слагаемых сумматора,исток седьмого МДП-транзисторар-тнпа соединен с истоком девятогои со стоком десятого ИДП-транзисторов р -типа, затвор шестого 1 ЯПтранзистора р -типа соединен сзатвором девятого...
Оптоэлектронный десятичный сумматор
Номер патента: 1151954
Опубликовано: 23.04.1985
МПК: G06F 7/56
Метки: десятичный, оптоэлектронный, сумматор
...состав модуля 10 входит такжеэлемент НЕ 145. При этом оптическийвыход 142 последующего регенеративного оптрона связан с оптическим 15входом 144 предыдущего регенеративного оптрона, оптический выход 142которого связан с оптическим входом143 последующего регенеративногооптрона, а оптический выход 142 регенеративного оптрона 126 нулевого разряда связан с оптическим входом 144девятого регенеративного оптрона 135,оптический выход 142 которого связан с оптическим входом 143 регенеративного оптрона 126 нулевого разряда; оптоэлектронный квантующий модуль 10 имеет электрические входы61,72, 74 и 59; вход 59 для всех регенеративных оптронов, кроме нулево- щого 126, через диод 14 1 подключен квходу усилителя 140; вход 69 черезэлемент НЕ 45 и диод...
Оптоэлектронный сумматор
Номер патента: 1151958
Опубликовано: 23.04.1985
Авторы: Кожемяко, Лысенко, Майоров, Мартынюк, Тимченко
МПК: G06F 7/56
Метки: оптоэлектронный, сумматор
...нуля, связи междукоторыми организованы .следующим образом (фиг.2): выход 34 х-го оптронаоптически соединен с входом 35 (+1)го оптрона и с входом 36 (1+2)-гооптрона, с входом 37 (-1)-го оптронатого же оптоэлектронного квантующегомодуля, причем оптический вход 2 оптрона младшей разрядной ячейки соединен с выходом элемента ИЛИ 4, а оптический вход 3 оптрона второй разрядной ячейки соединен также с выходомэлемента ИЛИ 4, оптические входы38 и 39 узла 33 установки нуля соединены с выходами 34 последнего и предпоследнего оптрона оптоэлектронногоквантующего модуля, Вход 40 узла 33.установки нуля соединен с входом 41оптрона 32 и подключен к входу 7 опто- .электронного квантующего модуля 1.Выход 42 узла установки нуля подключен к входам 43...
Сумматор по модулю три
Номер патента: 1153324
Опубликовано: 30.04.1985
МПК: G06F 7/49
...сумматора определяется временим последовательного срабатывания элементовсамой длинной цепочки, состоящей из 20первого, третьего, шестого элементов И, второго элемента ИЛИ, второготриггера, пятого элемента И, первого элемента ИЛИ и первого триггера, и равно Т=бТ +2 Т , где Т - время срабатывания одного логическогоэлемента; Т- время переключениятриггера из одного состояния в другое.Целью изобретения является повы- ЗО щенное быстродействие сумматора помодулю три.Поставленная цель достигаетсятем, что сумматор по модулю три, содержащий первый и второй триггеры, 35 прямые выходы которых соединены ссоответствующими выходами сумматора,содержит первый, второй и третийэлементы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем Квходы и тактовые входы первого и вто...
Сумматор по модулю 2 -1
Номер патента: 1156063
Опубликовано: 15.05.1985
Автор: Карпухин
МПК: G06F 7/50
Метки: модулю, сумматор
...выходом переноса в последующий разряд сумматора,содержит в каждом разряде элемент 63 2ИЛИ-НЕ и элемент РАВНОЗНАЧНОСТЬ, причем входы элемента ИЛИ-НЕ соединеныс соответствующими входами элементаНЕРАВНОЗНАЧНОСТЬ, а его выход соединен с другим входом элемента ИЛИ,входы элемента РАВНОЗНАЧНОСТЬ соединены соответственно с выходом элемента НЕРАВНОЗНАЧНОСТЬ и другим входомэлемента И, а его выход являетсявыходом соответствующего разрядасумматора.На чертеже изображена блок-схемапредложенного сумматора.Сумматор по модулю 2 - 1 содержитЮ одноразрядных сумматоровкаждый из которых содержит элементНЕРАВНОЗНАЧНОСТЬ 2, элемент ИЛИ-Е Э,элемент И 4, элемент ИЛИ 5, элементРАВНОЗНАЧНОСТЬ 6. Выходы 71-7 и8-8элементов НЕРАВНОЗНАЧНОСТЬ 2и ИЛИ-НЕ 3 являются...
Сумматор частотно-импульсных сигналов
Номер патента: 1156068
Опубликовано: 15.05.1985
МПК: G06F 7/62
Метки: сигналов, сумматор, частотно-импульсных
...вывод кола15 20 25 режима работы первого канала. Сформированный формирователем О - 1 короткий импульс, пройдя через первый элемент И 9 - 1 группы осуществляет запись кода из блока 18 памяти в регистр первого блока 4 - 1 при(вязки. С приходом последующих чтактовых импульсов на тактовый вход й-разрядного регистра 6 режима работы аналогично происходит запйсь кодов режимов работы в регистры последующих блоков 4 - 2, 4-й привязки. С появлением единичного потенциала на пос. леднем 1 ч-м триггере регистра 6 режима ра.боты он подается через открытый единичным сигналом с инверсного входа управляющего триггера 15 элемент И 17 на информационный вход О-триггера 7 и записывается в этот триггер с приходом гюследующего за этим 1 й+1)-го...
Двухвыводной сумматор частотных сигналов для телеметрических систем
Номер патента: 1156094
Опубликовано: 15.05.1985
Автор: Черниченко
МПК: G06G 7/14
Метки: двухвыводной, сигналов, систем, сумматор, телеметрических, частотных
...и первой обкладке первого корректирующего конденсатора, вторая обкладка которого подключена к первому выводу четвертого токозадающего резистора и третьему электроду биполярного транзистора усилителя мощности, второй электрод которого соединен с другим концом линии связи, подключенным к первой обкладке второго кЬрректирующего конденсатора и к вторым выводам первого токозадающего.резистора и резистора обратной связи.первого усилителя напряжения, вторая обкладка второго корректирующего конденсатора подключена к первому выводу первого токозадающего резистора и второму выводу второго токозадающе-. го резистора.и первый разделительный конденсатор 2на входе первого усилителя напряжения происходит суммирование частотных сигналов, затем...
Одноразрядный четверичный сумматор
Номер патента: 1160400
Опубликовано: 07.06.1985
Авторы: Авгуль, Макареня, Мищенко, Терешко
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четверичный
...входом третьегоэлемента РАВНОЗНАЧНОСТЬ, второй входкоторого является входом старшегоразряда первого операнда и соединенс вторым входом первого элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА и первымвходом четвертого элемента РАКНОЗНАЧНОСТЬ, третий вход является входомстаршего разряда второго операнда исоединен с третьим входом первогоэлемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА; авыход - с вторым входом четвертогоэлемента РАВНОЗНАЧНОСТЬ, выход которого является выходом переноса сумматора.12- Х ОХц Х 5 аказ 3779/46 Подаисиое аж ШП 1 мПа,еит) 1Изобретен е относится к вычислительной технике и может быть исполь-. зовано ири построении быстродействующих устройств обработки цифровой информации.Целью изобретения является упрощение одноразрядного четверичного...
Сумматор телевизионных сигналов изображения и звука
Номер патента: 1163460
Опубликовано: 23.06.1985
Авторы: Анфилов, Кузнецов, Парамонов, Реушкин
МПК: H03H 7/46
Метки: звука, изображения, сигналов, сумматор, телевизионных
...и шестого НО с длинойобласти связи, равной четвертидлины волны несущей изображенияили звука, которые последовательно сое динены через отрезки линий с электрической длиной, равной четверти длины волнынесущей иэображения или звука; приэтом четвертое плечо четвертого НОявляется входом сигнала .изображе- Иния, первое плечо пятого НО - входом сигнала звука, а первое плечотретьего НО - выходом сумматора,На чертеже приведена структурнаясхема предлагаемого сумматора. Сумматор телевизионных сигналовизображения и звука содержит первый1 и второй 2 резонаторы, первый трехдецибельный НО, выполненный в виде. третьего 3 и четвертого 4 НО, которые последовательно соединены через отрезки линии 5, второй трехдецибельный НО выполнен в видепятого 6 и...
Накапливающий сумматор
Номер патента: 1166096
Опубликовано: 07.07.1985
Авторы: Гурьянов, Козюминский
МПК: G06F 7/38
Метки: накапливающий, сумматор
...И, первый вход которого является входом коррекции разряда,а второй вход подключен к входу разрешения коррекции устройства, крометого, каждая тетрада сумматора выполиена с узлом коррекции, информационные входы которого подключены к выходам второго, третьего и четвертогоразрядов тетрады, а выход узла коррекции подключен к входам коррекции 25второго, третьего.и четвертого разрядов тетрады, причем узел коррекциисодержит пять элементов И, три эле-мента ИЛИ и триггер, нулевой входкоторого подключен к управляющему 30входу устройства, а единичный - квыходу переноса четвертого разрядатетрады, инверсный выход триггераподключен к первому входу .первогоэлемента И узла коррекции, второй З 5вход которого подключен к первым входам первого элемента...
@ -ичный сумматор
Номер патента: 1166097
Опубликовано: 07.07.1985
Авторы: Евстигнеев, Евстигнеева
МПК: G06F 7/49
Метки: ичный, сумматор
...первогои второго коммутаторов, вторые информационные входы которых соединены соответственно с выходами первого и последнего сумматоров по модулю группы,первого и последнего сумматоров помодулю группы, первые управляющиевходы первого и второго коммутаторовсоединены с выходом первого элемента ИЛИ блока формирования переносаи выходом переноса и-ичного сумматора, блок, формирования переноса содержит узел памяти контакт нулевизации, вычитатель по модулю и второйэлемент ИЛИ, причем выходы сумматоровпо модулю группы, кроме первого, .соединены соответственно с адреснымивходами узла памяти констант нулевизации, выход которого и выход первогосумматора по модулю группы соединенысоответственно с входами вычитаемогои уменьшаемого вычитателя по...
Параллельный накапливающий сумматор
Номер патента: 1166099
Опубликовано: 07.07.1985
Автор: Демин
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
...параллельного накапли" вающего сумматора.Поставленная цель достигается тем, что в параллельном накапливаю-35 щем сумматоре, содержащем в каждом разряде триггер, прямой выход которого соединен с выходом данного разряда сумматора, в каждый разряд сумматора введен элемент НЕРАВНОЗНАЧ.НОСТЬ, причем счетный вход триггера-го разряда сумматора,(1 = 1, ., и, и .- разрядность сумматора соединен с выходом элемента НЕРАВНОЗНАЧНОСТЬ того же разряда сумматора, прямой выход триггера ь-го разряда сумматора соединен с первым входом элемента НЕРАВНОЗНАЧНОСТЬ (х + 1)-го .разряда сумматора, первьй вход элемента НЕРАВНОЗНАЧНОСТЬ младшего раз,ряда сумматора соединен с шиной ну.левого потенциала сумматора, второй вход элемента НЕРАВНОЗНАЧНОСТЬ...
Последовательный сумматор кодов с иррациональными основаниями
Номер патента: 1170449
Опубликовано: 30.07.1985
Авторы: Кондратенко, Лужецкий, Стахов, Черняк
МПК: G06F 7/49
Метки: иррациональными, кодов, основаниями, последовательный, сумматор
...11 - 16. Регистр 825имеет выходы 17 - 21, блок 7 - выходы 22 - 26, регистр 8 - входы 27 - 31.Выходом суммы является выход 32 блока 7, Блок 7 содержит элементы НЕ 3337 элемент И 38 - 54 и элеменФ30ты ИЛИ 55 - 60. В системе счисления с иррациональными основаниями как в избыточной любое число, кроме нуля, может быть представлено несколькими формами кодов. Среди них выделяют минимальную Форму, которая характеризуется отсутствием двух рядом стоящих единиц и .является единственной для каждого числа. В данном сумматоре слагаемые могут быть представлены произвольной формой кодов с иррациональными основаниями, что и определяет положительный эффект.Устройство работает следующим образом.При поступлении единичного сигнала на вход 1 устройства,...
Накапливающий сумматор
Номер патента: 1174921
Опубликовано: 23.08.1985
МПК: G06F 7/50
Метки: накапливающий, сумматор
...содержит 15комбинационный приматор 1, блокпамяти, содержащий разряды 2.1 - 2.5и дополнительный разряд 2.6 преобразователь 3 прямого кода в обратный, преобразователь 4 знакового разряда, преобразователь 5 знака промежуточной суммы, элементы 2 И-ИЛИ-НЕ 6и 7, элементы НЕ 8 - 10, вход 11 знакового разряда, информационные входы12, выход 13 знакового разряда, информационные выходы 14, выход 15знака промежуточной суммы, вход 16режима преобразования, тактовый вход17 и вход 18 нулевого потенциала.Работа накапливающего сумматора Зрзаключается в том, что преобразуетсяпромежуточный результат суммирования и само преобразование производится по совпадению знаков текущего ипредыдущего слагаемых. Подсуммиро 35ванне очередного слагаемого к...
Накапливающий сумматор
Номер патента: 1176323
Опубликовано: 30.08.1985
Авторы: Власов, Власова, Краснова, Фотин
МПК: G06F 7/50
Метки: накапливающий, сумматор
...в сумматор по шине 19, 1По первому временному такту Ф выполняются подготовительные элемен- З 0 тарные операции ( ЭО ) пересылки кода из основных триггеров 12 во.вспомогательные триггеры 13 и стробирование схем переносов. Элементарная операция пересылки кода необхбдима для подго товки триггеров 12 и 13 к работе в режиме счетного триггера, Для выполнения этой элементарной операции . на шину 16 подается исполнительный импульс. Если триггер 12 хранит код 40 "1", то исполнительный импульс через элемент И 9 поступит на 5-вход триггера 13 и установит его в состояние "1". Если триггер 12 хранит кодО, то исполнительный импульс че- ,ц рез элемент И 8 поступит на Р-вход триггера 13 и установйт его в состояние "0". Таким образом, по первому...
Параллельный сумматор кодов фибоначчи
Номер патента: 1180880
Опубликовано: 23.09.1985
Авторы: Баранов, Кремез, Пехтерев, Роздобара
МПК: G06F 7/49
Метки: кодов, параллельный, сумматор, фибоначчи
...а также для фиксации ошибок в работе устройства Пятивходовые одноразрядные сумматоры 4 служат для суммирования сигналов переносов и цифр слагаемых во.2-(и) разрядах кодов слагаемых, а также для фиксации ошибок в работе устройства.Элемент ИЛИ 5 предназначен для сборки сигналов контроля одноразряд11808 1 О ного сумматора младшего разряда при различных режимах работы устройства и формирования общего сигнала ошибки.Элемент И 6 служит для формирования сигнала ошибки в младшем разряде устройства в режиме суммирования кодов Фибоначчи, Второй вход данного элемента является инверсным.Элемент И 7 предназначен для выполнения округления кода результата в режиме суммирования кодов "золотой" 1-й пропорции посредством передачи сигнала переноса...
Сумматор унитарных кодов
Номер патента: 1182511
Опубликовано: 30.09.1985
Автор: Музыченко
МПК: G06F 7/50
Метки: кодов, сумматор, унитарных
...входах каждого элемента И группыФ,4 -реализуются все неповторяющие "я комбинации разрядов входных унитарных кодов одного типа, получаемые 55 перестановкой значений Х . В част, ом случае, когда вход с весом (номеоом), " 1 имеется только у одного входного кода (операнда) и соответствующий многопороговый элемент 1отсутствует, вход элемента И соединяется непосредственно с даннымвходом.Выходы элементов И группы 4 - 1соединены с входами элемента ИЛИ 5-;,выход которого соединен с ( + 1)-мвыходом сумматора.1-й выход % -го многопороговогоэлемента 1 -, имеющий порог 1, соединен с входом элемента ИЛИ 5 - (1(ф - 1) - 1),Входы элемента И 3 при одинаковойразрядности входных унитарных кодовсоединены с ( - 1)-м выходом многопорогового элемента 1 - Х,...
Параллельный сумматор с контролем по четности
Номер патента: 1187168
Опубликовано: 23.10.1985
МПК: G06F 11/10
Метки: контролем, параллельный, сумматор, четности
...в которых контроль организован по четности, аиспользуемые сумматоры формируют разрядные лере- носы параллельным способом. второго, четвертого, седьмого,одиннадцатого и четырнадцатого элементов И группы объединены и подключены к выходу блока контроля выходного переноса, четвертые входы третьего, шестого, восьмого, девятого,двенадцатого и тринадцатого элементовИ группы объединены и подключены квходу переноса сумматора, четвертыевходы пятого и десятого элементов Игруппы объединены и подключены к выходу блока элементов ИЛИ, выходы элементов И группы соединены с соответствующими входами элементов ИЛИ, вы"ход которого соединен с первым входом сумматора по модулю два блокапредварительного формирования четности разрядных сумм, второй и...
Времяимпульсный сумматор
Номер патента: 1188733
Опубликовано: 30.10.1985
Автор: Добрыдень
МПК: G06F 7/62
Метки: времяимпульсный, сумматор
...с вторым входом элемента И 7 и первыми входами элементов ИЛИ 11 и И 12, прямой выход второго триггера 2 - с вторыми входами элементов ИЛИ 11 и И 12, инверсные выходы первого и второго триггеров 1 и 2 - с первым и вторым входами элемента И 13. Выход элемента ИЛИ 1 О соединен с третьими входами элементов ИЛИ 11 и И 13. Выход генератора 6 тактовых импульсов подключен к первым входам элементов И 3 и 4, выходы которых соединены соответственно с входами сложения и вычитания реверсивного счетчика 9, разрядные выходы которого соединены с входами элемента ИЛИ 10, Второй вход элемента И 8 подключен к выходу элемента НЕ 5, вход которого соединен с выходом элемента ИЛИ 11, вторые входы элементов И 3 и 4 соединены с выходами элементов И 12 и 13....
Конвейерный накапливающий сумматор
Номер патента: 1190380
Опубликовано: 07.11.1985
Автор: Сидоров
МПК: G06F 7/50
Метки: конвейерный, накапливающий, сумматор
...конструкции конвейерного накапливающего сумматора.. На чертеже представлена структурная схема трехкаскадного конвейерного накапливающего сумматора. . 1 ОСумматор содержит параллельные сумматоры 1 - 3, элементы 4 - 6 задержки суммы, элементы 7 - 9 задержки переноса, группы последовательно соединенных элементов 10 задержки 15 суммы, распределитель 11 импульсов, элементы 12 - 14 задержки входного кода, элементы И-НЕ 15 в , 17, элементы И 18 - 20, входные кодовые шины 21, вьмод 22 синхронного переноса, шины 20 23 синхронной суммы, шину 24 запуска, вход 25 сброса, вход 26 разрешения смены кода и тактовую шину 27, Если разрядность каждого каскада отлична от единицы, то элементы 4 - 6 25 и 12 - 14 задержки представляют собой тактируемые...
Сумматор по модулю два
Номер патента: 1191906
Опубликовано: 15.11.1985
Автор: Алюшин
МПК: G06F 7/50
...в первом логическом узлеР -канальные МДП-транзисторы с девятого по двенадцатый, а во втором логическом узле - о -канальные.МДП-транзисторы с девятого по двенадцатый,причем в каждом узле. истоки девятого и десятого МДП-транзисторовсоединены соответственно со стоками третьего и четвертого МДП-транзисторов, истоки одиннадцатого идвенадцатого МДП-транзисторов соединены соответственно со стокамичетвертого и третьего МДП-транзисторов,затворы девятого и одиннадцатого МДП-транэисторов соединены с прямым входом чет-,вертого операнда сумматора, а затворы десятого и двенадцатого МДП-тран.зисторов соединены с инверсным входом четвертого операнда сумматора,стоки девятого и десятого МДП-транзисторов соединены с истоком седьмого...