Патенты с меткой «сумматор»

Страница 16

Накапливающий сумматор

Загрузка...

Номер патента: 1374215

Опубликовано: 15.02.1988

Автор: Паленков

МПК: G06F 7/50

Метки: накапливающий, сумматор

...5 к выходу сумматора 3, гдесформирован остаток Ч-Ъ+а+а(Й)-Ч==а(С)-Ь+а. Следующий тактовый импульсзаписывает остаток в регистр, и навыходе триггера появляется импульспереполнения,Сигнал переполнения сумматора 3формируется при условии, что суммачисел а(С) и а больше емкости сумоИматора, т.е. а(С)+аи, где Ч=2и - количество разрядов сумматора.Число а которое формируется на выходе сумматора 2, поступает на одцниз входов сумматора 3 и не зависитот поступления тактовых импульсов навход накапливающего сумматора, а зависит только от чисел а и Ь, На вто 1ВНИИПИ Заказ 603/45Произв,-полигр. пр-тие 742152 рой вход сумматора 3 поступает накапливаемая сумма а, значение которой возрастает на число а при поступлении тактового импульса. Очевидно, что...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1374216

Опубликовано: 15.02.1988

Авторы: Авгуль, Дубовик, Супрун, Якуш

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...и четвертыйческих входы сумматора соединены соответственно с первым, вторым и третьим входами первого элемента сложения помодулю два, второй вход сумматора4 О подключен к входу элемента НЕ, о т -. л и ч а ю щ и й с я . тем, что, сцелью упрощения, сумматор содержитО О второй и третий элементы сложенияпо модулю два и элемент РАВНОЗНАЧО О 45 НОСТЬ, входы которого подключены квыходу элемента НЕ и третьему и четО О вертому входам сумматора, цходы второго элемента сложения по модулю дваО 1 соединены с выходами элемента РАВНОЗНАЧНОСТЬ второго элемента И и втоО О рым входом сумматора, а выход соединен с выходом младшего переноса сумО 1 матора, первый вход которого подключен к первому входу третьего элемента1 55 сложения по мОДУлю ДВа, Второй...

Сумматор по модулю три

Загрузка...

Номер патента: 1381488

Опубликовано: 15.03.1988

Авторы: Бордуков, Брезгунов, Долгов, Зиновьев, Краснобаев, Семенов, Юмашев

МПК: G06F 7/49

Метки: модулю, сумматор, три

...0 0 0 1 50 0 0 1 0 0 1 1 0 1 0 0 1 Элемент И 1, элемент ИЛИ-НЕ 2, элемент 3 сложения по модулю Пва, элемент И 4, элемент ИЛИ-НЕ 5 и элемент 6 сложения по модулю два формируют сигналы количества единиц в 55 0 0 0 0 О, 0 0 1 0 00 0 1 0 0 0 1 0 1 0 1 1 0 0 0 0 1 1 0 0 1 1 0 О 0 88 2младших (старших) разрядах операндов,а чатем эти сигналы анализируютсясхемой, построенной на элементахИ 7-10 и ИЛИ 11 - 12 которая шифруетих в код суммы гго модулю три. Аналогично может быть построен сумматоргго произвольному, заранее выбранномумодули: цд первой ступени схемы спомощью трех элементов (И, 1 ПИ-НЕсложения по моггулю Пва) определяетсячис.по единиц в каждом разряде Пвоичного представления суммируемых операП эв, д затем эти сигналы с помощью схемы,...

Одноразрядный сумматор на моп-транзисторах

Загрузка...

Номер патента: 1381490

Опубликовано: 15.03.1988

Авторы: Варшавский, Мараховский, Тимохин, Цирлин

МПК: G06F 7/50

Метки: моп-транзисторах, одноразрядный, сумматор

...нулевое значение (Я; = О), что возможно только при единичном значении на входе переноса (С;., = 1), то закрыт и транзистор 9 и на выходе переноса - единичное значение (С; = 1). Если на выходе суммы имеется единичное значение (8; = 1), что возможно только при нулевом значении на входе переноса (С;, = 0), то транзистор 9 открыт.Кроме того, открыт и транзистор 10, на затворе которого имеется единичное значение, вследствие того, что транзистор 7 закрыт нулевым значением, поступающим с выхода элемента РАВНОЗНАЧНОСТЬ 1, В результате на выходе переноса будет нулевое значение (С; = О)При единичном значении на входах обоих слагаемых (х,у = 1) на затворе транзисторов 8 и 5 имеется единичное значение. Транзистор 5 будет открыт, но из-за того,...

Сумматор в знакоразрядной позиционно-остаточной системе счисления

Загрузка...

Номер патента: 1383349

Опубликовано: 23.03.1988

Авторы: Алексеев, Бондаренко, Евстигнеев, Куракин, Силаев

МПК: G06F 7/49, G06F 7/72

Метки: знакоразрядной, позиционно-остаточной, системе, сумматор, счисления

...180 элементы ИЛИ, седьмой элемент НЕ 181, пятый 182, шестой 183 и седьмой 184 элементы И, восьмой 185 и девятый 186 элементы НЕ,восьмой 187,девятый 188, десятый.189 и одиннадцатый 190 элементы И, пятый элемент ИЛИ 191, двенадцатый 192, тринадцатый 193, четырнадцатый 194, пятнадцатый 195 и шестнадцатый 196.элементы И, шестой элемент ИЛИ 197, семнадцатый 198, восемнадцатый 199, девятнадцатый 200,двадцатый 201, двадцать первый 202,двадцать второй 203 и двадцать третий 204. элементы И, седьмой элементИЛИ 205, двадцать четвертый 206,двадцать пятый 207 и двадцать шестой 208 элементы И, восьмой элемент ИЛИ 209, двадцать седьмой элемент И 210,девятый элемент ИЛИ 211, двадцать восьмой 212, двадцать девятый 213, тридцатый 214,тридцать первый 215,...

Оптоэлектронный сумматор

Загрузка...

Номер патента: 1386992

Опубликовано: 07.04.1988

Авторы: Имнаишвили, Кобесашвили, Натрошвили, Прангишвили

МПК: G06F 7/56

Метки: оптоэлектронный, сумматор

...на выходе первого элемента И первой подгруппы 14третьей группы, то высокий потенциал с его выхода подается на второй оптический вход 34 первого регенеративного оптрона 11без промежуточных логических элементов.Гри этом открывается второй фотоприемник 26 1-го оптрона 11;, высокий потенциал с г(ервого управляющего входа 37 открывает транзистор 29 и зажигается источник 28 света, т.е. оптрон 11; переходит в единичное состояние. После этого сигнал разрешения снимается с входа 8 сумматора. Регенеративный оптрон 11; остается в единичном Оостоянии благодаря положительной обратой связи, которая осушествляется с помощью источника 28 света и третьего фоториемника 27 регенеративного оптрона 11;.Прием в сумматор второго слагаемого осуществление...

Параллельный накапливающий сумматор

Загрузка...

Номер патента: 1399726

Опубликовано: 30.05.1988

Авторы: Квитка, Лужецкий, Стахов

МПК: G06F 7/49

Метки: накапливающий, параллельный, сумматор

...13997Параллельный накапливающий сумматор при сложении операндов в кодес иррациональным основанием работаетследующим образом,5Суммирование чисел начинается скоманды "Сброс", которая подаетсяна шину 3 и устанавливает все триггеры 1, - 1 сумматора в состояние нО.Затем триггер 6 управления устанавливают в единичное состояние, обеспечивая приложение к вторым входамвторых элементов И 8-.8 управляющегосигнала, После этого на входы 5- 5сумматора подается первое слагаемое.Все элементы НЕРАВНОЗНАЧНОСТЬ 2-2тех разрядов сумматора, в которыхслагаемое содержит 1, устанавливаются в состояние1". При этом триггеры 1, -1 остаются в прежнем состоянии, несмотря на присутствие "1" наих счетных входах. Триггеры 1, -1изменяют свое состояние в том...

Сумматор по модулю три

Загрузка...

Номер патента: 1401452

Опубликовано: 07.06.1988

Автор: Музыченко

МПК: G06F 7/49

Метки: модулю, сумматор, три

...И соединен с входом старшего разряда первого Сумматор по модулю три содержитэлементы И 1, ИЛИ 2, И 3, ИЛИ 4, И 5-8, ИЛИ 9 и 10,И 11,12 и НЕ 13-16.5 Функционирование сумматора помодулю три иллюстрируется таблицей,в которой приведены выходные сигналывсех элементов схемы для всех значе 1 О ,ний входных сигналов. 3операнда сумматора, первый вход второго элемента И соединен с входом младшего разряда второго операнда сумматора, выход первого элемента И соеди";, нен с входом первого элемента НЕ, выход второго элемента НК соединен спервым входом третьего элемента И,1401452 Составитель В,Березкин Техред Л,Сердюкова Корректор Л.Пилипенко Редактор А.Ворович Заказ 2785(47 Тираж 704 ПодписноеВНИИПИ Государственного комитета СССРпо делам...

Накапливающий сумматор

Загрузка...

Номер патента: 1401453

Опубликовано: 07.06.1988

Авторы: Дудкин, Коваленко, Ткаченко

МПК: G06F 7/49

Метки: накапливающий, сумматор

...навыходе 19 равно О.Предположим, триггер находится вединичном состоянии. На вход элементаИ 13 поступает единичный сигнал переноса из (гс)-го разряда, этот сигналчерез элемент ИЛИ 15, сумматор 6 помодулю два, элемент ИЛИ 2 поступаетна вход триггера 1, где происходитсложение, сумма равна нулю, элементИ 3 сформировал единичный сигнал переноса в (с+1)-й разряд,При суммировании чисел в 1-м кодеФибоначчи единичный сигнал подаетсяна входы 20 и 21, Это приводит к тому,что гс-й разряд оказывается подключенным входами переноса к (гс)-му,, (1 с)1011 Р, Я Р 2 0 О 1 0 Таблица 3 ф 1(гс) 1 1 2 3 4 6 8 11 15 20 27 365518 ООО 1 ОООО г О О О 1500000000 1 О 0 0 В накапливающем сумматоре, построенном на выражении (3), в гс-й разрядпоступают два сигнала...

Сумматор унитарных кодов по модулю к

Загрузка...

Номер патента: 1403060

Опубликовано: 15.06.1988

Автор: Музыченко

МПК: G06F 7/49

Метки: кодов, модулю, сумматор, унитарных

...предприятие, г, Ужгород, ул. Г 1 роектная, 4 Изобретение относится к вычислительной технике и может быть использовано для построения устройств передачи и переработки дискретной информации.Пель изобретения - - повышение быстродействия сумматора.На чертеже показана ф) нкпиональная схема сумматора унитарных кодев по модулю К = 3 (для случая количесгва операндов и =- 3).сумм а.гор соде ржири грх ивы ( К = 3) элементов И 1.1 - 1.9, 2.1 - -2.9, 3.1 - 3.9 и три элемента ИЛИ 4 6, выходы которых являются выходами 7 9 сумматора ) =- О, , =- 1,.) = 2), а входы подключены к выходам элементов И 1.1 - 1.9, 2.1 - -2.9, 3.1 - -3.9 соответственно, входы которых соединены с входами 10.1 - -10.3, 11.1 - 1.3, 12.1- - 12 3...

Сумматор

Загрузка...

Номер патента: 1406591

Опубликовано: 30.06.1988

Авторы: Березенко, Калинин, Курочкин

МПК: G06F 7/50

Метки: сумматор

...как сумматор с шиной последова" тельного распространения переноса.При поступлении операндов А=В=1на выходах элементов И-НЕ 1 и ИЛИ-НЕ 2 формируется лог, "0", и комплементарная пара МДП-транзисторов 6 выда1406591 45 55Сумматор, содержащий в каждом разряде два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И-НЕ, элемент ИЛИ-НЕ, дваЩП-транзистора и-типа и первый МДПет на выход 15 переноса значение лог,"1", при этом лог. "0" с выхода первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 через элемент НЕ 5 выключает комплеменЧ 5тарную пару МДП-транзисторов 7 и настраивает второй элемент ИСКЛЮЧАЮЩЕЕИЛИ 4 на выдачу по выходу 16 логического значения с входа 14 йереноса.При поступлении операндов А=В=Она выходах элементов И-НЕ 1 и ИЛИ-НЕ2 формируется лог. "1", и...

Сумматор

Загрузка...

Номер патента: 1406606

Опубликовано: 30.06.1988

Автор: Попов

МПК: G06G 3/02

Метки: сумматор

...диска в жидкости в результате ныноса жидкостью зарядов (ионов) подвижной части двойного электрического слоя создается разность потенциалов Е, на эынаемая потенциалом течения, между центром диска и любой точкой, отстоящей от центра на расстояние К:304 и егде Р - диэлектрическая проницаемостьжидкости;Р - давление жидкости (напор); 35- кинематическая вязкость жидкости;Ж - электропроводность жидкости;потенциал.На частицу жидкости на поверхности 40 вращающегося диска действует центробежная сила, а давление жидкости на расстоянии К от центра определяется из выраженияР 4 Р 2 2 оПри вращении двух дисков со скоростями Ы, и очаг потенциал течения равенР т(ц,+о 1) Кг8 кТак как жидкость находится в сумматоре в замкнутом контуре, ее свойства не...

Одноразрядный сумматор

Загрузка...

Номер патента: 1410022

Опубликовано: 15.07.1988

Авторы: Комаров, Моторин, Теленков

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...уровни "1", "0", на входы "1", "О", Выход элемента И-ИЛИ-НЕ 1 остается в исходном состоянии лог, "0", а выход элемента И-ИЛИ-НЕ 2 переключается в лог, "1" и совместно с входом 10 равным лог, "1" формирует на выходе элемента И-ИЛИ-НЕ 3 (выход 16) уровень лог. "О". Уровни лог. "0" на входе 11 и выходе элемента И-ИЛИ-НЕ 1 подтверждают исходное состояние лог, "1" на выходе элемента И-ИЛИ-НЕ 4 (выход 17). Уровень лог. "0" на входе 11 и уровень лог. "1" на входе 12 подтверждают исходное состояние лог, "0" на выходе элемента И-ИЛИ-НЕ 6 (выход 19). Переключение выхода элемента И-ИЛИ-НЕ 2 в лог. "1" вызывает переключение элемента НЕ 9 в лог, "0", а переключение входа 10 в лог. "1" вызывает переключение элемента НЕ 7 в лог, "0", при этом...

Последовательный сумматор

Загрузка...

Номер патента: 1411734

Опубликовано: 23.07.1988

Авторы: Гаврилюк, Квитка, Лужецкий, Стахов

МПК: G06F 7/49

Метки: последовательный, сумматор

...операндов. Сложение первых и вторых разрядов регистров 1 и 2 сдвига происходит параллельно и начинается в момент появления сигналов на входах 21 и 22, вследствие чего информация первых и вторых разрядов411734 4 О 5 25 20 35 40 45 50 операндов А и В, пройдя через элементы И 5 и 7, а также элементы И 6 и 8 поступает на первый и второй входы одноразрядных сумматоров 9 и 10,Если на первом и втором входах сумматоров 9 и 10 присутствуют "0" "1" или "1", "0", то на первых выходах (суммы) сумматоров появляются единичные сигналы, которые при наличии разрешающего сигнала на входе 23 проходят через элементы И 13 и 14 и записываются в регистры 15 и 17 сдвига для хранения результата суммирования. На вторых выходах переноса сумматоров 9 и 10...

Сумматор кодов фибоначчи

Загрузка...

Номер патента: 1411735

Опубликовано: 23.07.1988

Авторы: Лужецкий, Соболева, Стахов, Черняк

МПК: G06F 7/49

Метки: кодов, сумматор, фибоначчи

...+ 1), (3. + 2)-го разрядов суммыЯ Я 1+ ф Ясоответственно,полученным на основе анализа условий,при наличии которых возникает переносв -м разряде суммы,Таким образом 10 з 14117Следовательно, значение 1.-го разряда суммы определяется значениями перечисленных сигналов (точнее наличием каких-либо из них либо отсут 5 ствием). Сумматор кодов фибоначчи позволяет получать сумму кодов Фибоначчи в минимальной форме за один такт,15Формула изобретения Сумматор кодов Фибоначчи, содержащий в каждом разряде первый, второй, третий, четвертый элементы И, первый, 20 второй, третий, четвертый элементы ИЛИ, первый, второй, третий элементы НЕ, причем входы 1-го разряда первого и второго операндов, где 1. = 1,п, и - разрядность операндов, сумматора 25...

Одноразрядный двоичный сумматор

Загрузка...

Номер патента: 1411736

Опубликовано: 23.07.1988

Автор: Дьяченко

МПК: G06F 7/50

Метки: двоичный, одноразрядный, сумматор

...выход 11 сигнала генерации переноса, выход 12 сигнала переноса,вход 13 управления режимом работы,В представленной схеме подаваемый 25на вход 6 первый операнд эадан в прямой форме А, подаваемый на вход 7второй операнд задан в инверсной форме В, а подаваемый на вход 8 переносзадан в прямой форме С, в связи счем узел 1 выполнен на псслецовательно включенных элементах РАВНОЗНАЧНОСТЬ 14 и НЕРАВНОЗНАЧНОСТЬ 15, узел2 - на элементе И-НЕ 16, узел 3 - на,элементе ИЛ 1-НЕ 17 узел 5 - на эле 335менте НЕРАВНОЗНАЧНОСТЪ 18.Сумматор работает следующим образом.При подаче на вход 13 сигнала Я=1выполняется операция "А плюс В", гдеоперанды А и В представлены в прямыхкодах. При Я=О сумматор выполняетоперацию "А минус В" также в прямыхкодах. Одноразрядный...

Комбинационный сумматор

Загрузка...

Номер патента: 1411737

Опубликовано: 23.07.1988

Авторы: Варшавский, Гольдин, Кондратьев, Цирлин

МПК: G06F 7/50

Метки: комбинационный, сумматор

...выходы р и р схемы оказываются в инертном состоянии, в результате чего открываются.транзисторы 26 и 27Значение О на входе элемента НЕ 39 появляется после того, как открываются транзисторы 3,6 и 8, т,е, после того, как в инертное состояние возвращаются входы а, Ь и р. В результате на выходе элемента НЕ 39, т.е, вы" ходе в, появляется значение 1, схема возвращается в инертное состояние.Таким образом, рабочее состояние выходов з и в суммы данного разряда .появляется только после того, как .все его входы (в том числе и переноса из предыдущего разряда) перейдут из инертного в рабочее состояние. При этом рабочее состояние на выходах(р и р переноса в следующий разряд могут вырабатываться и до этого (на нулевом и единичном рабочих наборах)В...

Адаптируемый четверичный сумматор

Загрузка...

Номер патента: 1417011

Опубликовано: 15.08.1988

Авторы: Иванов, Терешко

МПК: G06F 11/22, G06F 7/50

Метки: адаптируемый, сумматор, четверичный

...в случае исправности элементов блока суммирования, подключенных к выходу 108 блока 7, при условии отсутствия единичного сигнала на выходе77 блока 8; на выходе 74 блока 8 единичный сигнал формируется в случае исправности элементов схемы блока суммирования, подключенных к выходу 109 блока 7, при условии отсутствия единичных сигналов на выходах 77, 73 блока 8; на выходе 75 блока 8 единичный сигнал формируется н случае исправности элементов блока суммирования, подключенных к выходу110 блока 7 при условии отсутствияединичных сигналов на выходах 77, 73, 74 блока 8.С выхода триггера 166 блока 8, соединенного с выходом 20 признака неисправности четвертичного сумматора, снимается сигнал неисправности, формируемый в случае отсутствия...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1417012

Опубликовано: 15.08.1988

Авторы: Авгуль, Криницкий, Супрун, Якуш

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...14-16,Сумматор работает следующим 5 , образом.На входы 10-13 подаются двоичные переменные Х - Х 4 соответственно. На(выходе 14 реализуется логическая функция 4 5 1 б 7 0 0 0 1 1 0 О 1 1 1 О 0 О 1 О 0 0 1 О О 0 1 0 1 0 1 О 11 О1 1 1 Четырехвходовый одноразрядный сумматор, содержащий два элемента сложения по модулю два и элемент И, причем входы первого элемента сложенияпо модулю два соединены с входами сумматора с первого по четвертый а выход - с первым выходом сумматора, выход второго элемента сложения по мо дулю два соединен с вторым выходомсумматора, входы элемента И соединены с входами сумматора с первого почетвертый, а выход - с третьим выходом сумматора, о т л и ч а ю щ и й - 40 с я тем, что, с целью повышениябыстродействия,...

Накапливающий сумматор

Загрузка...

Номер патента: 1418701

Опубликовано: 23.08.1988

Автор: Власов

МПК: G06F 7/50

Метки: накапливающий, сумматор

...с выходов 17 и 19 предыдущего разряда, через элемент ИЛИ 10 поступает в следующий старший разряд сумматора. Таким образом, сквозной перенос проходит в каждом разряде сумматора только через один логический элемент И или ИЛИ и имеет временную задержку, равную, т,е, задержку на одном логическом элементе,После завершения формирования максимального сквозного переноса, равного времени и , где и - число двоичных разрядов сумматора, в третьем такте работы сумматора выполняется формирование результата сложения двух чисел за счет подачи на вход 21 исполнительного импульса. Если в рассматриваемом разряде сумматора код, хранящийся в триггере 15, и сигнал переноса, поступивший из младшего разряда с выхода 18, равны единице или нулю, т.е....

Накапливающий сумматор

Загрузка...

Номер патента: 1418705

Опубликовано: 23.08.1988

Автор: Власов

МПК: G06F 7/50

Метки: накапливающий, сумматор

...и единичном входах триг.гера 11,Из соотношения (1) видно, что разрядный перенос вырабатывается в техразрядах сумматора, в которых триггеры 11 и 12 находятся в единичном состоянии, Потенциал переноса, выработанный в младшем разряде, проходитчерез 1."й разряд только в том случае,если в рассматриваемом разряде триггеры 11 или 12 находятся в единичномсостоянии. При этом потенциал переносаможет распространяться по цепи элементов ИЛИ 1, И 3 или по цепи И 4,ИЛИ 2, И 3.По истечении второго временноготакта, равного времени максимальногосквозного переноса, данного сумматора, выполняется временной такт,завер-,шающий операцию сложения,В период третьего временного такта(С ) обеспечивается сохранение значе"ния потенциала переноса,...

Матричный сумматор

Загрузка...

Номер патента: 1424010

Опубликовано: 15.09.1988

Авторы: Баранов, Шикин

МПК: G06F 11/07, G06F 7/50

Метки: матричный, сумматор

...кодов 7. ц Г, а по другим, то при этом происходит исключение влияния цд склжение выходной информации суммдторд фиэческих отказов, проявившихся в первом цикле.( сПусть в данных кодах 2 и Р ошибки Я-аи 8-аотсутствуют, Тогда оргдн контроля 14 формирует на выхо-,е 47 сигнал Ч д блок 50 управл ция - сигцдл 11 цд вход 40 и сигнал И,с ца первый вход управляющихвходов 37. Под действием сигнала Чу(а код Р - в регистр 19,Управляющий сигнал Бз открываеткоммутаторы 2 и 5. При этом коммутатор 2 коммутирует сигнал 11 со своего первого входа на третий выход,что равносильно преобразованию кода"1" в код "3"В результате данной коммутации навыходах узлов элементов ИЛИ 12 и 13формируются коды соответственно: 2 = (У + 3)во 24 = (У - 1)шос 14=3и Р = 1 На...

Конвейерный сумматор

Загрузка...

Номер патента: 1427359

Опубликовано: 30.09.1988

Авторы: Грицык, Любецкая, Паленичка, Черчик

МПК: G06F 7/50

Метки: конвейерный, сумматор

...ш последовательных чисел, вычисленная относительно числа а; .Таким образом, данный конвейерныйсумматор может быть использован дляскользящего усреднения (сглаживания)последовательности двоичных чисел,т,е. отсчетов сигнала по следующейформуле:ги у,:- Г ашК огде у 1 - результат скользящего усреднения.Когда ш является степенью двойки,т.е, ш = 2 , то операция деления выечислительной суммы на ш соответствуетсдвигу кода суммы вправо на 1 разрядов. Поэтому данный сумматор при наличии элементов задержки (регистров)на ш чисел для задержки а;можетреализовать операцию скользящего усреднения.При реализации операции вычитанияп-ый разряд двух входных шин сумматора является знаковым разрядом.Для конвейерной реализации вычисления суммы ш чисел по...

Оптоэлектронный сумматор

Загрузка...

Номер патента: 1427364

Опубликовано: 30.09.1988

Авторы: Имнаишвили, Кобесашвили, Кожемяко, Лысенко, Натрошвили, Носов, Прангишвили, Саникидзе

МПК: G06F 7/56

Метки: оптоэлектронный, сумматор

...к второй шине питания 339, а аноды шестого 336 и ЗО восьмого 338 фотодиодов подключены кпервому управляющему входу 340 второго одновыходного квантрона 341,второй управляющий электрический вход342 которого подключен к первомууправляющему электрическому входу 103блока 1, Оптический выход 343 квантрона 341 подключен к оптическомувыходу 182 элемента 2-2 И-ИЛИ. Операнды представляются в единично-позицион ном кодУстройство работает следующим образом.На выходы устройства 5-14 и 15-24подаются входные сигналы операндов 4 хо х и у(, у 9 соответственно. Еслина управляющем входе 102 присутствует высокий потенциал, близкий к Енапряжение первой шины питания 330,т.е. выполняется режим "Работа",устройство. готово к работе.Информационные сигналы...

Сумматор речевых сигналов с импульсно-кодовой модуляцией

Загрузка...

Номер патента: 1427584

Опубликовано: 30.09.1988

Автор: Колбасюк

МПК: H04J 13/04

Метки: импульсно-кодовой, модуляцией, речевых, сигналов, сумматор

...сигнал больше другого помодулю, то на выходе блока 5 формируется сигнал "0", по которому знаковый символ из первого входного регистра 1 через блок 4 коммутации записывается в выходной регистр 9, а вблоке 6 и блоке 8 выбирается массивс записанными результатами разностисигналовЕсли один сигнал меньшедругого по модулю, то на выходе блока 5 формируется сигнал "1", по которой знаковый символ иэ второговходного регистра 2 через блок 4 записывается в выходной регистр 9, ав блоке 6 и блоке 8 выбирается массив с записанными результатами разности сигналов.На второй и третий входы блока 6подаются сегментные символы суммируемых слов, На выходе блока 6 формируется промежуточный адрес сегмента,который подается на первые входыблока 8. Символы уровня...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1429108

Опубликовано: 07.10.1988

Авторы: Авгуль, Супрун

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...15 ,младиего переносов соответственно,Сумматор работает следувщим обра-зом.На входы 9-12 подавтся двоичные 2 О переменные х х, хх соответственно. На выходе 13 реализуется логи ,;ческая Аункция Б=-(х, Ю х 1 О+ (х О+ О+ х 1, соответстиувщая сигналу суммы; на выходе 14 - логическая Ьункция 5 Р = х, х, хх , соответствувщая сигналу старшего переноса, на выходе 15 - логическая вункция Г = (х, О+ О+х ) (х С+)хО+ х хС+)х х, соответствувщая сигналу младщего переноса.Значения указанных логических Аункций представлены в таблице,Формула изобретения Четырехвходовый одноразрядный сум 35матор, содержащий первьп, второй и третий элементы СЛОЖЕНИЕ ПО МОДУЛЮ 2,первый и второй элементы И, причемпервый и второй входы первого элемента СПОЖЕНИЕ ПО МОДУЛЮ 2...

Сумматор двоичного кода по модулю два с контролем

Загрузка...

Номер патента: 1429120

Опубликовано: 07.10.1988

Авторы: Дворкин, Монахов, Паремский

МПК: G06F 11/22

Метки: два, двоичного, кода, контролем, модулю, сумматор

...вида неисправности. тояниеэ успели установиться в разные 55 ПослефПосле того как код на входах состояния.,к моменту окончания импульса на выходе формирователян ователя 8) вился и переходные процессы в устрой- Сигнал с выхода формироватф мирователя 8 стве окончились, блокировочньй сигнап импульсов запирает первы элементй элемент с входа элемента И 7 формирователем8 снимается, Низким уровнем с выхода элемента НЕ 18 запрещается прохожде. ние сигнала с генератора 3 импульсов через элементы И-ИЛИ группы 19, а высоким уровнем с управляющего входа19 разрешается прохождение кода с входов группы 9 сумматора йа входы узла 1 сложения по модулю два.Пусть входной код является четным, 1 О тогда по заднему положительному им- пульсу с генератора. 3....

Сумматор по модулю три

Загрузка...

Номер патента: 1432503

Опубликовано: 23.10.1988

Автор: Музыченко

МПК: G06F 7/49

Метки: модулю, сумматор, три

...О О 1 0 0 1 0 0 О 0 О О 0 0 О О 1 1 1 0 0 0 1 0 1 0 О 0 0 0 1 0 1 0 О 0 0 1 0 0 О 1 0 1 0 О 0 0 1 0 1 О 0 О 1 0 1 0 О 0 0 1 0 0 1 0 1 0 0 0 0 1 0 0 О 1 О 1 0 0 О 0 0 1 0 0 0 О 0 1 0 0 1 0 1 О 0 0 0 1 0 0 0,1 0 О 0 О 0 О 0 00 0 1 0 0 1 0 0 О 0 0 0 1 1 1 1 1 0 О 1 О 0 0 0 О 0 0 О 1 1 1 0 0 0 1 1 0 0 0 0 0 0 .1 0 1 0 1 1 О 1 0 0 1 1 0 0 .0 О 0 0 1 0 1 01 Изобретение относится к вычислиТельной технике, может быть испольЗовано при построении систем переДачи и переработки дискретной информации и является усовершенствованием изобретения по авт.св.У 1381488.Цель изобретения - расширение области применения за счет возможноСти использования неприведенных знаений операндов.На чертеже изображена схема сумматора по модулю три. Сумматор по модулю три...

Одноразрядный сумматор

Загрузка...

Номер патента: 1432504

Опубликовано: 23.10.1988

Авторы: Варшавский, Мараховский, Романовский, Цирлин

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...(Х,=1,,= О или Х,=О, У;=1), один иэ транз сторов 1 или 2 открыт и на их истоках имеется низкий потенциал, ко торый, поступая на затвор транзистора 3, закрывает последний. При этом входном наборе один иэ транэ асторов 8 или 9 открыт и на их с оках имеется высокий потенциал, к торый, поступая на затвор транз стора 1 О, закрывает последний,Если единичное значение имеется на обоих входах слагаемых (Х=У=1), на истоках транзисторов 1 и 2 имеется вЬсокий потенциал, который, поступая на затвор транзистора 3, открывает последний, и на его истоке появляется низкий потенциал, который поступает на затвор транзистора 10 и открывает его. При этом транзисторы Ы и 9 закрыты. На выходе 19 переноса сумматор,. формируется логическая функция пере-...

Одноразрядный сумматор

Загрузка...

Номер патента: 1432505

Опубликовано: 23.10.1988

Авторы: Варшавский, Гольдин, Кондратьев, Цирлин

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...обоих слагаемых (х у,=О) на затворе транзистора 12 имеется единичное значение с выхода первого элемента РАВНОЗНАЧНОСТЬ 1, открывающее этот транзистор, и нулевое значение с входа одного из слагаемых через этот открытый транзистор поступает на выход переноса (С;=О) . Если при этом на выходе суммы имеется единичное значение (Б;=-.1), открьгг транзистор 11, но нулевое значение с выхода переноса не пропускается на выход первого элемента РАВНОЗНАЧНОСТЬ диодом 10.Если на входе одного из слагаемых имеется единичное значение, а на входе другого слагаемого - нулевое значение (х =1, у;= О или х;=О, у;=1), на выходе, первого элемента РАВНОЗНАЧНОСТЬ 1 - нулевое значение, которое, поступая на затвор транзистора 12, закрывает его. Если при " этом...