Патенты с меткой «сумматор»
Сумматор сигналов разбаланса измерительных мостовых цепей
Номер патента: 1674164
Опубликовано: 30.08.1991
Автор: Кирюшин
МПК: G06G 7/14
Метки: измерительных, мостовых, разбаланса, сигналов, сумматор, цепей
...параметров справедливы уравнения:Овых = 1 н 1(Й 5+ Б 1), Р) Овцх = (Он 1 - Ои 1) К, (3) Гдв 1 н 1 - тОК В НаГруэКЕ От 1-ГО уСИЛИтЕЛя 31;й 5 - сопротивление резистора 5 нагрузки;й 1 - сопротивление резистора 41 блока 4 в цепи обратной связи 1-го усилителя 31,Он 1 - напряжение неинвертирующего входа 1-го усилителя 31;Он 1 - НаПряжЕНИЕ ИНВЕртИруащЕГО ВХО- да 1-го усилителя 31;К - коэффициент усиления разомкнутого усилителя 31.Очевидно, что(2) и (3) тождественно рав 1 н 1(85+ В 1) = К (Он 1 О н 1) (4) Согласно схемеОн 1=: 1 н 1 В 5;Он 1= 1 н 1(й 5+ 81) - Ор 1, (5) гДе Ор 1 - напРЯжение Раэбаланса 1-й мостовой цепи 21.ПОДСтаВИВ ЗНаЧЕНИЯ Он 1 И Он 1 Из (5( В (4), получимн 1(85+ 81)" Юн 1 Й 5 1 н 1 (В 5 + В 1) - ОР 1 (6)Решив уравнение (6)...
Многовходовой сумматор
Номер патента: 1679483
Опубликовано: 23.09.1991
Автор: Тарануха
МПК: G06F 7/50
Метки: многовходовой, сумматор
...блоков одноразрядного суммирования соединены с соответствующими . группами информационных входов многовходового сумматора, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, в многовходовой сумматор введен блок суммирования, входы которого соединены с выходами блоков одноразрядного суммирования группы, а выходы - с входами накапливающего сумматора, тактовый вход многовходового сумматора соединен с тактовыми входами блоков одноразрядного суммирования группы и накапливающего сумматора,2. Сумматор по и, 1, о т л и ч а ю щ и йс я тем, что, блок одноразрядного суммирования содержит две группы узлов одноразрядного суммирования и выходной узел, выходы которого являются выходами блока, входы узлов одноразрядного суммирования...
Четырехвходовой одноразрядный сумматор
Номер патента: 1683007
Опубликовано: 07.10.1991
Автор: Чижухин
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четырехвходовой
...технике и может использоваться дляпостроения многооперандных быстродействующих арифметических устройств.Цель изобретения - упрощение и повышение быстродействия сумматора.На чертеже представлена функциональная схема сумматора,Сумматор содержит элемент 1, сложе" ния"по модулю два, элемент И 2, четыре 10трехаходовцх элемента ИЛИ - НЕ 3 1-3,4,двухвходовой элемент ИЛ И - НЕ 4, элементИЛИ В, входы 6 1-6.4 для подачи сигналовХ 1, Х 2, ХЗ, Х 4) и выходы 7,1 - 7.3 (для получения сигналов суммы С, первого разряда переноса П 1, второго разряда переноса П 2).Элемент ИЛИ 5 может быть выполнен монтажно. Сумматор работает в соответствии со 20следующими логическими выражениями:С-Х ЯХ 29 ХЗЭХ 4П 2=Х 1 Л Х 2 а ХЗ л Х 4 модулю два, элемент И и...
Сумматор последовательного действия
Номер патента: 1689945
Опубликовано: 07.11.1991
Авторы: Квитка, Короновский, Стратиенко
Метки: действия, последовательного, сумматор
...представлении операндов. Первийрежим обеспечивается подачей единичного сигнала на вход 26 режима работы, а второй - подачей единичного сигнала на вход 25 режима работы.Последовательный сумматор в режимесложения чисел в коде с иррациональным основанием 12 работает следующимобразом,Триггеры 3 и 4 перед началом работы устанавливаются в состояние "0".В каждом такте суммирования на входы17 и 19 сумматора подаются два разряда (начиная с мпадшего и следующегоза младшим) первого операнда, а навходы 18 и 20 - соответствующие разряды второго операнда, причем навходы 17 и .19 сумматора поступаютодноименные разряды четних весов сиррациональным основанием 2, а навходы 18 и 20 - одноименные разрядынечетных весов кода с иррациональнымоснованием...
Последовательный сумматор
Номер патента: 1691835
Опубликовано: 15.11.1991
Авторы: Зимин, Кремез, Роздобара
МПК: G06F 11/08, G06F 7/49
Метки: последовательный, сумматор
...45;+1, 45 н 2. Кроме того, этот сигнал через выход21 проходит на вход соответствующего Т- триггера 53 блока 9 контроля свертки, устанавливая его в "1".По сигналу с входа 13 осуществляется контроль правильности выполнения операции свертки. В случае отсутствия ошибкипри выполнении операции свертки в 1-м разряде блока 7 на выходе элемента И 37 формируется сигнал, который, поступая через выход 21 на вход Т-триггера 53 ь переводит его в нулевое состояние, В случае ошибки в любом из четырех старших разрядов блока7 на выходе 16 формируется сигнал ошибкипорции и формирования и-разрядного кода суммы требуется (и+3) такта работы последовательного сумматора.Пример работы последовательного сумматора при сложении кодов "01001" и "01010"...
Оптоэлектронный сумматор
Номер патента: 1702355
Опубликовано: 30.12.1991
Авторы: Гиоргобиани, Имнаишвили, Натрошвили
МПК: G06F 1/04
Метки: оптоэлектронный, сумматор
...регенеративных оптронах 31 - .37 вторые фотоприемники 17 не открываются, поскольку они не возбуждены с выходов соответствующих элементов ИЛИ-НЕ 51 - 57.Подобным образом записываются единицы в первых шести регенеративных оптронах 121 - 126 ячейки 21. Таким образом, после первого такта в ячейке 11 присутству 1702355 10ет семь единиц, а в ячейке 21 - шесть единиц.Во втором такте высокий уровень сигнала разрешения подается на шину 302, а низкий уровень - на шину 312. В это время единица с оптического выхода 271 первого регенеративного оптрона 121 ячейки 21 подается на десятый оптический вход 221 о ячейки 12. Одновременно с этим семь единиц подаются на оптические входы 221 - 227 этой ячейки с соответствующими выходами 231 - 237 ячейки 1 в, В...
Одноразрядный сумматор
Номер патента: 1702360
Опубликовано: 30.12.1991
МПК: G06F 7/50
Метки: одноразрядный, сумматор
...напряжение на ега эмиттере не превышает 20 д, и база через резистор 23 подключена к положительной шине ЗО источника питания, напряжение которой значительно превышает 20 д,Вследствие этога напряжение на коллекторах транзистора 7 во всех случаях за искгпачением первого близко к потенциалу узла 37 сумматора. В первом из рассмотренных случаев напряжение в указанной точке равно 30 д, чта достаточно для того, чтобы транзисоры 9 и 10 находились в открытом состоянии (переход эмиттер-база транзистора 7 закрыт, база транзистора 8 подключена к положительной шине 30 источника питания через диод 15, резистор 23 и прямасмещенный переход база-коллектор транзистора 7).В этом случае в силу того, что транзисторы 9 и 10 открыты, напряжения на выходах 32...
Контролируемый сумматор
Номер патента: 1702371
Опубликовано: 30.12.1991
Авторы: Дрозд, Карпенко, Клембоцкий, Кравцов, Полин, Соколов, Шипита
МПК: G06F 11/00, G06F 7/50
Метки: контролируемый, сумматор
...элемента ИЛИ 12 поступает сигнал переноса р = а вЯ)(аО+в) с.В контрольном режиме на вход 15 контролируемого сумматора подается сигнал 1,что приводит к разрешению прохождения сигналов с выхода первого триггера 2 через элементы И 3 и 5 на первые входы элементов ИЛИ 8 - 10, установке сигнала "О" на вы 10 ходах первого 4, второго 6 и третьего 7 элементов И. Кроме того, сигнал "1" поступает на нулевой вход второго триггера 14. На временных диаграммах (фиг,2) видно, что при установке контрольного режима на выходах первого 8, второго 9 и третьего 10 элементов ИЛИ появляются соответственно сигналы "1", "0", "0", При поступлении фронта синхросигнала, поступающего на вход 12 синхронизации контролируемого сумматора, происходит регистрация значения...
Накапливающий сумматор
Номер патента: 1702375
Опубликовано: 30.12.1991
Автор: Гусаков
МПК: G06F 11/20, G06F 7/49
Метки: накапливающий, сумматор
...которая попадает на вторые, третьи, пятые, шестые входы элемента И 8 и элемент 9 сложения по модулю два на первых. входах элемента И 8 и элемента 9 сложения по модулю двз, льг.О, поэтому на выходе элемента И 8 лог.О, а на выходе элемента 9 сложения по модулю два лог.1, которая через элемент ИЛИ 10 попадает на счетный вход триггера 11, Тзк как триггер 11 находится в единичном состоянии и на втором входе элемента И 13 лог,1, на выходе этогоэлемента И образуется лог,1, которая, проходя через элемент ИЛИ 12, попадает навход элемента линии задержки 14, на выхоБ де которого также возникает лог,1, задержанная на время л.э.По заднему Фронту сигнала Р 1+г триггер11 перейдет в нулевое состояние и на выходе элемента И 13 образуется лог.О, что...
Последовательный сумматор
Номер патента: 1709298
Опубликовано: 30.01.1992
Авторы: Квитка, Кожемяко, Стратиенко
МПК: G06F 7/49
Метки: последовательный, сумматор
...основанием У 2 работает следующим образом.Для приема первого и второго слагаемых А и В, поступающих на выходы 19 и 20 приема первого и второго операндов и приложенных к вторым входам первого 3 и вто-. рого 4 элементов И, к вторым входам которых по входу 18 прикладывается сигнал разрешения записи длительностью 2 п тактов(2 п-разрядность кода с иррациональным основанием), коды первого и второго операндов младшими разрядами вперед через элементы И 3 и 4 поступают в регистры 1 и 2 сдвига, Вследствие этого в первые и вторые разряды регистров 1 и 2 сдвига записывается информация, соответствующая младшим разрядам, умноженным на (12+ 1), выражений (6) и (7) для представления операндов А и В в коде с иррациональным основанием 12....
Сумматор по модулю к
Номер патента: 1711148
Опубликовано: 07.02.1992
МПК: G06F 7/49
Метки: модулю, сумматор
...+ 2)=(4 + 7, 0 + 11, 3 + 8)для 1=12 (3 3 + 12)=(5+ 7, 1 + 11, О+ 12, 4 + 8) В блоке 3.2 сложения на входах элементов И группы 10,1 реализуются следующие комбинации 13 + 32 индексов выходов узлов 1.1 и 1.2 унитарного суммирования; Выходы элементов И групп 10,3 и 10.5 соединены с входами элементов ИЛИ 11,3 и 11.5 соответственно, выходы которых являются выходами блока 3,2 сложения с индексами=2 и 3 =4.В блоке 3.3 сложения на входах элементов И каждой группы 12 3 реализуются следующие комбинации 13 + 2 индексов выходов узлов 1,3 и 1,4 унитарного суммирования; для 3=1, 3-0 (3 + 12)=(0+ 0)для 1=2, 1=3 (1 +2)=(0 + 3. 8 + 8)Дпя 1=3, 3=4 (13 + 12=(4 + О)для 1=4, 1=.7 (3 + 32)=(4+ 3)для 1=5, 3=8 (3 +2)=-(0+ 8, 8+ О)для 1=6, 1=11 (33 + 12)=(8 +...
Конвейерный сумматор
Номер патента: 1714588
Опубликовано: 23.02.1992
МПК: G06F 7/50
Метки: конвейерный, сумматор
...4 должны поступать сигналы"Лог,О". В течение всех тактов работы конвейерного сумматора в этом режиме на разряды 3,3 первогоинформационного входа 3 и йа разря"ды 4,4 л второго информацион"ного входа 4 должны поступать сигна"лы "Лог.О".ЗОПри подаче на первый вход 6 управления и на второй вход 7 управлениясигнала "Лог.О" конвейерный сумматорработает в режиме сложения прямыхкодов входных чисел.В этом режиме происходит вычисление отдельных сумм ББ каждойпары г,п-разрядных исходных чисел: В 1-й ячейке 2 на (К+-1)-м такте работы происходит вычисление 1-го разряда суммы К-й пары исходных чисел (х=1,п, К = 1,г/2), причем указанное значение сохраняется в ячейках 2 только в течение одного такта.При подаче на первый вход 6...
Контролируемый сумматор
Номер патента: 1714603
Опубликовано: 23.02.1992
МПК: G06F 11/30, G06F 7/50
Метки: контролируемый, сумматор
...что видно из табл.1.Неопределенность начального состояния также не имеет никакого влияния на функционирование неисправного контролируемого сумматора, что видно из табл.20-25, где при различных начальных состояниях моделировалась неисправность типа обрыва Х 2 =О.Элемент 2 задержки служит для задержки сигнала на такт (определяетя как т 2- = т" + т + 2 т" + 2 , где т", г, тл, г - времена задержки соответственно на коммутаторе, сумматоре по модулю два, элементе И, элементе НЕ) частоты генерации, а элемент 3 задержки - для выравнивания времени появления сигнала на входе коммутатора, которое определяется задержкой элемента НЕ 4.Формула изобретения Контролируемый сумматор, содержащий первый и второй сумматоры по модулю два, первый, второй и...
Накапливающий сумматор
Номер патента: 1716505
Опубликовано: 28.02.1992
Автор: Гусаков
МПК: G06F 11/00, G06F 7/49
Метки: накапливающий, сумматор
...изменится, Сигнал Р=1 появитСя на выходе 1-ого разряда какрезультат суммирования в (1-1)-ом разряде с задержкой тл,з., обеспечивающем завершения переходных 8 Ва , Вн 48 нз 81+2 Вн.18 В-2 50 В-зВь, В. Разряды (1+2)-й, 1-й и (1-2)-й в работе не участвуют и состояния Зн 2, 3 и 31-2 не учитываются в результатесуммирования. Если возник сигнал Рн 1 то он попадает не на(1+2)-й, а на(1+3)-вразряд. В результате сумматор сохраняет функционирование при процессов в разрядах накапливающего сум 10 матора, Так как на входе ЧР=О на выходетретьего элемента И 3 образуется лог."0",На выходе Ч =,1 и Рн=1 на выходе второгоэлемента И 2 образуется лог,"1", импульс,образовавшийся на выходе второго злемен 15 та И 2 через четырехвходовый элемент попадает на...
Накапливающий сумматор кодов фибоначчи
Номер патента: 1716523
Опубликовано: 28.02.1992
Автор: Гусаков
МПК: G06F 11/16, G06F 7/49
Метки: кодов, накапливающий, сумматор, фибоначчи
...на выходе элемента И 3, который поступает через элемент ИЛИ 5 на элемент задержки 6.Так как отсутствует перенось 1 из (1 - 1)-го и (1+2)-го разрядов сумматора, на выходе элемента сложения 1 по модулю два сигнал отсутствует, и поэтому на выходе элемента НЕ 9 сигнал "1", на выходе элемента И 10 образуется импульс, поступающий на элемент задержки 11, на выходе которого образуется сигнал коррекции К, поступающий на 0-1)-й разряд сумматора, Далее на выходе элемента ИЛИ 5 образуется импульс, на выходе элемента задержки 6 образуется импульс, являющийся переносом РЬ(+1)-й и (С)-й разряды сумматора, Так как т 6т 11, то сперва образуется сигнал коррекции, а потом сигнал переноса.В случае АГО, ВО, Р=Ри=1 на выходе элемента И 4 образуется...
Последовательный к-ичный сумматор
Номер патента: 1721601
Опубликовано: 23.03.1992
МПК: G06F 7/50
Метки: к-ичный, последовательный, сумматор
...и возбуждаются два его выхода, номер которых соответствует сумме очередныхцифр операндов и переноса из предыдущего разряда, При этом сумматор 3цифр открывается, если перенос отсутствует, а сумматор- если присутствует, Элементы 5 и 6 задержки запоминают на один такт состояние; переноса нет - элемент 5, перенос естьэлемент 6, Процесс суммирования цифрповторяется до суммирования двухстарших цифр Хи " после чеговыполняется пустой такт суммированияс Х, = О и У,( = О для полученляВф(выходного переноса,Предлагаемый сумматор обладает повышенным быстродействием благодаря отсутствию задержки на сложение переноса иэ предыдущего разряда с цифрой суммы или цифрой .одного из операндов.Формула изобретенияПоследовательный К-ичный сумматор, содержащий...
Двоично-десятичный сумматор
Номер патента: 1728859
Опубликовано: 23.04.1992
МПК: G06F 7/50
Метки: двоично-десятичный, сумматор
...2 функций генерации и транзита десятичного переноса, выход 10 суммы тетрадного сумматора 1 первой группы соединен с первым информационным входом тетрадного сумматора 4 второй группы, выход суммы. которого соединен с выходом 1-й тетрады выхода 9 результата двоично-десятичного сумматора, вход 7 переноса которого соединен с входом переноса тетрадного сумматора 4 второй группы и первым входом блока 3 десятичного переноса, выход 12 формирователя 2 функций генерации и транзита десятичного переноса соединен с (+1)-м входом блока 3 десятичного переноса, выход)-го десятичного переноса блока 3 десятичного переноса (1и) соединен с вторым информационным входом тетрадного сумматора 4 второй группы и входом переноса тетрадного сумматора 4+1...
Сумматор логарифмических кодов
Номер патента: 1730619
Опубликовано: 30.04.1992
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: кодов, логарифмических, сумматор
...место, если Х 1Х 2О, Признак переполнения считывается в блоке 19 сложения (в качестве признака переполнения можно взять инверсию старшего переноса) и через элемент И 27 поступает на выход 28, С помощью элемента 29 запрета формируется знак результата,который поступает на выход 30, В элементе И 31 формируется сигнал 1, если оба операнда равны нулю. В элементе ИЛИ 32 формируется признак ЕЗ. Признак ЕЗ = 1, если при выполнении операции сложения (вычитания) оба операнда равны нулю, или если операнды и действительная операция есть операция вычитания, Признак ЕЗ поступает на выход 33,Рассмотрим работу устройства.Пусть необходимо найти алгебраическую сумму аз= а+ а 2, гдеаР 0 и а 2)0, На входы 1, 2 и 3 поступает логарифмический код числа а 1...
Многовходовой одноразрядный сумматор
Номер патента: 1730620
Опубликовано: 30.04.1992
Авторы: Авгуль, Егоров, Супрун
МПК: G06F 7/50
Метки: многовходовой, одноразрядный, сумматор
...реализуются логические функции 1 о, т 1 и 12 соответственно, составляющие двоичный код числа логических единиц, содержащихся во множестве входных сигналов (х 1, х 2, х 3, х 4, х 5, хб) бК =, Х 1 = 412 + 211+ 1 о. 1=1 Логические функции 10, 1 и 12 реализуются сумматором согласно следующим выражениям:- Х 1 .г Х 2 + ХЗ + Х 4 . Х 5 Ь Хб;11 =Х 1 Х 2 ХЗХ 4 Х 5 Хб + Р 2(Х 1, Х 2, ХЗ, Х 4, Х 5, Хб)++ Р 4(х 1, х 2, хз, х 4, х 5, хб);т 2 = Г 4(х 1, х 2, хЗ, х 4, х 5, хб),где функции пороговых элементов 4 и 5 спорогом К (К = 2,4) определяются как 10 Значения реализуемых сумматором логических функций 1 о, 11 и 12 представлены втаблице,Формула изобретенияМноговходовой одноразрядный сумма 15 тор, содержащий два элемента СЛОЖЕНИЕПО МОДУЛЮ ДВА, первый...
Сумматор
Номер патента: 1735841
Опубликовано: 23.05.1992
Авторы: Белоус, Новожилов, Ревинский, Хоменя
МПК: G06F 7/50
Метки: сумматор
...сумматора:8 вв Р 4 СВУ(8Р 9(СЧ(Св)(ЧР,йРЯ (СВУО,УРВЛРвЛ(СМР,( ЯР 9(СЛУСУУР ЛРУЛГ,У РУМРЛУРв(Л (Свв УР 1в С С 4 УСУР 4 Л 4 Л (СУ )У 4 Л(С,Ч Ре)Л 4 ЛРЧР Л (бвхУ )/ 17го по девятый, выход седьмого элемента ИЛИ-НЕ 19 соединен с вторым входом первого элемента ИЛИ-НЕ 13, вторыевходы элементов ИЛИ-НЕ 14-16 с второго по четвертый соединены с выходами элементов ИЛИ-НЕ 20-22 соответственно с восьмого по десятый, вторыевходы которых соединены с выходамиэлементов И-НЕ 1-3 соответственнос первого по третий, выходы шестого30 и седьмого 31 элементов НЕ соединены с входами соответственно восьмого 32 идевятого 33 элементов НЕ,выходы которых соединены соответственно с первым входом одиннадцатого элемента ИЛИ-НЕ 23 и входом десятого элемента НЕ 34,...
Сумматор по модулю чисел ферма
Номер патента: 1737446
Опубликовано: 30.05.1992
МПК: G06F 7/72
Метки: модулю, сумматор, ферма, чисел
...инверсные входы и выходы переноса,Сумматор работает следующим образом.30 Когда старшие разряды обоих слагаемых равны единице, на выходе элемента И2 формируется единица, поступающая навход элемента ИЛИ 5. На выходе элементаИЛИ 5 также появляется единица, которая35 фиксируется в регистре 6 по положительному перепаду тактового импульса, что в соответствии с алгоритмом суммированияявляется достаточным признаком нулевогорезультата суммирования. Когда старший40 разряд одного из слагаемых не равен единице, выход элемента И 2 находится в нулевом состоянии, выход элемента ИЛИ-НЕ 4 также в нулевом состоянии, на входе элемента ИЛИ-НЕ 7 присутствуетлибоустойчи 45 вое состояние единицы, либо устойчивоесостояние нуля в зависимости от...
Сумматор механических перемещений
Номер патента: 1742835
Опубликовано: 23.06.1992
МПК: G06G 3/08
Метки: механических, перемещений, сумматор
...непод.вижными 4 и 5 опорами(15) 517428вдоль оси валика 1 соответственно;1,п,1, И - РасстоЯние от плоскостей, проходящих посредине между подвижными2 и 3 и неподвижнымии 5 опорами соответственно и перпендикулярной оси валика 1, доточки контакта рычага 6с колеблющимся объектом 7;Еп = Г,Гз - среднее значение условного коэффициента трения валика 1 о подвижные опоры 2 и 3;1 Н = Г 4,15 - среднее значение условного коэффициента тре-ния валика 1 о непод Овижные, опоры 4 и 5;Ь - расстояние от оси валика 1 до точки контактарычага б с колеблющимся объектом 7.Из условия равновесия при рабочем ходе подвижного элемента;Р (Т + )Р в 2И + ------ -=М (1) .ап РР (Ь -- )авР й 2+ ----- =И (2)аиХ --- -=М 4; (3)Яе е Я (4)Момент силы Р относительно осиГвалика...
Конвейерный накапливающий сумматор
Номер патента: 1748151
Опубликовано: 15.07.1992
Автор: Зимнович
МПК: G06F 7/50
Метки: конвейерный, накапливающий, сумматор
...выходах суммы группы конвейерного 25 группы 4 соединен со входом второго слага- накапливающего сумматора;емого параллельного сумматора 1. Выходз - последовательность импульсов на п-го элемента 5 задержки суммы группы 4втором тактовом входе конвейерного на- является и-м выходом 13 суммы группы 4 капливающего сумматора; конвейерного накапливающего сумматора,и - последовательность переносов на 30 Конвейерный накапливающий сумматор.выходе параллельного сумматора;,содержит также элемент ИЛИ 14, причемк - последовательность импульсов на, входы 15 и 16 слагаемого и синхронноготретьем тактовом входе конвейерного на- переноса конвейерного накапливающего капливающего сумматора; сумматора соединены соответственно с вхол - последовательность...
Сумматор по модулю три
Номер патента: 1751747
Опубликовано: 30.07.1992
Авторы: Дорожинский, Супрун
МПК: G06F 7/49
...соединены с входами младших и старших разрядов операндов. сумматора, а выход подключен к вторымвходам элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА.На чертеже представлена схема сумматора по модулю три.Сумматор по модулю три содержит дваэлемента ИЛИ 1 и 2, Мажоритарный элемент 3 с порогом два, два элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА 4 и 5, четыре входа6-9, два выхода 10 и 11,Сумматор работает следующим образомСуммируемые операнды Х и У задаютсядвухразрядными двоичными кодами Х=-х 2 х 1,У=у 2 у 1, где х 1, у 1- младшие разряды операндов; х 2, у 2 - старшие разряды соответствующих операндов, т.е. Х=.х 1+2 х 2 и У - -у 1+2 у 2.В соответствии с выбранным модулем 5 Р=З каждый операнд может принимать зна.чения 0 (00) и 2(10). Результатом работы сумматора по...
Оптоэлектронный сумматор
Номер патента: 1753463
Опубликовано: 07.08.1992
Авторы: Кожемяко, Коровина, Лысенко, Мартынюк, Москвичева, Павлюк
МПК: G06E 1/04
Метки: оптоэлектронный, сумматор
...преобразова- входами разряда блока подготовки данных, тель, 1-е входы первого и второго операндов 30 а вторые оптические входы первого и второ- сумматора, гдето= 0,9 - разрядность операн- го элементов 2-2 И-ИЛИ о-го разряда блока дов, подключены соответственно к( + 1)-му подготовки данных связаны с вторым и чети 1+ 11)-му оптическим входам блока подго- вертым входами разряда блока подготовки товкиданных,пятьстаршихразрядовобоих данных соответственно первого и второго операндов связаны соответственно с 35 элементов 2-2 И-ИЛИ блока подготовки Ц + 1)-м и Д + 6)-м О = 0,к 1) оптическими данных,причемпервый,второй, третий,четвходами блока переноса, К-й (К = 1 15) опти- вертый оптические входы)-го разряда блока ческий выход блока...
Последовательный сумматор
Номер патента: 1756882
Опубликовано: 23.08.1992
Автор: Ткаченко
МПК: G06F 7/49
Метки: последовательный, сумматор
...первого и второго опеРандов сумматора, выход первогоэлемента задержки соединен с информационнйм входам второго элемента задержки,выполненного в виде триггера. вход установки которого соединен с входом циклического тактирующего сигнала сумматора ивторым входом второго элемента И, выходвторого элемента задержки соединен с информационным входом третьего элементазадержки, выход которого соединен с пятым входом элемента ИЛИ, выход которогосоединен с выходом сумматора,Недостаток сумматора - узкие функциональные возможности, не позволяющие обнаруживать ошибки в работе. 35Цель изобретения - расширение функциональных возможностей за счет обнаружения ошибок в работе сумматора;Сущность изобретения состоит в технической реализации процедуры Р 1 Рнч...
Сумматор по переменному модулю
Номер патента: 1756884
Опубликовано: 23.08.1992
Автор: Оленев
МПК: G06F 7/50
Метки: модулю, переменному, сумматор
...н и яформационных входов,2.1 -2.п и 3,1-3.п навходы сумматоров 1,1. - 1.п. Код переполне- Сумматор по переменному модулю, сония 8,1 - 8 и поступает на второй вход эле- держащий две группы одноразрядных двоментов И 4,1 - 4,п. На элемент ИЛИ 6 30 ичных сумматоров, группу элементов И иподается сигнал "Запуск сумматора", кото- элемент ИЛИ, причем первые и вторые инрый открывает прохождение кода перепол-формационныевходы одноразрядных двонениячерезэлементы И 4,1 - 4.п на вторые ичных сумматоров первой группывходы сумматоров 5.1 - . 5.п. на первые: вхо-. соединены с входами соответствующих разды которых поступает результат а+ Д 35 рядных значений. соответственно первого иКод Суммы Я = а+ф +р + через втоРого Операндов устройства, вход перевремя...
Сумматор мощности
Номер патента: 1760625
Опубликовано: 07.09.1992
МПК: H03B 7/14
Метки: мощности, сумматор
...волновода два индуктивных штыря и два емкостных винта между ними, а между диэлектрической пластиной и емкостными винтами в Е-плоскости отрезка прямоугольного волновода включен шлейф регулируемой длины.На чертеже схематически показан сумматор мощности в продольном разрезе,Сумматор мощности содержит отрезок 1 прямоугольного волновода, который изогнут по пространственной винтовой линии и установлен коаксиально с высокодоброт 5 10 15 20 25 30 35 40 45 50 55 ным перестраиваемым по частоте цилиндрическим резонатором 2.В промежутке между резонатором 2 и изогнутым отрезком 1 прямоугольного волновода и коаксиально по отношению к ним находится тонкостенный цилиндр 3 с окнами связи 4, которые находятся соосно с отверстиями связи резонатора...
Сумматор по модулю три
Номер патента: 1764050
Опубликовано: 23.09.1992
Авторы: Анкудинов, Зыков, Удинцев, Шипилов
МПК: G06F 7/49
...и старшего разрядов результата сумматора.Использование указанных элементов с соответствующими связями обуславливает уменьшение глубины схемы, приводящее к повйшению быстродействия сумматора по модулю три,На чертеже представлена схема сумматора по модулю три.Сумматор содержит элемент И 1, элемент 2 сложения по модулю два, элемент ИЛИ - НЕ 3, элемент 4 сложения по модулю два, элемент И 5, элементы ИЛИ - НЕ 6, 7, входы разрядов операндов 8-11, выходы разрядов результата 12, 13,Входы элемента И 1 и элемента 2 сложения по модулю два соединены с входами младших разрядов операндов сумматора, входы элемента 4 сложения по модулю два и элемента И 5 соединены с входами старших разрядов операндов сумматора. Входы элемента ИЛИ - НЕ 3 соединены с...
Сумматор по модулю пять
Номер патента: 1765823
Опубликовано: 30.09.1992
Авторы: Анкудинов, Зыков, Удинцев, Шипилов
...второго элемента запрета, выход первого элемента И соединен с четвертым входом четвертого элемента ИЛИ - НЕ и с первыми входами третьего и четвертого элес вторым входом третьего элемента ИЛИ 19, а выход четвертого элемента ИЛИ - НЕ 10 - с первым входом пятого элемента ИЛИ 17, вторым входом которого является выход второго элемента запрета 14. Выход второ го элемента И 11 соединен с четвертым входом четвертого элемента ИЛИ 18. Выход третьего элемента И 12 соединен с третьим входом третьего элемента ИЛИ 19. Выход шестого элемента ИЛИ-НЕ 15. соединен с 10 третьим входом пятого элемента ИЛИ 17, выход пятого элемента ИЛИ - НЕ 13 - с четвертым входом третьего элемента ИЛИ 19,Сумматор по модулю пять работает следующим образом. Схема...