Патенты с меткой «сумматор»
Сумматор по модулю 2 на флюксоре
Номер патента: 178165
Опубликовано: 01.01.1966
Авторы: Генкин, Плтгг, Смирнов
МПК: H03K 19/166
Метки: модулю, сумматор, флюксоре
...входных сигналов, т. е. прикомбинации АВ, магнитное состояние элемента в такте 1, не меняется (фиг. 2,а) и при последующем опросе в такте 12 (подача тока вобмотку 4) на выходноц обмотке сигнал отсутствует,Прц подаче ца вход сигналов АВ импульстока поступает только в обмотку 1, ц элементприходит в магнитное состояние б (фцг. 2).При опросе в такте 1 в, вследствие перемагничивания перемычки 5, ца выходе появляетсясигнал, После опроса флюксор снова приходит в исходное состояние.15 При комбинации сигналов АВ после первоготакта флюксор приходит в состояние в (фиг, 2)и прц опросе перемапшчцвается перемычка б,охваченная обмоткой 3, вследствие чего на выходе есть сигнал.20 Если сигналы А и В поданы одновременно,флюксор приходит в состояние г...
Малоинерционный сумматор длительности электрических импульсов
Номер патента: 190107
Опубликовано: 01.01.1967
Авторы: Бочарников, Комитета, Особое
МПК: G06M 3/06
Метки: длительности, импульсов, малоинерционный, сумматор, электрических
...замкнутого магнитопровода (на чертеже не показан), возбуждаемого обмоткой 7.Во время протекания П-образных импульсов тока по обмотке якорь притягивается к ротору и вращается вместе с ним. Длительность импульсов за определенное время вращения ротора пропорциональна углу тиежд: стрелками и может быть определена по шкале 8. Таким образом, в предлагаемом сумматореосуществляется механическая ждущая развертка каждого импульса вдоль дуги окружности с суммированием отрезков дуг.Работу сумматора можно синхронизировать во времени с датчиком импульсов, если последним является какое-либо развертывающее устройство, считывающее информацию с исследуемой поверхности. Если длительности 10 отдельных импульсов одинаковы, то сумматорможет служить...
Одноразрядный сумматор для системы счисления с основанием минус «два»
Номер патента: 195208
Опубликовано: 01.01.1967
МПК: G06F 7/49
Метки: два, минус, одноразрядный, основанием, системы, сумматор, счисления
...1-го разряда 1-го слагаемого;Ь - цифра т-го разряда 2-го слагаемого; е - 2положительный перенос из младшего разрядав -й; р - отрицательный перенос из младшего разряда в 1-й; Е - положительный переносв старший разряд; Р - отрицательный перенос в старший разряд; С - сумма, получаемая в 1-ом разряде,На чертеже приведена функциональная схе 1 а этого варианта сумматора. Здесь схема 1 две ячейки) осуществляет логические опера и и и пад входными переменнымдает в результатее(а+Ь) 4еская схема 2 (две ячейки) огические операции и и зараЬ 1 е,рный сигнал представлпереноса Р, получаемуюая поступает на записькая схема 4 (две ячейки)ции и и запрет и выт Е=р(а+Ь) 1,который является одновременно функцией переноса (второй канал) и частью логического...
Электронный алгебраический сумматор частоты двух гармонических колебаний
Номер патента: 196112
Опубликовано: 01.01.1967
МПК: H03C 1/52
Метки: алгебраический, гармонических, двух, колебаний, сумматор, частоты, электронный
...на со входом 5 балансного модулятора 1, дваидентичных амплитудных ограничителя 10 и 1(, включспных между собой последовательно через вторичную обмотку дифференциального трансформатора 8 и выходного трансформа 2 о тора 12. Первичная обмотка 18 последнегоподключена к общему выходу И - 15 амплитудных ограничителей 10 и 11, на входы 1 б и 17 которьх поступает суммарный сигнал. Он состоит из высокочастотных колебаний. пода ваемых на вход 5 балансного модулятора 1, иколебаний, снимаемых со вторичной оомоткп трансформатора 8, причем величина амплитуды высокочастотных колебаний должна быть на много больше величины амплитуды коле- ЗО баний, снимаемых с трансформатора 8. В реРедак 1 ор Н, Корченко Заказ 927 О Тираж 535 Подписное ЦНИИПИ...
Одноразрядный двоичный сумматор
Номер патента: 197281
Опубликовано: 01.01.1967
Авторы: Маслов, Московский, Потапов
МПК: G06F 7/50
Метки: двоичный, одноразрядный, сумматор
...предыдущего ра:1- 5ряда Л; 1, разнесенные по тактам Ь, г.,Последовательность поступления в сумматорслаГасх 1 ь 1 х и переноса В тс 1 спие цикла Вычисления ОднОГО 1 зазряда з 10 жет Оыть произБОльНОЙ. 10Ячейка 11 с комис;1 сац;ю 5 шым сердс:пшкомслужит для образования суммы 5 Импульспереноса в следующий разряд Л, снимаетсяс шины 12. На шины 13 и И по такту 1, подВОДЯТСЯ СООТВЕТСТВЕННО ИМПУЛЬСЫ УСТаНОВКИначального состояния и импульсы считывания суммы.Работу сумматора удобно рассмотреть приАг =Лю -- Л; 1 =.По такту гг происходит установка начального состояния сумматора, т. е. по шине 13в ячейку 8 записывается 1, а в ячейку 9 -0. При этом, если в результате предыдущих вычислений в ячейке 9 была записана, то благодаря компенсац 11 онному...
Сумматор импульсов напряжения различнойполярности
Номер патента: 199524
Опубликовано: 01.01.1967
Автор: Фатюшин
МПК: G06F 7/60
Метки: импульсов, различнойполярности, сумматор
...используется преооразователь, который увеличивает вольт-сект ндную5 площадь каждого посседующего импульса.Напряжения источников заряда конденсаторов выбираются разлиныхп по вел;чипе, апреобразователь включается таки.", образом,чтобы его выходное напояженпс /к уве иО :ивало напряжение заряда одного конденсатора, например 4, и уменьшало напряжениезаряда другого конденсатора, Тогда вольтсекупдпые площади мпульсов канала 1 будут равны5 01= (Ст -г (к ) Рс С.а вольт-секундные площади импульсов напр- женпя канала П будут равныа,=(ь - г,) .л,.с.,Прп увеличении потока установки вольтО секундная площадь импульсов напряженияканала 1 возрастает, что соответствует нарастапио потока по восходящей ветви петли перемагничивапия мапштопровода...
Параллельный накапливающий сумматор со сквозным переносом на феррит-транзисторныхячейках
Номер патента: 203320
Опубликовано: 01.01.1967
Автор: Васильев
МПК: G06F 7/50
Метки: накапливающий, параллельный, переносом, сквозным, сумматор, феррит-транзисторныхячейках
...для обращения кода чисел, поступающих на вход сумматора (ячейки 1, 2, 3), триггера на ячейках 4, 5, б, 7 для образования поразрядной суммы по формуле: Кроме того, в состав каждого разряда сумматора входит ячейка сквозного переноса 8 для образования переноса в следующий старший разряд по формуле:5е = с(аЬ + аЬ) + аЬ.Сигнал сквозного переноса подается наклемму 9. С клеммы 10 сигнал сквозного переноса подается на старшие разряды. На 0 клемму 11 подается сигнал подмагничивания,Клемма 12 служит для установки на нульсумматора, Клемма 13 является входом разряда. По клемме 14 производится установка в нуль схем обращения кода, На клемму 15 по дается сигнал считывания обратным кодом, апо клемме 1 б - сигнал считывания прямым кодом.Выход ячейки 10...
Двоичный последовательный сумматор на феррит-диодных элементах
Номер патента: 204685
Опубликовано: 01.01.1967
Авторы: Кравченко, Марчук, Чирков, Шауман
МПК: G06F 7/50
Метки: двоичный, последовательный, сумматор, феррит-диодных, элементах
...ус+ А 1 где Е,. - цифра суммы -го разряда; 55Х УгА - цифры 1-го разряда слагаемых;Х У; - инверсии цифр ко разряда слагаемых;5и 5,. - перенос из -1 и 1 - разряда.605 ги 5,. - инверсия переноса из -1 и с -- разряда,Сумматор образован из двух схем разноименности (элементы 19 - 22 и 23 - 2 б) и схемы образования переносов. 65 Двоичные коды слагаемых поступают на входь 1 Х и У последовательно, начиная с младших разрядов,Если значения складываемых разрядов оооих слагаемых оавны нулю, на входы Х и У импульсы записи пе поступают. Тогда по второму такту:на выходе элемента 19 первой схемы разноименности и на выходе элемента 27 импульсов не будет. В этом случае, если при сложении предыдущих разрядов возник переносе, то от элемента 28 в первом такте...
Параллельный частотный сумматор
Номер патента: 204709
Опубликовано: 01.01.1967
Автор: Мальцеп
МПК: G06F 7/60
Метки: параллельный, сумматор, частотный
...переносов, кото.рые в форме выпрямленных напряжений (помощью детекторов 34, 35) выдаются в точках 3 б и 37,Если же информация поступала на собира.тельные усилители 30 и 31 в точках 27 и 29,то образования переносов не будет.Из всех получающихся промежуточныхФсумм 51, 52 , Зд 2, Зл, Бд сумма 51(точка 32) является непосредстввнно, выходной для младшего разряда результата, а ос.У lтальные - 52 51 5(точка 33) посту.пают на дальнейшую обработку,С целью выявления цифр промежуточныхсумм, равных 1 - 1), что необходимо дляосуществления независимото и упреждающего переносов, частотная информация с выхо.да сумм каждого входного сумматора 7фильтруется с помощью фильтра верхних час.тот 38 или же дифференциальными фильтрами с выходом Ьф (Рф) и...
Параллельный накапливающий сумматор на трехвходовых параметронах
Номер патента: 206168
Опубликовано: 01.01.1967
МПК: G06F 7/50
Метки: накапливающий, параллельный, параметронах, сумматор, трехвходовых
...в третий разряд каждой группы входит три синхронизирующихпараметрона 23.Кроме того, во втором разряде каждойгруппы сумматора имеется параметрон 24,реализующий функцию ИЛИ. Параметроны2, 3, 22 во всех разрядах групп реализуютмажоритарную функцию трех переменных, такую же функцию реализует параметрон 1 впервом и во втором разрядах.В третьем разряде каждой группы параметрон 1 реализует функцию И.При появлении числа на входах 10 - 15 втечение первого периода синхронизации впределах каждой группы производится суммирование без учета переноса из предыдущихгрупп. Если такие переносы появляются, тополученные ранее промежуточные трехразрядные суммы корректируются в последующиепериоды синхронизации. Процесс суммирования заканчивается тогда, когда...
Накапливающий сумматор с фиксацией ошибкипереноса
Номер патента: 208338
Опубликовано: 01.01.1968
МПК: G06F 11/16, G06F 7/50
Метки: накапливающий, ошибкипереноса, сумматор, фиксацией
...14 или 1 б и собирательной схемы 1 б, т, е, линия задержки 18 обеспечивает подачу сигнала на вход соответствующего ему элемента неравнозначности 17 одновременно с ожидаемым поступлением сигнала с выхода соответству ющей собирательной схемы 1 б.Выходы всех элементов неравнозначности 17 подключены ко входу 19 сборки.Перед началом работы в сумматоре может содержаться результат предыдущей опера ции, а триггер 8 находится всегда в нулевом положении. В результате высокий уровень с выхода линии задержки 7 поддерживается на соответствующих входах группы схем совпадения 2. 40Поступление на сумматор числа, которое должно сложиться с его содержимым, сопровождается засылкой импульса на счетный вход триггера 8. Поскольку слагаемые поступают...
Индукционный сумматор
Номер патента: 209066
Опубликовано: 01.01.1968
Авторы: Белов, Ганза, Хом, Ясельский
МПК: G06F 7/46
Метки: индукционный, сумматор
...Слагаемое Хзапомнено на дифференциальном сельсине ДС и определяется положением ротора последнего, а слагаемое Х, введено с помощью поворота ротора сельсина-датчика СД. При вводе следующего слагаемого Х, размыкаются контакты 2 и вновь замыкаются контакты 1. Снова обмотки А и В статора дифференциального сельсина переключаются и сигнал рассогласования, определяемый положением роторов сельсина-датчика СД, дифференциального сельсина ДС и сельсина-трансформатора СТ, компенсируется путем поворота ротора дифференциального сельсина СД двигателем Д Благодаря этому на дифференциальном сель- сине ДС к ранее заполненному слатаемому Хдобавляется сумма (Х 2+Хз) и регулирующий угол поворота его ротора будет пропорционален сумме (Х+Х:+ХД.Далее...
Сумматор по модулю два
Номер патента: 211150
Опубликовано: 01.01.1968
Авторы: Буга, Израйлит, Ленинградска
МПК: H03K 19/20
...полярности (в том числе с напряжением, равным нулю) на выходной обмотке импульсного трансформатора 3 потенциал близок к нулю.Переход эмиттер - база транзистора 8 заперт, ток через резистор 9 равен нулю, и на выходе 10 устройства высокий потенциал.При наличии импульса только на одном извходов (1 или 2) на выходной обмотке импульсного трансформатора 3 возникает импульс напряжения положительной или отри цательной полярности и через один из диодов(6 или 7), эмиттерно-базовую цепь транзистора 8 и один из резисторов (4 или 5) течет ток, отпирающий транзистор, и на выходе 10 схемы оказывается низкий потенциал.15 При этом схема обеспечивает суммирование по модулю два.Схема, показанная на фиг. 2, содержит входы 11, 12, трехобмоточный импульсный...
Феррит-диодный сумматор параллельногодействия
Номер патента: 217722
Опубликовано: 01.01.1968
Авторы: Дмитракова, Иль
МПК: G06F 7/49
Метки: параллельногодействия, сумматор, феррит-диодный
...по одной единице и по две единицы в разрядах, соответственно объединены, Это позволяет значительно упростить устройство.Для построения одного разряда сумматора использован один универсальный элемент на три входа и один простой логический элемент разделения сигналав суммы и переноса.Схема одного разряда предложенного сумматора дана на чертеже.Слагаемые а Ь, подаются на входы 1 и 2, а перенос П, (сигнал считывания) - на вход 3. В зависимости от наличия или отсутствия переноса в предыдущем разряде возбуждается одна из шин считывания входа 3. Выходы универсального элемента соединены определенным образом и поступают на вход простого логического элемента соответствующего разряда и далее на вход 3 универсального элемента следующего...
Феррит-диодный сумматор параллельногодействия
Номер патента: 218519
Опубликовано: 01.01.1968
Авторы: Дмитракова, Иль
МПК: G06F 7/49
Метки: параллельногодействия, сумматор, феррит-диодный
...соответствующие отсутствию и наличию переноса, подключены к входным шинам универсальных логических элементов следующего разряда.Такой сумматор содержит меньшее количество, элементов на разряд и обеспечивает более высокое быстродействие. На фиг. 1 представле блок-схема предложенно фиг. 2 - схема элемента налов суммы и переноса.Запись чисел осуществ на два универсальных разряде, т, е. -ый разряд ступает одновременно н входы универсальных элеСчитывание в этом раз диться с одного из двух версальных элементов еленным образом и пост стого логического элемента лов суммы и переноса 1 П.Анализ таблицы показывает, что отсутствие или наличие переносов из предыдущего разряда приводит к тому, что токовый импульс переноса поступает на верхний или...
Частотно-импульсный сумматор
Номер патента: 219893
Опубликовано: 01.01.1968
Авторы: Бел, Кистрин, Паламарюк
МПК: G06G 7/14
Метки: сумматор, частотно-импульсный
...останется в состоянии 1. Следующий импульс опорной частоты через открытый вентиль сбросит триггер Т. Коэффициент заполнения выходных импульсов триггера Т, в этом случае будет равенК=0,5+ - ,Если к моменту поступления положительного импульса частоты Р, триггер Т находился в состоянии О (фиг. 2, в), первый импульс частоты через схему совпадения СП установит его в состояние 1. Поступление следующего импульса опорной частоты на вход установки О триггера Т будет запрещено схемой совпадения СП закрытой триггером Т,. В дальнейшем схема работает аналогично ранее рассмотренному случаю.На выходе ИДН в этом случаеР,вых - +воОтрицательные импульсы входной частоты (фиг, 2,г) селектором С, будут пропущены на установочный вход триггера Тв...
Троичный сумматор на нараметронах
Номер патента: 219894
Опубликовано: 01.01.1968
МПК: G06F 7/49
Метки: нараметронах, сумматор, троичный
...6 складывается с опорным сигналом а, образуя сигнал с, который, проходя через ослабитель 57, преобразуется в сиг 1нал - с, а последнии не в состоянии запустить2следующие по схеме параметрические элементы 24 и 25. Сигнал Ь на выходе параметрического элемента 7 складывается с опорным сигналом с, образуя сигнал Ь+с, который, проходя через ослабитель 58 и инвертор 48,1 1 -преобразуется в сигнал - Ь+ с, а последний2 2не в состоянии запустить следующий по схеме параметрический элемент 28. Сигнал Ь на вьтходе параметрического элемента 31 складыва 1ется с опорным сигналом - а, образуя сигнал21Ь+ - а, который не в состоянии запустить еле.г,5 115 20 25 30 35 40 45 50 55 60 65 дующий по схеме параметрический элемент 30, Сигнал а на выходе...
Накапливающий параллельный сумматор с запоминанием переносов
Номер патента: 219895
Опубликовано: 01.01.1968
Автор: Левицкий
МПК: G06F 7/50
Метки: запоминанием, накапливающий, параллельный, переносов, сумматор
...незначительному усложнению устройства,Схема сумматора приведена на чертеже,10 Схема содержит триггер 1 со счетным входом, элементы И 2, 3 и 4, тактовую шину 5на ввод слагаемых, элементы ИЛИ б и 7,схему 8 формирования импульсов переноса,элемент 9 задержки, тактовую шину 10 коман 15 ды на запоминание переносов и тактовую шину 11 команды на пропускание импульсов переносов.Схема работает следующим образом.На шины 5 и 10 поступают тактовые сигна 20 лы ввода слагаемого. В случае появления навыходе триггера и схемы формирования импульса переноса последний через элемент задержки 9 и элемент И 3, которые образуюткольцо для регенсрации импульса переноса,25 поступает снова на элемент задержки для выдачи его в следующем такте. После каждоготактового...
Оптико-механический сумматор
Номер патента: 220517
Опубликовано: 01.01.1968
Автор: Смирнов
МПК: G01C 3/30, G01C 7/04, G01D 7/08 ...
Метки: оптико-механический, сумматор
...принципиальная схема сумматора.Лучи света от лампочки 1 направляютсячерез диафрагму 2 на объектив 3 и идут па раллельным пучком на две смежные граниправильного многогранника 4, отразившись от которых падают на грани составного многогранника 5. От граней этого многогранника лучи света идут на объектив 6, цилиндричес кую линзу 7 и собираются в фокальной плоскости 8 объектива 6 в виде двух светящихся пятен в точки а, д. Прп повороте многогранника 4 по стрелке на 9 (фиг. 2) световое пятно из точки Ь смещается в точку с. При даль нейшем повороте многогранника 4 по стрелкееще на 9 световое пятно сместится из точки с в точку а (фиг. 1). При дальнейших поворотах многогранника 4 смещение светового пятна в плоскости 8 от Ь к а...
Параллельный сумматор
Номер патента: 220634
Опубликовано: 01.01.1968
Автор: Зубков
МПК: G06F 7/50
Метки: параллельный, сумматор
...единицы переноса Р, и ее отрицания Р,.В исходном состоянии регистры 13 - 15 выполняют роль элементов памяти, Сигналы на шинах 23 и 34 блокируют возможность поступления на входы всех регистров сигналов, изменяющих их состояние.Сложение в сумматоре производится за два такта.В начале первого такта на шину 1 б подается управляющий сигнал, переключающий регистры 13 и 14 в режим кодово-позиционной схемы. Одновременно (или с некоторым сдвигом во времени в ту или другую сторону, но не раньше начала первого такта) на шину 2 З подается управляющий сигнал, разрешающий поступать на входы регистры 13 и 14 уровней, соответствующих следующим логическим фун кциям (аргументами которых являются сигналы на шинах 17 - 22, 45 и 4 б); функции СВ+ +СВ,...
Сумматор параллельного действия на несколько чисел
Номер патента: 231897
Опубликовано: 01.01.1968
Автор: Кузнецов
МПК: G06F 7/50
Метки: действия, параллельного, сумматор, чисел
...выходы и от О до п.Предлагаемый сумматор работает следующим образом25 Сигналы иа дешифратор 1 поступают навходы слагаемых 1, 4 1 одновременно,Сигнал переноса подается на дешифратортолько по одному входу, номер которого равенчислу единиц переноса. Сигнал с дешифратора30 появляется только с одного выхода, номер которого равен сумме единиц переноса пги единиц слагаемых -ых разрядов. Если сигнал появляется с нечетного выхода, то оп проходит через схему 2 ИЛИ в регистр сумм и одновременно поступает через схему 3 ИЛИ в цепь выхода дешифратора с номером на единицу меньше. Если сигнал появляется с четного выхода дешифратора, то он, минуя регистр, проходит в следующий разряд сумматора как единица переноса и,. Чтобы сохранить равенство между...
Одноразрядный релейный сумматор
Номер патента: 257149
Опубликовано: 01.01.1969
Автор: Величко
МПК: G06F 7/42
Метки: одноразрядный, релейный, сумматор
...и сигнала переноса оз младшего разряда производится на двухобмоточном реле Р, обмотки которого относительно источника питания включены встречно. Обмотка 1 служит для ввода сигнала переноса из младшего разряда, обмотка 11 - сигнала суммы чисел ац 1 т,. Суммировавие сигналов аи 1 тпроизводится диодно-реостатной схемой,257149 ключено. Одновременно появляется сигнал переноса С, который, так как нет сигнала С переходит в старший разряд.При наличии одного из сигналов а или Ь и сигнала переноса С, т = 1, С=0 (если ток в обмотке 1) реле Р оказывается вьпслюченным (происходит перенос в старший разряд). При наличии трех сигналов а, Ьи сигнала переноса реле Р оказывается включенным по обмотке 1 и происходит перенос в старший разряд, так как сигнал...
Комбинационный сумматор
Номер патента: 236858
Опубликовано: 01.01.1969
Авторы: Прангишвили, Телемеханики, Шаипов
МПК: G06F 7/49
Метки: комбинационный, сумматор
...такт) за время т, и являются результатами поразрядного50 сложения согласно следующим трем системамлогических уравнений;для группы5;=Х,У,+Х;У,135 С 1-1.1: Х ДА; 1=О17группы 1, П илп П 1, в зависимости от значения Си Ав первой позиции группы 1.Так как С;=1, А, . - О совпадает созначением С, А, для ьторой группь 1, то зца 11ченце С., Сзи А 2 совпадает со значениеми52 = 1, Сз 1: О и Аг 1=0. АналогПио этомупутем анализа значений переносов С; 1 и А; зна нечетных позициях заполняют остальныечетные столбцы групп 11, 1 и Л, а значениесумм 5, в нечетных позициях групп 111, Ъ и151, переписывают соответственно нечетнымпозициям групп 1, 11 и 11.Рассмотрим определение значений 5;, С;А;,1 группы 111. Значения 5 =- О, 5 зи =-. - .1получают простым...
Двоичный сумматор
Номер патента: 238230
Опубликовано: 01.01.1969
Автор: Абрамов
МПК: G06F 7/50
Метки: двоичный, сумматор
...сумматора, основан 1управлении транзистора по базоной цепям.5 Прп появлении на входах а и 6 (5 п С .)сдинаковых уровней (комбпнацпи 00 плп 1 Цтранзистор Т, (Т,) заперт, п с резистора Йз(Ло) снимается низкий уровень, соответствующий значению 5=0 (5=0),10 При комбинации 00 транзистор Т, (Т,) закрыт по эмиттсрной цепи, а при комбинации 11 - по базовой цепи. Прп появлснпп ня входах а и о (5 и С, ) разных уровней (комбинации 01 или 10 транзистор Т, (Т,) открыт, п15 с резистора Рз (Йо) снимается высокий уро;,с нь, соответствующий значению 5 =- 1 (5 = 0),Если ня входах а и Ь плп 5 п С; появитсяксмопняцпя 11 (два высоких у ровня), то транзистор одного пнверторя С плп 0 будет зя 20 перт, п с коллекторного резистора Р илп Й,знизкий...
Десятичный сумматор
Номер патента: 238231
Опубликовано: 01.01.1969
Автор: Тульский
МПК: G06F 7/50
Метки: десятичный, сумматор
...Е,4 т, Е;+1 -10 соответственно из -й в (+1)-ю тетраду; т, - сигнал ошибки.На вход устройства Х 8 подаются сигналы Х Х, Х Х У 8, У 4, У У Е, и их инверсии, На вход устройства Х 4 подаются сигналы Х, Х Х У 4, У, Уь Е, и их инверсии.На вход устройства Х., подаются сигналы Х, Х УУь Е; и их инверсии. На вход устройства Х, подаются сигналы Х У Е, и их инверсии, На вход устройств Л и 2 подаются сигналы Х 8, Х., Хъ, Хь У, У 4, У, У, и их инверсии, а также Е На вход устройства Л заведен, кроме того, сигнал Е,. На выходе появлгпотся сигналы Е; и и Е;, , которые дают информацию о наличии или отсутствии переноса в стар шую (+1) -ю тетр аду.На вход устройства ЛП заведены сигналы 58, 54, 5, Е; , Е;. Появление на выходе единичного сигнала т,...
Двухтактный сумматор параллельного действия
Номер патента: 238890
Опубликовано: 01.01.1969
Автор: Власов
МПК: G06F 7/50
Метки: двухтактный, действия, параллельного, сумматор
...сумматорах,прои сложении используются цепи, передачи и переноса прямого кода, а код приемного регистра предварительно инвертируется. Для выполнения инвертирования требуется дополнительно ко времени сучммирования еще один временной такт, т. е. операции сложения и вычитания в таких сумматорах выполняются за три временных такта. ЗО238890 Заказ 166210 Ц 111111 Г 1 И Комитета по при Совете Москва, ЦентГипография, пр. Сапунова, 2 счетный, вход триггера 2 и устанавливает его в единичное или нулевое состояние,После передачи начинается распространение потенциала переноса. Потенциал переноса возникает в трех разрядах, где,в триггере приемного регистра хранится код 1, а триггер накапливающего регистра после прохождения импульса передачи...
Й сумматор разнополярных импульсов
Номер патента: 238897
Опубликовано: 01.01.1969
МПК: G06G 7/14
Метки: импульсов, разнополярных, сумматор
...суммируемый импульс запоминается, ина выходе устройства 2 появляется соответствующее запомненное напряжение. Для сведс 10 нця погрешности запоминания до минимальноц величины переключатель 7 устройством 9переводится в верхнее положение, ц разностьнапряжений входного и выходного сигналовпоступает на усилитель б ц затем после усц 15 ленця на устройство 1.Чтобы сравнение напряжения входного цмгульса ц выходного напряжения двухгактиогомагнитного регулирующего запоминающегоустройства происходило за короткие проме 20 жутки времени, переключатели 7 и 8 должныбыть электронными,Запомненное напряжение с выходных резисторов 10 ц 11 устройств 1 ц 2 через переключатель 8, который после первого такта запо 25 мцнанця переводится цз нейтрального...
Двоичный сумматор
Номер патента: 242497
Опубликовано: 01.01.1969
МПК: G06F 7/50
Метки: двоичный, сумматор
...5, включенный в прямом направлении - ко входу схемы б, З 0 через резистор 7 соединенному с коллектором транзистора 1. Выходами суммы 8 и переноса 9 являются соответственно коллекторы транзисторов 1 и 2.Сумматор работает следующим образом, Если все три входных сигнала (два слагае. мых и перенос) равны нулю, то транзистор 1 закрыт, а транзистор 2 открыт. При этом потенциал коллектора транзистора 1 близок к нулю и ток переноса равен нулю. Если хотя бы один входной сигнал отличен от нуля (1, =т), то напряжение на коллекторе закрытого транзистора 1 определяется делителем, состоящим из коллекторной нагрузки и резистора 7, и соответствует единице на выходе суммы. При этом транзистор 2 открыт и ток переноса равен нулю.Если на входе имеется...
Двоичный сумматор
Номер патента: 247620
Опубликовано: 01.01.1969
Авторы: Розенблат, Телемеханики, Цареградский
МПК: G06F 7/50
Метки: двоичный, сумматор
...предлагаемого двоичного сумматора показана на чертеже,Он состоит из разветвленного магнитного сердечника 1, используемого в качестве балансого, который прошит обмоткой подготовки 2, обмоткой считывания 3, входной обмоткой первого числа 4, входной обмоткой второго числа Б, входной обмоткой переноса из младшего разряда б, выходной обмоткой суммы 7 и выходной обмоткой переноса 8. Обмотка 7 имеет по У, витков, выполненных восьмерками на информационных отверстиях 9 - 11, включенных согласно, и 2%, витков на отверстии 12, включенных встречно по отношению к виткам на отверстиях 9 - 11.Сумматор работает следующим образом, Единица и нуль на входе представляются положительным и отрицательным импульсами тока соответственно. Г 1 ричем...
Сумматор на сложном магнитопроводе
Номер патента: 249766
Опубликовано: 01.01.1969
Автор: Титов
Метки: магнитопроводе, сложном, сумматор
...сигналов в обмотках 20 и 21. Таким образом, в отсутствие импульсов, представляющих входные переменные, сигналы навыходе схемы отсутствуют.Шесть управляющих обмоток 22 - 27, по которым подаются импульсы, представляющиесобой три входные переменные х, у, р, их дополнения х 1, у 1, р 1 (на фиг, 2 показан способпрошивки только одной входной обмотки), атакже выходные обмотки суммы 20 и переноса21 прошиваются в соответствии с алгоритмомсуммирования,Схема прошивки входных обмоток обеспечивает для любой комбинации трех переменныхпрохождение всего магнитного потока, возбуждаемого источником потока и пропорциоанального в , через один из восьми рабочих2кернов, Это возможно в том случае, если одновременно с тактовым импульсом возбуждения(в...