Патенты с меткой «сумматор»

Страница 9

Стохастический сумматор

Загрузка...

Номер патента: 744611

Опубликовано: 30.06.1980

Авторы: Добрис, Федоров, Яковлев

МПК: G06F 7/50, G06F 7/70

Метки: стохастический, сумматор

...на чертеже.Она содержит источник 1 двоичнойслучайной последовательности ср (1) =, инвертор 2, блоки ключей3, 4, блок 5 сложения.Выход источника 1 двоичной случай.ной последовательности с р (1) = 4/2соединен с входом инвертора 2 Управляющие входы первого 3 и второго 4блок ключей подключены к выходу744611 20 30 и входу инвертора 2 соответственно,а разрядные входы соединены с разрядными шинами чисел А и 5 соответственно, Выходы первого 3 и второго 4 блоков ключей соединены с входами блока 5 сложения.Блок 5 сложения состоит издвухвходовых элементов ИЛИ (1 - разрядность двоичных чисел А и В ), Поэтомупри поступлении на вход инверторасигнала логический 0 на выходблока сложения передается число А,а при поступлении сигнала логическая1 -...

Комбинационный двоичный сумматор

Загрузка...

Номер патента: 744993

Опубликовано: 30.06.1980

Авторы: Нестерук, Потапов

МПК: H03K 23/00

Метки: двоичный, комбинационный, сумматор

...разрядов Х, У , а,ца третьем выходе - сигналполусуммы М; У ,1 )7; у;, который через 500,7 5 такта поступит ца второй вход второго ЛЗ позиция 4) по каналу 3-4.(.игнвл коцъюцкции со второго выхода пер( (вого ЛЗ по каналу 3 -4 -5 -6 поступает В 811 нцГилятор доменов 11, а с первого выхода первого ЛЗ через тактна первый вход третьего ЛЭ позиция5 ) по каналу 3 -4 - 5, с третьего выц ц ши полусуммы и предьцдушего переносаМ У 1/1,"( У,1 появ 1 вш(йся од -цовреме 1 но ца в.оро,1 ц первом выходахвторого ЛЭпричем исследций 1 сигцал постуцг ца второй Вход третьего ЛЭ (,посля 9 1 где участвует в образованиисигнала переноса Р, в более старшийЪразряд, Я по каналу з -6 -7 - в Яцнигилятор домецовНеобходимо Отметить, что в сос(тветс тВцц с логикой...

Двоично-десятичный сумматор

Загрузка...

Номер патента: 746509

Опубликовано: 05.07.1980

Авторы: Вайсер, Почтарь, Пузакова, Шевченко

МПК: G06F 7/385

Метки: двоично-десятичный, сумматор

...и четвертого элементов И 13 подключены соответственно ко второму,третьему, четвертому и пятому разрядным входам узла ввода переноса 8,первый разрядный вход которого черезэлемент НЕ 12 соединен с первым входом пятого элемента И 13, вторые входы элементов И 13 подключены ко входу переноса узла ввода переноса 8,Входы элементов ИЛИ 15 подуключенык выходам соответствующих элементовИ 13 и элементов запрета 14, а выходы - к выходам узла ввода переноса 8,Входы элемента И 16 и элементаИЛИ 18 соединены с первым и вторымвходами блока Формирования переноса5, третий вход которого подключен куправляющему входу элемента запрета17, вход которого соединен с выходомэлемента ИЛИ 18, Входы элемента ИЛИ19 подключены к выходам элемента И 16и элемента...

Магнитный сумматор

Загрузка...

Номер патента: 746939

Опубликовано: 23.07.1980

Авторы: Гловацкий, Зельдин, Смолов, Шумилов

МПК: H03K 23/00

Метки: магнитный, сумматор

...1 разряд), 20 а сам займет его место в динамической ловушке ДЛи. На этом процесссуммирования заканчивается. Двоичный код суммы определяется состоянием динамических ловушек ДЛ1, ДЛии переносом в и+1 разряд. Как следует из приведенного примера, состояние указанных динамических ловушекследующее: в ДЛотсутствуетЦМД, в ДЛ ЦМД есть и есть ЦМДна выходе и-го разряда сумматора,т.е. единица переноса в и+1 разряд.Таким образом, результатом сложения двух чисел, которые представлены кодами 11 и 11, есть число, представленное кодом 110, что соответствует истине. Кроме того, в каждомразряде сумматора динамическая ловушка результата поразрядного сложения совместно с ее цепями связиобразует элемент, получивший в 40 доменной технике название...

Многоразрядный двоичный комбинационный сумматор

Загрузка...

Номер патента: 764136

Опубликовано: 15.09.1980

Авторы: Бахтинов, Нестерук, Потапов

МПК: H03K 23/00

Метки: двоичный, комбинационный, многоразрядный, сумматор

...3 и 3 перейдут,К д-т Р Раэряды в "рд У второгО операнда, причем в позиции 4 и 4 соответственно,бо е,старшие разряды первого и второго реализуя тем самйм перенос в олее" бперЪйда"поступаютсоответственно на старший (Р)-ый разряд (позиция 4 )Х и У, У , Через 1 5 Гтакта с и ноль на выходе Р-го ОЛЭ(позиция 4),мбмента поступления первого операнда ЦЙД неиспользуемого переноса из нона входы МДКС оба слагаемых сводят- зиции 4 фпо каналу У -6-7-8 фпоступает"ся разряд к разряду на расстояние, в аннигилятор доменов М 1, При наличиидостаточное для взаимодействия цМд в переноса в блее старший разряд цМдОЛЭ их одноименйых разрядов. В тече- иэ позиции 4 выход Р-го ОЛЭупоступаЙие"первого полутакта, прошедшего 40 ет в позицию 1 (вход 1 Р)-го ДЛЭ),с...

Накапливающий двоичный сумматор

Загрузка...

Номер патента: 766017

Опубликовано: 23.09.1980

Авторы: Нестерук, Потапов

МПК: H03K 23/00

Метки: двоичный, накапливающий, сумматор

...2 и 2 ), В результате взаимодействия доменов через три четверти такта в позиции 4 динамических ловушек образуется результат поразрядного суммирования по модулю два, а в позициях 4 и 4 - конъюнкиция содержимого одноименных разрядов, причем в позициях 4" неиспользуемые ЦМД переносов уничтожаются при возбуждении аннигилятора Ч 1 и 40 не нроходят на выходы 5-5 и сумматора, а из позиций 4 ЦМД переносов 1-х разрядов сумматора (и) по входным каналам 1 -2 поступают напервые входы (1-)-х ЛЭ И-исключаю щее ИЛИ, где в течение следующего такта сложения взаимодействуют с результатом первого лоразрядного суммирования по модулю два, находящимся в динамических ловушках 1 Ч, и образуют в них результат второго суммирования по модулю два, а в позициях...

Контролируемый сумматор со сквозным переносом

Загрузка...

Номер патента: 767760

Опубликовано: 30.09.1980

Авторы: Дедулев, Шостак

МПК: G06F 11/28

Метки: контролируемый, переносом, сквозным, сумматор

...14,15 и 16 значений соответственно суммыпереноса и дублированного переноса.Сумматор работает следующим образом.Пусть возникла ошибка в формировании5 И суммы, вызванная неисправностьюузла 4 формирования суммы. Но тогдаона будет обнаружена контролем; так какодиночная ошибка в сумме обнаруживается контролем по четности. Неисправностьузла 7 переноса может привести к воз, никновению как одиночной, так и групповой ошибок в сумме, Но так как при формировании разрядных сумм используются60 6значения раэряцнык переносов, а при предсказании четности суммы - значения дублированнык переносов, то общее число ошибок в разряцак суммы и дублированного переноса всегда нечетно, а следо,вательно, обнаруживается по четности.В этом случае возможны слецующие...

Сумматор с функциональной зависимостью сумм от переносов и с контролем по четности

Загрузка...

Номер патента: 767763

Опубликовано: 30.09.1980

Авторы: Лысиков, Шостак

МПК: G06F 11/10, G06F 7/50

Метки: зависимостью, контролем, переносов, сумм, сумматор, функциональной, четности

...четности, первый и второй . входы которого являются первым и вторым входом устройства, первый, второй и третий выходы блока генерации и транзита переносов каждого разряда соединены соответственно с первым,.вторым и третьим входами блока формирования поразрядной суммы с функциональной зависимостью, четвертый и пятый входы которого являются входами устройства, выход блока формирования параллельного переноса каж 1 дого разряда соединен с шестым входом 767763 4.блока формирования поразрядной суммы сфункциональной зависимостью данногоразряда, с седьмым входом блока формирования поразрядной суммы с функциональнойзависимостью последующего разряда спервым входом сумматора по модулю дваданного разряда и со вторым входом сумматора по...

Оптический сумматор

Загрузка...

Номер патента: 767790

Опубликовано: 30.09.1980

Авторы: Габуния, Менагаришвили, Рухадзе, Чавчанидзе

МПК: G06G 9/00

Метки: оптический, сумматор

...фаз ф 2+ 79 равна суммесдвигов фаз 924Ц 20.Так как при симметричном обрамлении светоделительного слоя разность фаз си-между прошедшими и отраженными пучкамисвета равна величине + Жто положим,Гчто ои-в . - , где у - любое натуральИ гнде число.В оптических клиньях 1, 2 каждый информа пионный световой импульс старшего разряда сдвигается по фазе относительно младшего разряда на величину 1 Е, где Ч - абсолютный сдвиг фазы на ломаной линииаЪСДЕОУстройство работает следующим образом.ОПри отсутствии световых сигналов М.11 Х 1 311 ча постоянно поступающие световые импульсы проходят через совмещающий элемент 5 и. поглощаются третьим просветляющим фильт ром 24. На выходах 29 и 30.сумматора будут отсутствовать световые сигналы, При наличии...

Сумматор механических перемещений

Загрузка...

Номер патента: 773635

Опубликовано: 23.10.1980

Автор: Титаренко

МПК: G06G 3/08

Метки: механических, перемещений, сумматор

...а к другому концу скобыприсоединена пружина 3, Пружина 315 прикреплена к ведущему звену 4, которое сопряжено с ведомым звеном 5.Ведомое звено 5 расположено между не-подвижным и ведущим звеньями 1 и 4 исоединено с задатчиком 6 постоянной на20 груэки. Ведомое звено 5 может бытьвыполнено в виде цилиндра 7 или диска8, а также в взеце ползуна 9. Приводведущего.звена содержит кривошип 10,посредством шатуна 11 и пружин 12 сов 25 диненный с ведущим звеном 4.Упоры 13 на пружине 14 предназначены для ограничения размахов колебаний ведущего звена 4.Работает сумматор механических30 перемещений следующим образом, Посредством привода ведущее звено 4 соверщает колебательные движения, размахи которого подлежат сложению. При движении ведущего звена 4 в...

Сумматор с контролем

Загрузка...

Номер патента: 788108

Опубликовано: 15.12.1980

Авторы: Бугаенко, Корнейчук, Носаль, Савченко, Тарасенко, Торошанко

МПК: G06F 7/50

Метки: контролем, сумматор

...1 (гь 1)-го порогового элмента, выход переноса (+1)-го одноразрядно.го сумматора соединен с четвертым инверснымвходом с весом 2 .го порогового элементаи четвертым входом с весом 2 (+1)-го порогового элемента,На фиг. 1 изображена функциональная схема -го и (+1)-го разрядов сумматора; на фиг. 2 - таблица, поясняюшая работу сумматора.Устройство содержит и одноразрядных сумматоров 1, соединенных последовательно цепями переноса. Входь каждого одноразряд. ного сумматора 1 подключены ко входам соответствуюших разрядов операндов. Ко вхо. дам и выходам каждого -го 1и (1+1)-го 1. (+1) одноразрядных сумматоров подключены два девятивходовых пороговых элемента 2. ы+Ь - значения соответственно -го и (+1)-го разрядов входных операндов;- значение...

Оптоэлектронный десятичный сумматор

Загрузка...

Номер патента: 796845

Опубликовано: 15.01.1981

Авторы: Головань, Грабчак, Демьянчук, Кожемяко

МПК: G06F 7/56

Метки: десятичный, оптоэлектронный, сумматор

...третьего элементаИЛИ соединен с входом ввода слагаемыхразрядной ячейки, а второй вход третьего элемента ИЛИ является вторымвходом разрядной ячейки и соединенсо вторым выходом предыдущей разрядной ячейки, а выход соединен с входом светоизлучателя. На чертеже представлена Функциональная схема оптоэлектронного десятичного сумматора.Сумматор содержит разрядные ячейки 1-3, оптоэлектронный квантующий модуль 4, светоизлучатель 5, модулятор б, оптический выход "перенос" 7, оптоэлектронного квантующего модуляФормула изобретения 4, Фотопреобразователь 8, первый 9,второй 10 и третий 11 электрическиевходы модуля 4, формирователь 12 им-"пульсов переноса, элемент 13 задержки,первый элемент 14 ИЛИ, первый 15 ивторой 16 элементы И, выход 17 старшего...

Комбинационный двоичный сумматор

Загрузка...

Номер патента: 797077

Опубликовано: 15.01.1981

Авторы: Нестерук, Потапов

МПК: H03K 23/00

Метки: двоичный, комбинационный, сумматор

...детально работу КДС можно рассмотреть на примере образования суммы и распространения ЦМД сквозного переноса через К-й разряд сумматора.ЦМД К-х разрядов операндов Хк и Ук через четверть такта поступают на, входы А (позицчя 2) и В (позиция 2 ) (2 К+1)-го ЛЭ И-Исключающее ИЛИ. Если в К-х разрядах операндов присутствуют ЦМД (Хх в -1, У=1), то,испытывая взаимное отталкивание, первый из них через половину такта появится на выходе Д (позиция 3)(2 К+1)-го ЛЭ И-Исключающее ИЛИ (на входе Д К+1-го ЛЭ И-ИЛИ) и вызывает распространение сквозного переноса в более старших разрядах КДС, а второй - на выходе Е (2 К+1) -го ЛЭ И-Исключающее ИЛИ и поступает в аннигилятор 3 доменов. На выходе С (2 К+1) -го ЛЭ И-Исклю-чающее ИЛИ (на входе С 2...

Двухразрядный сумматор в коде”m из

Загрузка...

Номер патента: 798828

Опубликовано: 23.01.1981

Автор: Гуменюк

МПК: G06F 7/50

Метки: двухразрядный, коде"m, сумматор

...входов элементов ИЛИ шифраторов2,8 и 9 соответственно;М - количество единицв кодовом слове;Р - основание системы счисления.Выходы элементов ИЛИ являются выходами соответствующих шифраторов2,8 и 9.Матрицы 4 и 7 представляют собойматрицы многовходоных элементов И(фиг,2). Количество входов элементаИ равно 2 М, Входы элементов И матриц4 и 7 соединены с определенными шинами кодов операндов, согласно выбранному алфавиту. Шины кодов операндов соединены с входами матриц 4 и 7.Диагональные шины, объединяющие выходы элементов И, соответствующиходинаковым результатам (учитываяперенос) сложения, соединены с группами матриц 4 и 7.Блоки 5 и б переноса представляютсобой группы из двух элементов ИЛИ,Р входов одних элементов ИЛИ соединены с 1-ми...

Комбинационный сумматор

Загрузка...

Номер патента: 800992

Опубликовано: 30.01.1981

Авторы: Дербунович, Шатилло

МПК: G06F 7/50

Метки: комбинационный, сумматор

...у которых входы а 3 равны 00 и 11.5 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 Таблица 2 1 0 0 -- 0 0 0 1 1 0 0 0 0 1 0 1 1 0 0 1 1 1 0 1 1 О 1 0 1 1 0 1 1 0 1 1 0 О 1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 О, 1 1 1 1 0 1 0 0 0 0 50 со входами инверсных значении пер .го и второго операндов и входом прмого значения переноса из предыдущего разряда сумматора, входы четвертого элемента И соединены соответственно со входами прямых значений первого и второго операндов и входоминверсного значения переноса из предыдущего разряда сумматора, входы пятого элемента И соединены соответственно со входами инверсного значения 60 первого, прямого значения второгооперандов и входом прямого значенияпереноса из предыдущего разрядасумматора,...

Контролируемый сумматор

Загрузка...

Номер патента: 811261

Опубликовано: 07.03.1981

Авторы: Корнейчук, Моллов, Тарасенко, Торошанко, Цонев

МПК: G06F 11/14, G06F 7/50

Метки: контролируемый, сумматор

...сумматор 1, порогозые элементы 2 и 3. Веса входов порогового элемента 2 равны +1, +1, +1, - 1, - 2, причем входы его с весом +1 соединены с входами операндов а, и б; переноса Р; -го разряда, вход с весом - 1 подключен к выходу суммы 5 а вход с весом - 2 - к выходу переноса Р; одноразрядного сумматора 1 -го разряда, Веса входов порогового элемента 3 равны - 1, - 1, - 1, +1, +2, причем входы его с весом - 1 соединены с входами операндов а, и Ь; и переноса Р;, -го разряда, вход с весом +1 подключен к выходу суммы 5;, а вход с весом +2 - к выходу переноса Р, одноразрядного сумматора 1 -го разряда,Выходы пороговых элементов 2 и 3 всех разрядов соединены с входами мцоговходового элемента ИЛИ 4, выход которого является контрольным выходом...

Параллельный накапливающий сумматор

Загрузка...

Номер патента: 813416

Опубликовано: 15.03.1981

Авторы: Кушнер, Михайличенко

МПК: G06F 7/50

Метки: накапливающий, параллельный, сумматор

...четных разрядов, элемент 5 задержки, шину 6 управления сложением, входы 7 нечетных и 8 четных разрядов слагаемого, вторые элементы И 9, элемент 10 задержки и шину 11 управления сдвигом.При подаче сигнала на шину 6 сумматор производит сложение числа, записанного в триггерах 1 сумматора, и числа, поступающего на входы 7 и 8 сумматора, Сложение производится аналогично основному изобретению.При выполнении сдвига короткий импульс подается на шину 11 управления сдвигом и, пройдя через элементы И 9 и ИЛИ 2813416 Формула изобретения Составитель В. БеТехред А. БойкасТираж 745 кин Редактор А. НеурскЗаказ 285/61ВНИИ в орректор О. Билакодписное дарственного комитета СССРизобретений и открытийЖ - 35, Раушская наб., д. 4/5нт, г. Ужгород, ул,...

Сумматор п-разрядных комплексныхчисел

Загрузка...

Номер патента: 817699

Опубликовано: 30.03.1981

Авторы: Трубицын, Цупрев

МПК: G06F 7/49

Метки: комплексныхчисел, п-разрядных, сумматор

...при отсутствии НЦ.Процесс формирования разрядов повторяется до получения суммы.На основании описанного алгоритма сложения комплексных чисел время сложения определяется по формуле К 2 1+Мв+8 где с =- длительность протцедуры"сло 3 жения операндов видаНЦ.НЦ.НЦ,НЦ.НЦ.НЦ.+ 111111111111111111 - 1-ый операнд 011011011011011011 - 2-ой операнд 000000000000000000 - сумма; й 2= ст (и+8) - длительность процедуры сложения при отсутствии(5) лиал ППП "Патентф,Ужгород,ул.Проектная на одноразрядные сумматоры и складывается с их содержимым, при этом формируются новые коды: поразрядного сложения и переносов.Через и+В/2 раз процесс сложения оканчивается и по сигналу УЗ полученная сумма передается в регистр 4.Выходы блока 5 синхронизации соединены с...

Обратимый п-разрядный сумматор

Загрузка...

Номер патента: 824204

Опубликовано: 23.04.1981

Авторы: Евдокимов, Лисник, Морозовский, Пивен, Пухов, Стасюк

МПК: G06F 7/50

Метки: обратимый, п-разрядный, сумматор

...подсоединены к выхс;ам вторых сумматоров 2 по модулю два и через первый или второй элемент задержки - к полюсам слагаемых одноразрядных сумматоров 1 и первым входам соответствующих первых сумматоров 2 по модулю два. Выходы элементов И 4 каждого разряда соединены со вторыми входами соответствующих первых сумматоров по модулю два последующего разряда.Выход переноса каждого одноразрядного сумматора 1 подключен к третьему входу последующего разряда одноразрядного сумматора 1.Работу обратимого и-разрядного сумматора поясним на примере опредеч, ч ч ления суммы 5=а+Ь первой а=5-Ь и второй Ь=ь-а разрядностей чисел 5, а, Ь, представленных в разрядной формелч Я: ьО-п с1 е 111 При этом в обратимом п-разрядном сумматоре сумма реализуется на...

Полный троичный сумматор

Загрузка...

Номер патента: 826342

Опубликовано: 30.04.1981

Автор: Саакян

МПК: G06F 7/49

Метки: полный, сумматор, троичный

...6-8 - третий переключатель тока, транзисторы 9-11- четвертый переключатель тока, транзисторы 2-14 - пятый переключатель тока, транзисторы 15-17 - шестой переключатель тока, транзисторы 18- 20 - седьмой переключатель. тока. Эти переключатели тока в совокупности образуют трехуровневый переключатель тока, в котором первый переключатель тока (транзисторы 1 и 2) образует первый уровень, второй и третий переключатели тока (транзисторы 3-8) образуют второй уровень, четвертый, пятый, шестой и седьмой переключатели тока (транзисторы 9-20) образуют третий. уровень ТранзИсторы 21-24 являются выходными. Сумматор содержит также питающие регуляторы 25-28, диоды Шоттки 29-43, развязывающие диоды 44-47, резистор 48, а также транзистор 49, диод 50,...

Двоичный сумматор

Загрузка...

Номер патента: 839062

Опубликовано: 15.06.1981

Авторы: Мельников, Прохоров

МПК: H03K 23/00

Метки: двоичный, сумматор

...в центр сумматора и попадает на группу аппликаций 2. Под действием локального градиента поля смещения, создаваемого шеврон- ными аппликациями 2 разной ширины, ЦИЦ перемещается в вертикальном направлении в сторону шеврона, имеющего1 большую ширину, т.е. в канал 4, выход которого. является выходом полной суммы 5. 10 15 20 25 30 35 Работа сумматора в режиме с переносом осуществляется следующим образом (фиг.З).Особенностью этого режима является то, что в случае, когда оба операнда равны нулю, т.е. в каналах 3 и 4 ЦМД-операндов отсутствуют. ЦМД-переноса под действием локального поля смещения, образованного в результате разницы в площадях аппликаций круглой Формы и соседней с ней аппликации в группе 2, переходит в канал 4. Символически...

Параллельный сумматор кодов фибоначчи

Загрузка...

Номер патента: 840891

Опубликовано: 23.06.1981

Авторы: Козак, Лужецкий, Оводенко, Соляниченко, Стахов

МПК: G06F 7/49

Метки: кодов, параллельный, сумматор, фибоначчи

...первого регист.ра 1 к минимальной форме с учетомсодержимого второго регистра 3, Условие свертки для 1-го разряда первого регистра 1 " наличие нуля в нем,единицы в (1-1) и (1-2)-м разрядахпервого регистра 1 и нуля в 1-м разряде. второго регистра 3. Если в 1-м разряде второго регистра 3 находится единица, а в 1;м разряде первого регистра 1 - нуль, посредством блока элементов И 4, происходит перезапись единицы из 1-го разряда второго ре-. гистра 3 в 1-й разряд первого регистра 1. При этом 1-й разряд второгорегистра 3 устанавливается в нуль.Процессы приведения к минимальнойформе содержимого первого регистра 1 и перезапись единиц из разрядов второго регистра 3 в соответствующие разряды первого регистра 1 продолжаютсядо тех пор, пока...

Оптоэлектронный десятичный сумматор

Загрузка...

Номер патента: 840895

Опубликовано: 23.06.1981

Авторы: Головань, Грабчак, Кожемяко, Мартынюк, Стахов

МПК: G06F 7/56

Метки: десятичный, оптоэлектронный, сумматор

...Кроме того,разряд содержит шины 10 и 25 установки в единичное состояние соответственно оптоэлектронного модуля 4и 5, Оптроны 41 оптоэлектронныхмодулей 4 и 5 одного разряда последовательно оптически связаны поединичным входам 37 и 38, Первый вход 37 первого оптрона 41 оптоэлектроннога модуля 4 оптически связан свыходами б и 12 соответственно первого светоизлучателя 7 и первогоблока 9 памяти младшего разряда,а вход 38 первого оптрона 41 оптоэлектронного модуля 5 - с выходами22 и 26 соответственно второго светоизлучателя 23 и второго блока 11памяти младшего разряда. Каждый регенеративный бистабильный оптрон 41снабжен световой индикацией возбужденного состояния,Устройство работает следующим образом. В начальный момент времени на вход...

Комбинационный сумматор

Загрузка...

Номер патента: 849207

Опубликовано: 23.07.1981

Авторы: Ведерников, Мальщукова

МПК: G06F 7/50

Метки: комбинационный, сумматор

...группы .узла 4, зходы .другой группы которогосоединены с выходом сумматора 2 помодулю два и входом 19 инверсии переноса в данный разряд (0). Выходсумматора 2 и выход, узла 4, которыйявляется выходом 20 переноса (С ) впоследующий четный разряд 8 сумматора, соединены с входами одной группы элемента 7 2 И-ИЛИ-НЕ, входы другойгруппы которого подключены к входу19 и выходу элемента 6 НЕ, вход которого соединен с выходом сумматора2, на выходе 21 формируется значениесуммы данного разряда (5.).Входы сумматора 9 соединены с входами 22-25 инверсных и прямых значений операндов соответствующего разряда сумматора (а 1, Ь 1,Входы 24 и 25 прямых знадов.соединены с входамиузла 11, входы другой гр соединены с выходом сумматора 9 ивходом 26 переноса...

Сумматор по модулю

Загрузка...

Номер патента: 855659

Опубликовано: 15.08.1981

Автор: Червяков

МПК: G06F 7/72

Метки: модулю, сумматор

...чисел А и В по модулю пять, выходные обмотки 6-10 ферритовых сердечников результата суммы чисел при одинаковых знаках чисел А и В; выходные обмот" ки 11-15 ферритовых сердечников резу льтата суммы порядка при разных знаках порядков чисел А и В; выходнуюобмотку 16, вырабатывающую признакпереполнения при одинаковых знакахчисел А и В; выходную обмотку 17определения знака результата суммычисел при условии, что абсолютнаявеличина числа А больше, чем абсолютная величина числа В или при равенстве абсолютных величин чисел А и В; входные регистры 18 и 19 хранения соответственно чисел А и В в коде 1 из в; вход 20 "Операнды+", вход 21 Операнды-", вход 22 "А+В"; вход 23 "А-В+"; первую группу элементов И 24 для формирования зна 0 5 20 25 30 35...

Двоичный сумматор

Загрузка...

Номер патента: 857976

Опубликовано: 23.08.1981

Авторы: Мингалеев, Пластун

МПК: G06F 7/50

Метки: двоичный, сумматор

...что на этотвход во время тактового импульса третьей фазыкаждого такта подается сигнал, т, е. при от.сутствии импульсов на шинах Х 1 и Х 2 троичныйэлемент 3 является генератором сигналов отри.цательной полярности,Рассмотрим работу двоичного сумматорана примере суммирования двух положительннхчисел 3 и 6. Первое слагаемое, число 3, вдвоичной системе счисления представляется по.ложительными сигналами в первом и второмразрядах, Второе слагаемое, число 6, представляется отсутствием сигнала в первом разряде иположительными сигналами во втором и третьем разрядах,Положительный сигнал первого разряда пер.вого слагаемого подается на вход 1 первойгруппы элементов 1 и 3, при этом передаетсясигнал на вход 1 второй группы элемента 3(фиг. 1 и...

Блочно-тросовый сумматор пишущих машин

Загрузка...

Номер патента: 867683

Опубликовано: 30.09.1981

Авторы: Бородин, Пеньков

МПК: B41J 7/64

Метки: блочно-тросовый, машин, пишущих, сумматор

...неподвижный блок 19 укрепленна барабанчике 20 со спиральной пружиной внутри и со шкивом для крепления и наматывания троса 17 снаружи.Трос 21 (так же, как и трос 17)проходит через аналогичную последовательность подвижных и неподнижныхблоков, образуя блочно-тросовый сумматор разомкнутого типа для вывода взону печати требуемого ряда лИтер сферического литероносителя. Конец троса 21 закреплен на подпружиненномшКине 22, расположенном над барабанчиком 20 концентрично ему.Устройство работает следующим образом,Постоянно вращающийся шлиценойприводной вал 1 вращает шлицевую втул ку 2 независимо от положения кареткипишущей машины. В свою очередь втулка 2., вращаясь относительно стенок 3каретки, постоянно вращает левое иправое зубчатое колесо 4....

Сумматор в коде “м из n

Загрузка...

Номер патента: 873238

Опубликовано: 15.10.1981

Автор: Гуменюк

МПК: G06F 7/49

Метки: коде, сумматор

...1 соединены с выходными шинами 5 устройства. Первая группа входов регистра 1 соединена со входной шиной установки 6 устройства; 60 являющейся шиной предварительной установки в 11 всех триггеров регистра 1, вторая группа входов ре гистра 1 соединена с выходами шифратора 2, выходы матрицы 3 сложения соединены со входами шифратора 2и блока переноса 4, входы матрицы 3соединены со входными шинами 7 и 8устройства,Регистр 1 представляет собой группу из Ю триггеров, единичные входы которых образуют первую группу входов регистра 1, а нулевые - вторую группу входов регистра 1. фЕдиничные выходы триггеров образуют группу выходов регистра 1. Шифратор 2 это группа из Н многовходовых элементов ИЛИ, входы которых соединеныс определенными входами...

Одноразрядный полный двоичный сумматор

Загрузка...

Номер патента: 877525

Опубликовано: 30.10.1981

Автор: Фурсин

МПК: G06F 7/50

Метки: двоичный, одноразрядный, полный, сумматор

...выходы первого и четвертого элементов И-НЕ соединены со входами седьмого элементаИ-НЕт выход которого соединен с выхо"дом переноса сумматора 2.Недостатком этого сумматора является относительно большое количествооборудования,Как известно 13 , некоторые систе.мы элементов позволяют получать дополнительные логические функции путемобъединения выходов элементов с помо;НЕ, второй выхоц первого элементаИ-НЕ и выход третьего элемента НЕсоединены со входами четвертого псевдоэлемента И, выход которого соединен со вторым входом второго элементаИ-НЕ и входом .четвертого элементаНЕ, второй выход второго элеменгаИ-НЕ и выход шестого элемента ПЕсоединены со входами пятого псевдо элемента И, выход которого соединенс выходом суммы сумматора,Формула...