Патенты с меткой «сумматор»

Страница 12

Накапливающий сумматор

Загрузка...

Номер патента: 1043638

Опубликовано: 23.09.1983

Автор: Власов

МПК: G06F 7/50

Метки: накапливающий, сумматор

...регистр, приемный триггерный регистр, элементы И и ИЛИ, причем н каждом разряде сумматора единичный выход триггера приемного регистра подключен к первому входу перного элемента И, второй вход которого соединен с выходом первого элемента ИЛИ, первый вход ко-бО торого соединен с нулевым выходом триггера накапливающего регистра, а второй вход подключен к входу перено- са из младшего разряда сумматора, выход первого элемента И соединен с ны-б 5 ходоМ переноса в старший разряд сумматора, счетный вход триггера накапливающего регистра соединен с выходом второго элемента ИЛИ, первый вход которого подключен к выходу нто. рого элемента И, а второй вход - к выходу третьего элемента И, первый вход третьего элемента И соединен с первой шиной...

Одноразрядный сумматор

Загрузка...

Номер патента: 1043641

Опубликовано: 23.09.1983

Авторы: Глоба, Рогозов, Самойлов, Черных

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...соединены с выходом суммы м сумматора, первый коллектор четвертого многоколлекторного и-р-п транзистора соединен с базой 55 первого и-р-п транзистора, второй коллектор четвертого многоколлекторного и-р-и транзистора соединен с выходом переноса сумматора, а входами сумматора являются базы перво О го, второго и третьего многоколлекторных и-р-и транзисторов 1 .Недостатком известного устройства является ограничение функциональных воэможностей, что выража ется в невозможности осуществления операции вычитания.Цель изобретения - расширение функциональных воэможностей одноразрядного сумматора за счет осуществления операции вычитания.Укаэанная цель достигается тем, что одноразрядный сумматор содержит третий, четвертый, пятый и шестой...

Сумматор в коде “м из n

Загрузка...

Номер патента: 1051533

Опубликовано: 30.10.1983

Авторы: Гуменюк, Сиверская

МПК: G06F 7/49

Метки: коде, сумматор

...соединены соответственно с управляющим входом 13 состояния и выходом 14 управления инверсией устройства. Регистр 1 представляет собой группы из Й триггеров, единичные вхо ды которых соединены с первой груп. - пой входов регистра 1, а нулевые вхо" ды .образуют вторую группу входов регистра 1. Выходы триггеров образуют группу выходов регистра 1. 25 Шифратор 2 представляет собой груп" пы из М многовходовых элементов ИЛИ, входы которых соединены с определенными входами шифратора 2, согласно выбранному алфавиту. Результат операции шифруется в коде противо,положном (по уровням напряжений) коду М из К. Количество входов элементов,ИЛИ 1=Мр/й, где р - основание системы счисления. Выходы элементов ИЛИ являются выходами шифратора 2....

Одноразрядный адаптируемый четверичный сумматор

Загрузка...

Номер патента: 1053102

Опубликовано: 07.11.1983

Авторы: Гурьянов, Козюминский, Кравченя, Мищенко, Терешко

МПК: G06F 7/50

Метки: адаптируемый, одноразрядный, сумматор, четверичный

...схема устройства.Устройство содержит информационные входы 1-29, на которые поступаютсигналы Х 1-Х 5 либо их инверсии, приэтом Х 1 и ХЗ. являются старшими,разрядами четверйчных цифр операндов,Х 2 и Х 4 - младшими разрядами четве ричиых цифр операндов, Х 5 - сигналпереноса из предыдущего четверичногоразряда,На управляющие входы 30-37 устройства в соответствии с алгоритмом функционирования в зависимости от состояния устройства - исправное или одно из неисправных) поступают сигналы 65 Х 1-Х 5 либо их инверсии, либо констан-,ты "0" или "1".Устройство содержит также выходы38-45, причем выходы 38-40 являютсявыходами, с которых снимается четверичная цифра суммы, а с выходов 41-45снимается сигнал переноса в следующий четверичный разряд,...

Сумматор в коде “м из

Загрузка...

Номер патента: 1053103

Опубликовано: 07.11.1983

Авторы: Гуменюк, Сиверская

МПК: G06F 7/49

Метки: коде, сумматор

...блока 8 управления соединены соответственно с первой уп,равляющей шиной 16 состояния и второй я управляющей шиной 17 установки сумма" тора, четвертый и пятый выходы блока 8 управления соединены соответственно с первым выходом 18 управления резуль.татом операции и вторым выходом 19 управления инверсией сумматора,Регистр 1 результата представляет собой группу из М триггеров, единичные входы которых образуют первую группу входов, а нулевыевторую группу входов регистра 1 результата, Единичные выходытриггеров образуют группу выходов регистра 1 результата.Матрица.2 коррекции переноса и дополнительная матрица 3 коррекции переноса представляют собой прямоугольные матрицы элементов И, каж-. дый из которых имеет по три входа. Такая матрица...

Сумматор

Загрузка...

Номер патента: 1053114

Опубликовано: 07.11.1983

Авторы: Дигун, Шкиль

МПК: G06G 7/14

Метки: сумматор

...через многоуровневый компарратор связан с входом цифроуправляемой проводимости и с входом цифрового сумматора, шины задания порядков, слагаемых соединены с входами вычитателя и через ключи с другим входомцифрового сумматора 2 .Недостатком известного устройстваявляется неоднозначность работы приравенстве порядков входных сигналови ограничение числа слагаемых двумя. ЗрЦелью изобретения является повышение точности и расширение областиприменения за счет суммирования произвольного числа слагаемых. Цель достигается тем, что сумма- тор, содержащий .операционный усили= . тель, в цепь обратной связи которого включена цифроуправляемая проводимость, многоуровневый компаратор, через который выход операционного 40 . усилителя, являющийся...

Сумматор по модулю три

Загрузка...

Номер патента: 1057941

Опубликовано: 30.11.1983

Авторы: Кочнев, Стеценко, Шароватов

МПК: G06F 7/50

Метки: модулю, сумматор, три

...Сигнал навыходеэлемента 00+1 0 0 0 + 0 01 0 О0 0 + 0 0 +1 0 0 +1 0 ф + 0 О О + + О +О + М " 1 1 +1 В табл. 1 представлена работа троичного логического элемента. 30+1 Таблица О ф 0 0 + 0 Сигнал элемента на входе Сигнал на выходеэлемента Суммирующий+ о о 0 О О 0 О О 0 0 О 0 0 0 0 0 0 0 0 0 О 0 0О + 0,0 +1 0 О Сигнал элемента на входе пеевте и еее Суммирующим ВычитающииГТ 0 О + Ы О ОФ 1057941Продолжение табл. 1 Продолжение табл. 1 Сигнал навыходеэлемента Сигнал навыходеэлемента Сумм 1О О О ф О ф О+ +1 О +ч++ 41 +1 ф + + От т е е ее т еа ееет ттт ттт т,т 15 Сумматор по модулю три работаетпотактно (Фиг, 2), система тактовыхимпульсов - трехФазная (сигналы 517, при этом каждый разряд очередногцетырехразрядного числа поступает с 20...

Конвейерный сумматор

Загрузка...

Номер патента: 1067499

Опубликовано: 15.01.1984

Автор: Козлов

МПК: G06F 7/50

Метки: конвейерный, сумматор

...г. ужгород,иал ППП роектная,Конвейерный сумматор содержит входные шины 1 и 2, суммирующие ячейки 3, выходную шину суммы 4 и выход переноса 5. Суммирующая ячейка 3 содержит входы б и 7, выходы суммы 8и переноса 9 и состоит иэ полусум матора 10 и тактируемых элементов памяти 11 и 12.Конвейерный сумматор построен по системе строка-столбец. Элементы памяти, входящие. в ячейки 3 и пред ставляющие собой, например, Ъ -триггеры, служат для запоминания на вре= мя одного такта результата суммирования по модулю два 81 и переноса РЯ , где символы 1 иоэнача ют соответственно порядковый номер строки при отсчете снизу, начиная с самого младшего разряда, и порядковый номер столбца при отсчете слева.20Ячейки, расположенные выше диагонали ьв,...

Комбинационный сумматор

Загрузка...

Номер патента: 1078426

Опубликовано: 07.03.1984

Автор: Цирлин

МПК: G06F 7/50

Метки: комбинационный, сумматор

...дуГцего разряда сумматора, выход четвертого элемента ИЛИ соединен с четвертымивходами пятого, шестого и восьмого элементов 11, с выходом инверсного значения суммы сумматора и с первым входом одиннадцатого элемента И, второй и третий входы которого соединены соответственно с выходом второго элемента ИЛИ и с входом инверсного значения переноса из предыдущего разряда сумматора,1 О 20 ет увеличения числа входов индикатора окончания переходных процес -сов, а следовательно, и его усложнения, Наконец, наличие у сумматора входа, подключенного к входувсех его элементов И, также усложняет конструкцию сумматора.Цель изобретения - упрощение комбинационного сумматора,,Для достижения поставленной цели комбинационный сумматор, содержащий в каждом...

Сумматор кодов с иррациональным основанием

Загрузка...

Номер патента: 1083182

Опубликовано: 30.03.1984

Авторы: Лужецкий, Стахов, Черняк

МПК: G06F 7/49

Метки: иррациональным, кодов, основанием, сумматор

...первым входом первого элементаИЛИ корректирующего узла, выход которого соединен с первым вхрдом одноразрядного сумматора того же разрядапервый вход второго элемента И корректирующего узла соединен с выходом переноса одноразрядного сумматора (-1)-го разряда, первый вход второго элемента ИЛИ корректирующего узла соединен с первым входом первого элемента И корректирую,щего узла, а его выход подключен к второму входу одноразрядного сумма3182 1Сумматор (фиг.1) содержит входы1-4 первого слагаемого, входы 5-8второго слагаемого, корректирующиеузлы 9-12, одноразрядные сумматоры13-16, непосредственно выполняющиеоперацию суммирования, элементы НЕ17-20, элементы И 21-24, служащиедля формирования сигналов запретараспределения переноса со стороны0...

Накапливающий сумматор

Загрузка...

Номер патента: 1087988

Опубликовано: 23.04.1984

Авторы: Лубянов, Сазонов

МПК: G06F 7/50

Метки: накапливающий, сумматор

...задержки, причем прямойвыход счетного триггера являетсявыходом суммы данного разряда сумматора и подключен к первому входуэлемента И, выход которого черезэлемент задержки соединен с выходомпереноса из данного разряда сумматора, второй вход элемента Л соединен со счетным входом счетноготриггера и выходом элемента ИЛИ,входы которого соединены со входомпереноса в данный разряд и входомоперанда устройства, нулевой входсчетного триггера соединен с шиной 30,сброса сумматора 23.Схема такого накапливающего сумматора является наиболее простой,Однако при реализации составляющих, ее элементов на МДП-транзисторах 35схема несколько усложняется .ввидутого, что не существует. достаточнопростой реализации элементов И иИЛИ на ИДП-транзисторах.Целью...

Двоичный сумматор

Загрузка...

Номер патента: 1092495

Опубликовано: 15.05.1984

Авторы: Витер, Гурьянов, Козюминский, Мищенко

МПК: G06F 7/50

Метки: двоичный, сумматор

...с выходами генерации и распределения переноса данного разряда, а выход первого сумматора по модулю два соединен с выходом суммы данного разряда двоичногосумматора2.Недостатком известного сумматора является ограниченность функциональных возможностей, заключающаясяв невозможности суммирования трехчисел.35Цель изобретения - расширениефункциональных вазможностей двоичного сумматора за счет осуществлениясуммирования трех чисел,Поставленная цель достигается40тем, что в двоичном сумматоре, содержащем в каждом разряде элементыИ, ИЛИ и первый сумматор по модулюдва, первые входы элементов И, ИЛИи первого сумматора па модулю два45подключены к первому входу переносаданного разряда двоичного сумматора,второй вход элемента И...

Накапливающий сумматор

Загрузка...

Номер патента: 1095173

Опубликовано: 30.05.1984

Автор: Пешев

МПК: G06F 7/49

Метки: накапливающий, сумматор

...в следующий разряд сумматора 2 .Однако этот сумматор работает только для значения модуля М =3. 50Целью изобретения является расюирение функциональных воэможностей за элемента И-НЕ К-й строки К-го столбца матрицы (К=2, , -1) подключен к входу переноса из предыдущего разряда сумматора. счет суммирования в системе счисления с основанием М2,Цель достигается тем, что в накапливающем сумматоре, содержащем в каждом разряде кольцевой счетчик, блок управления кольцевым счетчиком и блок формирования сигнала переноса, выход которого является выходом переноса в следующий разряд сумматора, выходы кольцевого счетчика подключены к выходам результата данного разряда сумматора, счетный вход кольцевого счетчика соединен с тактовым входом сумматора,...

Четырехуровневый одноразрядный сумматор

Загрузка...

Номер патента: 1095174

Опубликовано: 30.05.1984

Авторы: Рогозов, Чернов

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехуровневый

...ивходной шиной второго слагаемого сумматора, вторые коллекторы первого ивторого и-р-и транзисторов подключенык базе и первому коллектору р-и-ртранзистора, третьи коллекторы первого и второго П-р-П транзисторов под-,ключены к базе третьего О -р-и транзистора и к первому коллектору многоколлекторного р-п-р транзистора,коллектор третьего П-р-и транзисторасоединен с базой и первым коллекторомчетвертого И -р- П транзистора и подключен к второму коллектору многоколлекторного р-п-р транзистора, коллектор пятого О-р- П транзистора соединен с базой и первым коллекторомшестого П -р-П транзистора и подключен к третьему коллектору многоколлекторного р-П-р транзистора, вторыеколлекторы четвертого и шестого и-р-итранзисторов подключены к базе и...

Аналого-дискретный сумматор

Загрузка...

Номер патента: 1095194

Опубликовано: 30.05.1984

Автор: Косолапов

МПК: G06G 7/14

Метки: аналого-дискретный, сумматор

...на первом входе блока суммирования 2 и на третьем входе блока суммирования 1 действует сигнал С О.Выходные сигналы блоков суммирования 1 и 2 определяют соответственно соотношениямигде к( - коэФФициент передачи суммирующих блеков 1 и 2 длявходного сигнала х,к - коэффициент передачи блогка суммирования 1 и 2 повторым Входам;у 1 И У 2 - выходные сигналы блоков 1и 2 соответственно.При х, й х ы Зх, пороговый блок 3держит:. ключ 4 закрытым, а ключ 5открытым и задает по третьему входуна блок суммирования 1, а также по .первому входу на блок суммирования 2сигнал сВыходные сигналы блоков суммирования 1 и 2 определяются при этомследующими соотношениями:у, = ),х + ) у + с,у:),х + с. (2),В общем случае при шх 4 с х 4 Ьх, при=-2, Ь=в+2 справедливы...

Четырехзначный сумматор

Загрузка...

Номер патента: 1095410

Опубликовано: 30.05.1984

Авторы: Ерохин, Пономарев

МПК: H03K 19/091

Метки: сумматор, четырехзначный

...второму и третьему входам сумматора, их первые выходы - к входу вентиля, первый выход которого подключен ЗО к выходу переноса сумматора, выход четвертого токового повторителя подключен к выходу суммы сумматора, а вход к второму выходу вентиля, вторые выходы первого, второго и третьего венти 35 лей подключены к выходу токового повторителя инжектора на р- и -р транзисторе, выход которого подключен к выходу суммы устройства 2 1.Недостатками известного сумматора являются низкая стабильность работы из-за применения большого количества квантов тока и использования токовогоповторителя инжектора на р- и -р транзисторах, обладающего большой неста бильностью эффективного коэффициента усиления, Кроме того, для получения токового повторителя...

Сумматор

Загрузка...

Номер патента: 1100620

Опубликовано: 30.06.1984

Авторы: Лубянов, Прядилов, Устинов

МПК: G06F 7/50

Метки: сумматор

...П -типа и десятого транзистора с каналом р - типа, истоки первого и третьего транзисторов соединены с затворами второго и четвертого транзисторов и истоками шестого и девятого транзисторов, истоки пятого и восьмого транзисторов соединены с истоками седьмого и десятого транзисторов, сток шестого транзистора подключен к стокам седьмого, девятого и десятого транзисторов, введены одиннадцатый и две надцатый транзисторы, причем исток одиннадцатого транзистора с каналом -типа соединен с входом второго инвертора,исток двенадцатого транзистора с каналом л-типа соединен с выходом второго инветора, затворы одиннадцатого и двенадцатого транзисторов соединены с истоком пятого.транзистора и входом переноса, стоки одиннадцатого и двенадцатого...

Сумматор

Загрузка...

Номер патента: 1101816

Опубликовано: 07.07.1984

Авторы: Бобров, Горкунов, Дроздова, Журкин, Кушнаренко, Шейдин, Шишкин

МПК: G06F 7/50

Метки: сумматор

...подключен к выходу инвертора, являющегося, выходом перенос устройства, выход элемента И-ИЛИ-НЕ является выходом сумма устройс."тна.На чертеже представлена электрическая принципиальная схема сумматора на МДП-транзисторах. Затворы ключевых МДП-транзисторов 1-3, элемента ИЛИ-НЕ 4 с многозначным выходом подключены соответственно к первой 5, второй б и третьей 7 входным шинам устройства, выход эле" мента ИЛИ-НЕ 4 подключен последовательно к выходам первого 8, и второго 9 повторителей (выход второго повторителя 9 подключен к входу инвертора 10) и к затвору ключевого МДПтранзистора 11 (первый вход элементаИ-ИЛИ-НЕ 12) . Последовательно с ключевым МДП-транзистором 11 включенМДП-транзистор 13, затвор которогоявляется вторым входом элемента)О...

Неинвертирующий сумматор

Загрузка...

Номер патента: 1101842

Опубликовано: 07.07.1984

Авторы: Волгин, Зарукин, Тетенкин

МПК: G06G 7/14

Метки: неинвертирующий, сумматор

...Это объяс -няется отсутствием точки цулевогспотенциала в месте соединения масштабных резисторов, а также зцаительным влиянием на коэффициент усиления по различным входам внутреннего сопротивления источников входных напряжений. Сумматор обладаетзначительной погрешностью при цеинвертирующем суммировании входных цапряжений в случае, если внутреннеесопротивление источников входныхнапряжений неизвестно или меняетсяв процессе работы. Целью изобретения является повышение точности суммирования путем ослабления взаимного влияния входных суммирующих цепей.Поставленная цель достигает";:.тем, что в неинвертирующем сумматоре, содержащем операционный усилитель, нагручочнььй резистор, масштаб-. ные резисторы и двуполярный источник питания,...

Сумматор

Загрузка...

Номер патента: 1101863

Опубликовано: 07.07.1984

Авторы: Бобров, Горкунов, Дроздова, Журкин, Шейдин, Шишкин

МПК: G06F 7/50

Метки: сумматор

..."Перенос" устройства, исток второго МДП-транзистора преобразователя подключен к первому входу элемента И-ИЛИ-НЕ, выводы питания которого подключены к второй фазовой шине, затворы последовательно включенных ключевых МДП-транзисторов элемента И-ИЛИ-НЕ, образующих второй и третий входы этого элемента, подключены соответственно к выходу "Перенос устройства и к выходу элемента И-НЕ, выход элемента И-ИЛИ-НЕ является вьгодом "Сумма" устройства. На фиг. 1 представлена электрическая принципиальная схема устройства, выполненного на МДП-транзисторах на фиг. 2 - вариант выполнения детектора уровня, содержащий преобразователь, инвертор и элемент И-ИЛИ-НЕ.устройство содержит первый, второй и третий входы элемента И-НЕ 1, подключенные...

Накапливающий сумматор

Загрузка...

Номер патента: 1104506

Опубликовано: 23.07.1984

Автор: Пешев

МПК: G06F 7/49

Метки: накапливающий, сумматор

...цель достигается тем, что в накапливающем сумматоре, содержащем в каждом разряде кольцевой счетчик, блок управления кольцевым счетчиком и блок формирования сигнала переноса, содержащий первый элемент ИЛИ и первый и второй элементы И, выходы которых подключены соответственно к первому и второму входам элемента ИЛИ блока формирования сигнала переноса, выход которого является выходом переноса в следующий разряд сумматора, первый вход первого элемента И блока формирования сигнала переноса подключен к входу переноса из предыдущего разряда сумматора, блок управления кольцевым счетчиком содержит первый элемент ИЛИ и первый элемент И, выход первого элемента И блока управления кольцевым счетчиком подключен к первому входу первого...

Накапливающий сумматор

Загрузка...

Номер патента: 1104507

Опубликовано: 23.07.1984

Автор: Демин

МПК: G06F 7/50

Метки: накапливающий, сумматор

...контактов первого релесоединен с неподвижным контактомпары нормально замкнутых контактоввторого реле и с неподвижным контактом второй пары нормально разомкнутых контактов второго реле, подвижный контакт которой соединен сшиной нулевого потенциала сумматора,подвижный контакт пары нормальнозамкнутых контактов второго релесоединен с первой шиной питания сумматора, первый вывод обмотки первого реле подключен через второй резистор к шине нулевого потенциала,а второй вывод подключен к входуразряда сумматора и через третийрезистор соединен с шиной нулевогопотенциала сумматора, неподвижныйконтакт первой пары нормально разомкнутых контактов первого реле соединен с второй шиной питания сумматора. На чертеже представлена...

Одноразрядный комбинационный сумматор

Загрузка...

Номер патента: 1105887

Опубликовано: 30.07.1984

Автор: Мышников

МПК: G06F 7/50

Метки: комбинационный, одноразрядный, сумматор

...цель достигается тем,что одноразрядный комбинационныйсумматор, содержащий первый элементИ-НЕ и первый элемент ИЛИ-НЕ, причемпрямой вход первого операнда суммато"ра соединен с первыми входами первых элементов И-НЕ и ИЛИ-НЕ, а прямойвход второго операнда сумматора соединен с вторыми входами первых элементов И-НЕ и ИЛИ-НЕ, содержит второй и третий элементы И-НЕ, второй итретий элементы ИЛИ-НЕ, причем инверсные входы первого и второго операн"дов сумматора соединены соответственно с первыми н вторыыю информацион- Зонымн входами второго И-НЕ и второгоэлемента ИЛИ-НЕ, выходы которых объединены, являются выходом переносасумматора и соединены с первым информационным входом третьего элемента И-НЕ н первым информационным входом...

Двоичный сумматор на инжекционных элементах

Загрузка...

Номер патента: 1109740

Опубликовано: 23.08.1984

Авторы: Амирханов, Казинов, Криворучко, Рогозов

МПК: G06F 7/50

Метки: двоичный, инжекционных, сумматор, элементах

...соединен с шиной питания сумматора, а эмиттеры всех п-р-п-транзисторов и база миогокол 45 лекторного р-и-р-транзистора подключены к шине нулевого потенциала сумматора, который содержит также седьмой ь-р.-ь-транзистор, база которого соединена с вторым коллектором четвертого п-р-п-транзистора, а коллектор - с базой пятого транзистора23.Недостатком известного сумматора является сложность конструкции.Цель изобретения - упрощение55 конструкции сумматора.Поставленная цель достигается тем, что в двоичный сумматора на 740 1 инжекционных элементах, содержащийв каждом разряде шесть и-р- -транзисторов и многоколлекторный,р- ь-р -транзистор, причем базы и первыеколлекторы первого, второго и третьего, и---транзисторов соединеныс соответствующими...

Сумматор в системе остаточных классов

Загрузка...

Номер патента: 1111170

Опубликовано: 30.08.1984

Автор: Евстигнеев

МПК: G06F 11/10

Метки: классов, остаточных, системе, сумматор

...которого соединен с входом блока хранения поправок, выход которого соединен с вторым входом сумматора поправок, группа выходов которого соединена с вторыми группами информационных входов соответствующих мультиплексоров первой группы, а третий вход сумматора поправок и второй вход сумматора нулевизации объединены и подключены к выходу сумматора контрольныхразрядов, выход сумматора нулевизации соединен с вторыми входами элементовИ-НЕ группы, первые и вторыевходы элементов И п групп соединенысоответственно с выходами сумм сумматоров рабочих разрядов группы,На фиг.1 представлена схема сумматора в системе остаточных классов;на фиг.2 - схема входного регистраконтрольных разрядов, на фиг.3схема группы элементов И-НЕ; нафиг,4 - схема блока...

Двоичный накапливающий сумматор

Загрузка...

Номер патента: 1112363

Опубликовано: 07.09.1984

Авторы: Власов, Власова, Кузин

МПК: G06F 7/50

Метки: двоичный, накапливающий, сумматор

...сумматора, второй вход - с шиной управления приемом кода сумматора, единичный выход 10 первого триггера соединен с первым входом второго элемента И и с первым входом первого элемента ИЛИ, второй вход второго элемента И соединен с шиной управления первым сложением 15 по модулю два сумматора, а выход подключен к первому входу второго, элемен. та ИЛИ, второй вход которого соединен с Выходом третьего элемента И, нуле вой зыход второго триггера соединен с 20 первым входом третьего элемента ИЛИ, второй вход которого соединен с входом переноса данного разряда сумматора и первым входом третьего элемента И, выходы первого и третьего эле ментов ИЛИ, подключены к входам четвертого элемента И, выход которого соединен с входом переноса...

Сумматор по модулю два

Загрузка...

Номер патента: 1117633

Опубликовано: 07.10.1984

Авторы: Мочалов, Яковлев

МПК: G06F 7/385

Метки: два, модулю, сумматор

...задер:жанномусигналу 6 , проходящему через элемент 4 задержки .на первый входэлемента И Ь, сигналу Ф, проходящемуна третий вход. элемента И 6, устраняются ложные сигналы, вызываемые рассогласованием задних и .переднихфронтов информационных сигналов.Расширитель 3 и элемент 4 задержкипостроены таким образом, что суммарная длительность сигналов. с их выходов равна сумме максимальных длительностей входных информационных сигналов. Выход элемента И 6 подключен квходу формирователя 7 импульсов, выход которогсь является выходом сумматора по модулю два.1 Из временной диаграммы. (фиг. 2) видно, что достоверная работа предлагаемого сумматора сохраняется при рассогласовании во времени входных сигналов на величину, равную длитель. ности входного...

Одноразрядный сумматор

Загрузка...

Номер патента: 1117634

Опубликовано: 07.10.1984

Авторы: Лубянов, Прядилов, Устинов

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...с выходнойшиной суммы сумматора, исток второгоМДП-транзистора узла формированиясуммы соединен с шиной прямого значения третьего слагаемого сумматора,. исток второго МДП-транзистора узлаформирования суммы соединен с шинойпрямого значения третьего слагаемогосумматора, сток первого МДП-транзи 45стора узла формирования переноса соединен со стоком второго МДП-транзистора того же узла и с входом элемента НЕ того же узла. Кроме того,,каждый из узлОВ содержит четВертыйМДП-транзистор 2.Недостатком известного сумматораявляется сложность конструкции. Целью изобретения является упрощение одноразрядного сумматора. 55Поставленная цель достигается тем, что одноразрядный сумматор, содержащий элемент И-ИЛИ с прямым и ин 34 2версным выходами, узел...

Параллельный сумматор с контролем по четности

Загрузка...

Номер патента: 1121674

Опубликовано: 30.10.1984

Автор: Яковлев

МПК: G06F 11/10

Метки: контролем, параллельный, сумматор, четности

...сумматора, блок формирования параллельных переносов, блок младших разрядных сумматоров, выходы которого являютсявыходами суммы младших разрядов сумматора, блок гооомиоования старшего разряда суммы, выход которого является выходом суммы старшего разряда сумматора, блок формирования четности результата, блок предсказания четности результата, первый и второй блоки сравнения, выходы которых являются соответственно выходами "Сбой 1" и "Сбой 2" сумматора, причем первый вход первого блока сравнения подключен к выходу блока предсказания четности Результата, первый вход второго блока сравнения подключен к выходу блока формирования четности результата, вторые входы первого и второго блоков сравнения объединены между собой, первые и вторые...

Параллельный сумматор с контролем по четности

Загрузка...

Номер патента: 1124283

Опубликовано: 15.11.1984

Авторы: Лысиков, Яковлев

МПК: G06F 11/10, G06F 7/50

Метки: контролем, параллельный, сумматор, четности

...по седьмой группы соединены со входами. первого элементаИЛИ, выходы элементов И с восьмогопо одиннадцатый группы соединенысо входами второго элемента ИЛИ,первые входы одноименных элементовИ-НЕ группы и элементов ИЛИ-НЕ группы объединены и соединены со входами соответствуюиих разрядов первого слагаемого сумматора, вторыевходы одноименных элементов И-НЕгруппы и элементов ИЛИ-НЕ группы1 О Параллельный сумматор с контролем по четности (фиг, 1) содержит блок 1 формирования функций переноса, блок 2 формирования параллельных .переносов, блок 3 формирования разрядных полусумм, блок 4 формирования разрядных сумм, блок 5 формирования дублирующего выходного переноса, сумматор 6 по модулю два контроля выходного переноса, блок 7 формирования...