Запоминающее устройство с обнаружением ошибок

ZIP архив

Текст

, 13489 С 29/00 Е ИЗ ОПИ К АВТ ЕНИЯ блок 3 упр 4, блок 5 мутатор 6, 8, селекто 40М,ДемО,ВА Чум идова, Росии акова льство ССС/00, 1974контрольции вмест ССР 1983 ство 29/О учшает к в блоке УСТРОЙСТВ Б ечен нора 3 нь чи тносится ки может бытвых вычисливах, Цель и ак тдельными ами с авт етными атичес.,е ь чьг 1,т и тельныхзобреработы.жит и м па -слов и контро мяти и распвам. 3 ит.,надежности йство соде Нн УС/77 дЮ 7аЮР 7Сюит СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ КОМУ СВИДЕТЕЛЬСТВУ(54) ЗАПОМ 1 ИАЮЩЕЕ РУЖЕНИЕМ ОШИБОК (57) 1 зобретение лительной технике пользоаано в цифр машинах и устройс тения - повышение Запоминающее устр блок 1 памяти, блок 2 кодавления реимомобнаружечия ошдве группы элеры 9, 10, блокления считыванием-записьюво формирует контрольныелюбого формата поступающеции, причем производитсявновь поступающей информас ранее записанной, что учество контроля и.формаципамяти, Кроме того обеспможность работы как с полми двухбайтовыми словами,ирования,регистр ибок, комментов И 711 управ Устройсткоды для й информа(,". 1 : р . в с ных ь з,. в блок лечи-. ," ов поИзобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах и устройствах,Цель изобретения - повышение надежности устройства,На фиг, представлена функциональная схема запоминающего устройства;на фиг, 2 и фиг3 - примеры выпол- Онения функциональных схем блока управления режимом и блока управлениясчитыванием-записью соответственно.Запоминающее устройство содержит(фиг.1) блок 1 памяти, блок 2 кодирования, блок 3 управления режимом,регистр 4, блок 5 обнаружения ошибок,коммутатор 6, первую группу элементов И 7, нторую группу элементов И 8,первый селектор 9, второй селектор 2010, блок 11 управления считываниемзаписью,Блок 3 содержит (фиг,2) перныйтриггер 12, второй триггер 13 и третий триггер 14, 25Блок 11 содержит (фиг,3) первыйтриггер 15, второй триггер 16, четыре элемента И 17-20 и два элементаИЛИ 21 и 22,Устройстно работает следующим 30образом.Перед началом работы в устройстно поступает сигнал "Установка О,который устанавливает все элементыи блоки в исходное состояние, 35В режиме записи и считывания полных днухбайтоных слов устройство работает следующим образом,В режиме записи на элемент И 17блока 11 поступают сигналы "Запись" 40иОбращение, которые устанавливают триггер 12 в состояние "1", Накоммутатор 6 с информационных входовустройства подается код записываемого слова, который через селекторы 459 и 1 О передается на запись в блоки на блок 2 для формирования контрольных разрядов слова, С блока 2контрольные разряды также передаются н блок 1 для записи вместе с поступившим слоном, Управляет записьюполного слова триггер 12 блока 3, накоторый при этом поступает управляющий сигнал, устанавливающий его всостояние ,56В режиме считывания информациина элемент И 18 блока 11 подаетсяуправляющий потенциал Считываниеи сигнал "Обращение" через элемент И 18, элемент ИЛИ 22 запускает блок 1, Из блокав регистр 4 считывается полноразрядное слово вместе с контрольными разрядами, Это слово передается на информационные выходы устройства и вместе с контрольными разрядами на блок 5, где осуществляется контроль и коррекция считываемой информации, Прй обнаружении некорректируемой ошибки в блоке 5 формируется сигнал "Ошибка", сигналиэирующий процессору (не показан) о наличии неисправности в запоминающем устройстве. При обнаружении корректируемой ошибки блок 5 исправляет в необходимом порядке информацию, и на информационные выходы выдается правильный код,Рассмотрим работу устройства при обработке неполных слов (отдельно четных и нвчетных байтов) . При этом хранение информации в блоке 1 осуществляется нсе равно полными двухбайтовыми словами. При работе с четными байтами сигналом с входа "Четный байт" устанавливается в состояние "1" триггер 13 блока 3. Сигнал разрешения с этого триггера открывает элементы И 8 и управляет работой селектора 9.1В режиме записи сигналами с входов "Запись" и "Обращение" через элемент И 17 устанавливается в состояние "1" триггер 15 блока 11, разрешая тем самым запись информации вблок 1. Сигналом с триггера 13 блока3 через элемент ИЛИ 21 и элементИ 19 блока 11 устанавливается в состояние "1" триггер 16, который открывает элементы И 8 и через элементИ 20 и элемент ИЛИ 22 блока 11 производит считывание уже записанногои блокчетного байта, который срегистра 4 подается через элементыИ 8 и селектор 1 О на запись в блокодновременно с четным байтом, который передается на блок 1. с информа-.ционных входов устройства через коммутатор 6 и селектор 9Одновременно в блоке 2 формируются контрольныеразряды полного слова (вновь поступившего четного байта и записанногоранее нечетного байта, которые также записываются в блок 1),Аналогично произвопится записьнечетного байта и формирование контрольных разрядов для всего слова,В устройстве имеется ноэможность подачи байтов только по информационным входам устройства. Попеременное срабатывание триггеров 13 и 14 блока 3 позволяет записывать через входы селекторов 9 и О четные и нечетные байты на требуемые места в полнораэрядной ячейке блока 1 с формированием контрольных разрядов в блоке 2 для всего полноразрядного слова. Формула изобретения Запоминающее устройство с обнаружением ошибок, содержащее блок памяти, блок кодирования, регистр, блок обнаружения ошибок и коммутатор,причем входы контрольных разрядов блока памяти подключены к выходам кодирования, выходы блока памяти соединены с нходами регистра, выходы которого являются информационными выходами устройства и соединены с входами блока обнаружения ошибок, первый выход которого является вьмодом1Ошибка устройства, второй выход блока обнаружения ошибок подключен к управляющему входу регистра, вход установки в "О" которого является установочным входом устройства, информационные входы коммутатора являются информационными входами устРойства, адресный вход блока памяти является адресным входом устройства о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены первый и второй селекторы, первая и вторая группы элементов И, блок управления режимом и блок управления считыванием-записью, причем входы установки н "0" блока управления режимом и блока управления считыванием-записью подключены к установочному входу устройства, входы разрешения считывания-записи четного байта, нечетного байта и двухбайтового слова блока управ 5 10 15 20 25 30 35 40 45 ления режимом являются соотнетственно входом "Четный байт", входом "Нечетный байт" и входом "Двухбайтовое1слово устройства, входы разрешения записи, считывания и обращения блока управления считынанием-записью являются соответственно входом Запись "Считывание" и "Обращение" устройства, первый и второй выходы блока управления считыванием-эаписью соединены с входами считывания и записи блока памяти, входы информационных разрядов блока памяти и входы блока кодиронаиия поразрядно объединены и подключены к соответствующим выходам первогои нторого селекторов, перный информационный вход первого селектора и первый информационный вход второго селектора объединены и подключены к первому выходу коммутатора, второй информационный вход второго селектора соединен с вторым выходом коммутатора, третий выход блока управления считыванием-записью подключен к первым входам элементов И первой и второй групп, вторые входы которых соединены с выходами регистра, первыйвыход блока управления режимом подключен к управляющему входу коммутатора, второй выход блока управления режимом соединен с третьими входами элементов И второй группы, управляющими входами Четный байт" первого и второго селекторов и входом "Обращение к четному байту" блока управления счи.яванием-записью третий выход блока уп 1 явления режимом подключен к третьим входам элементов И первой группы, входам "Нечетный байт" первого и второго селекторов и входу "Обращение к нечетному байту" блока управления считыванием-записью, второй информационный вход первого селектора и третий информационный вход второго селектора подключены к выходам элементов И соответственно первой и второй групп,1348913 ФуИайпаФ СР чт аат и Составитель В.РудаковТехред М.Ходанич Редактор Т,Лазоренк орректор М, емчик аказ 5196/52 писное изводственно-полиграфическое предприятие, г.ужгород, ул,Проектная, 4 Урнааи Тираж НИИПИ Государс по делам изо 13035, Москва, 587 Под венного комитета СССР ретений и открытий Ж, Раунская наб д,4

Смотреть

Заявка

4020042, 06.02.1986

ПРЕДПРИЯТИЕ ПЯ Г-4677

АЛЕКСЕЕВ ЛЕВ ВЛАДИМИРОВИЧ, ДЕМИДОВА ЗИНАИДА МИХАЙЛОВНА, ЖУЧКОВ АЛЕКСАНДР ДМИТРИЕВИЧ, КОСОВ ВЛАДИСЛАВ ИВАНОВИЧ, РОСНИЦКИЙ ОЛЕГ ВЛАДИМИРОВИЧ, САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ, ЧУМАКОВА ЗОЯ АЛЕКСЕЕВНА

МПК / Метки

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

Опубликовано: 30.10.1987

Код ссылки

<a href="https://patents.su/4-1348913-zapominayushhee-ustrojjstvo-s-obnaruzheniem-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с обнаружением ошибок</a>

Похожие патенты