Патенты с меткой «n-разрядных»
Устройство для умножения двух n-разрядных чисел
Номер патента: 920711
Опубликовано: 15.04.1982
Автор: Стасюк
МПК: G06F 7/52
Метки: n-разрядных, двух, умножения, чисел
...чисел от известного, так как в предлагаемом устройстве за счет новой структурной организации существенно увеличивается:быстродействие,. которое характеризуется в данном случае временем переходного процесса в схеме, то 1 есть результат вычисления практически получается эа время, равное вре 40 45 50 55 и множимо которая является подматрицей разрядной матрицы В, Далее 1 если разрядную матрицу а" умножать на разрядныйчвектор х , получим некоторый разрядный вектор 5,Бк=3Реализовав разность между разрядны 4 У 35 ми векторами В иполучим векчтор х .т Это выражение и положено в основу контрольного соотношения для проверки умножения и фиксации конца переходного процесса в схеме.СодержательньпЪ смысл контрольного соотношения (6 состоит в том, что...
Устройство для умножения двух n-разрядных чисел
Номер патента: 991418
Опубликовано: 23.01.1983
Автор: Крылов
МПК: G06F 7/52
Метки: n-разрядных, двух, умножения, чисел
...анализа, После записи операндов в регистрах 19 и 20 блока анализа формируется код, у которого все единицы располагаются рядом, начиная со старшего разряда, следующим образом.Если 1+1-и разряд регистра 19 (20) ( 3 = 1, 2.и) находится в нулевом состоянии, а 1-й разряд регистра - в единичном состоянии, то -й элемент И блока 21 (22) открыт и единичный сигнал с его выхода уста-, навливает +1-й разряд регистра в единичное, а 1-й разряд этого регист. ра в нулевое состояние. Таким образом, устанавливается такое состояние регистров 19 и 20, при котором все единицы кода операндов находятся в старших разрядах, а нули кода - в,младших разрядах. Из двух чисел, записанных в регистрах 19 и 20, большее то, у которого большее количест 19 и 20 поступают...
Устройство классификации n-разрядных двоичных комбинаций
Номер патента: 1089576
Опубликовано: 30.04.1984
Автор: Кулаковский
МПК: G06F 7/06
Метки: n-разрядных, двоичных, классификации, комбинаций
...40, управляющий вход 41, выход 42.Блок 7 циклического сдвига эталона и блок 8 циклического сдвига маскиидентичны блоку 650Устройство классификации работаетследующим образом.Принимаемые двоичные сигналы в ви"де последовательности элементарныхпосылок О1 (фиге 5 э) поступают 5Гм входу 18 корреляторов 1 на информационный вход блока 6 циклическогосдвига выборочной комбинации (Фиг, 1). На вход 19 от устройства синхронизации (на фиг. 1 не показано) поступаютсинхронизированные с двоичными сигналами тактовые импульсы (фиг, 56),Каждьй тактовый нипульс (ТИ) проходитчерез элемент ИЛИ 13 на тактовыйвход 40 блока 6, являющийся тактовымвходом регистра сдвига 35 (фиг.4),сдвигает содержимое регистра на одинФ.бит вправо и записывает в...
Система для исправления ошибок при передаче n-разрядных кодовых слов
Номер патента: 1336254
Опубликовано: 07.09.1987
Авторы: Елисеев, Роговская, Третьяк
МПК: H03M 13/13
Метки: n-разрядных, исправления, кодовых, ошибок, передаче, слов
...исходного кода ошибки становятся корректируемыми, например, при передаче кода со значениями 01 или 10 в замыкающихся связях или связях с обрывом.Если в некотором такте возникает такая ошибка, на выходе 43 блока 14 формируется сигнал ошибки в течение всего времени, пока ошибка является некорректирующей, Сигнал ошибки поступает по линии 16 связи на управляющий вход 32 блока 8 управления, По первому импульсу опроса, сформированному на выходе 36 блока 8 управления, производится модификация на плюс единицу состояния счетчиков 7 и 13 и выработка на выходах групп 5 и 11 параметра перекодировки, задающего инверсию всех разрядов исходного кода. Если сигнал ошибки продолжает поступать на управляющий вход 32 блока 8 управления, то на выходе 36...
Устройство для сравнения n-разрядных двоичных чисел
Номер патента: 1472897
Опубликовано: 15.04.1989
МПК: G06F 7/02
Метки: n-разрядных, двоичных, сравнения, чисел
...-г.3 сигналы нулевого уровня ( х - бли жайшее целое, не большее х). В итоге на выходе элемента И 8 и выходе 16 устройства - сигнал единичного уровня, а на выходах элементов И 7, ИЛИ 9 - сигналы нулевого уровня.10Если А ) В, то на выходах элементов И 1, и ИЛИ 5; того разряда, в котором а,Ь; устанавливаются сигналы единичного уровня. На выходе элемента ИЛИ 6;, присутствует сиг - 15 нал единичного уровня. В итоге на выходе элемента ИЛИ, 9 и выходе 1 устройства - сигнал единичного уровня, а на выходах элементов И 7, 8 - сигнал нулевого уровня.Формула из обретенияУстройство для сравнения и-разряд ных двоичньгл чисел, содержащее первую группу из и элементов И, вторую группу из и/2 элементов И, первую группу из и элементов ИЛИ, два...
Устройство для умножения двух n-разрядных чисел
Номер патента: 1524046
Опубликовано: 23.11.1989
МПК: G06F 7/52
Метки: n-разрядных, двух, умножения, чисел
...элементарные произведенияразрядов следующей группы, которые за тем суммируются вместе с переносом,сформированным в предыдущем такте.Таким образом, с окончанием подачи часть групп чисел устройство формирует младшую часть нх произведения.НЗа последующие - такта содержимое реКгистра 1 множителя остается без изменений, а из регистра множимого последовательно выписываются К-Разрядныегруппы множимого с заполнением освободившихся ячеек этого регистра 1 знаком множимого, отрицательное значениекоторого представлено обратным кодом,Формула изобретения Устройство для умножения двух Н- разрядных чисел (И), содержащее И-разрядные регистры множимого и множителя, группу элементов И и и одноразрядных сумматоров, причем входы множимого...
Устройство для сравнения двух n-разрядных чисел
Номер патента: 1548783
Опубликовано: 07.03.1990
Автор: Горохов
МПК: G06F 7/04
Метки: n-разрядных, двух, сравнения, чисел
...4, ИЛИ-НЕ 5 и 6 и узла 3 сравнения 28-го порядка.2Этот узел состоит из ячейки 2, сравнения второго типа и двух узлов 3 5 и 3 сравнения 18-го и 10-го порядка соответственно. Узел 3 сравнения 18-го порядка состоит из ячейки 2, 351 Юузла 3 10-го порядка и узла 30 8-го порядка. Узлы 3 сравнения 10-го по 1 орядка содержат ячейку 2 (2 ) сравнения и узлы 3 и 3 4-го и 6-го поряд 4 Ька соответственно и т.д.На фиг.5 указано время формирования правильных сигналов (в единицах й ) на выходах всех ячеек сравнения с момента поступления кодов сравниваемых чисел на входы 7 и 8 устройства. Правильный результат сравнения будет сформирован на выходах 9-11 устройства через время 6 й с момента поступления кодов сравниваемых чисел на входы.50Результаты...