Устройство для обнаружения ошибок в параллельном п разрядном коде
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1325480
Автор: Музыченко
Текст
СОЮЗ СОВЕТСО)ЦИАЛИСТИЧРЕСПУБЛИК 19) 11) 51) 4 С 06 Г 11/00 11 10 НЫЙ КОМИТЕТ СССРОБРЕТЕНИЙ И ОТКРЫТИЙ ГОСУДАРСТ ПО ДЕЛАМ ОПИСАНИЕ ИЗОБРЕТЕНИЯ Вч е Д 4 ЕЛЬС Н АВТОРСИОМУ СВИ ф ОШИ- КОДЕ о мож с крет. по ва т(54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯБОК В ПАРАЛЛЕЛЬНОМ и-РАЗРЯДНОМ(57) Изобретение относится к атике и вычислительной техникеиспользоваться для построенияройств передачи и переработки дной информации. Цель изобретенвьппение быстродействия устройсПо информационным входам устро группы 11 в р-канальный преобразователь 2 параллельного кода в последовательный записывается контролируемыйкод. Преобразование осуществляется спомощью сигналов генератора 1 тактовых импульсов. Количество единиц, содержащихся в каждом иэ каналов преобразователя 2, кроме последнего, подсчитывается реверсивными накопителямигруппы 5, а количество единиц в последнем канале преобразователя 2 -счетчиком 4 через первый элемент ИЛИ3. По окончании преобразования устанавливается в единичное состояние1325480 триггер 7 и начинается передача содержимого реверсивных накопителейгруппы 5 через соответствующие элементы И группы 6 и первый элемент ИЛИ3 на счетчик 4. Передача осуществляется с помощью тактовых импульсов,при этом коды в накопителях группы 5уменьшаются. После того, как содержимое всех накопителей группы 5 будетпередано на счетчик 4, на выходе первого элемента И 8 появится единичныйсигнал, который через второй элемент Изобретение относится к автоматике и вычислительной технике и может использоваться для построения устройств передачи и переработки дискретной информации.5Цель изобретения - повышение бы,стродействия устройства. На чертеже приведена функциональная схема устройства для обнаружения ошибок в параллельном и-разрядном коде.Устройство содержит генератор 1 тактовых импульсов, р-канальный преобразователь 2 параллельного кода в последовательный, первый элемент ИЛИ 3, счетчик 4, группу 5 реверсивных накопителей, группу б элементов И, триггер 7, первый элемент И 8, второй . элемент ИЛИ 9, второй элемент И 10, группу 11 информационных входов уст" ройства, выход 12 неисправности устройства, выход 13 окончания контроля устройства.На выходах переполнения счетчика 4 и реверсивных накопителей группы 5 единичный сигнал формируется при наличии в счетчике 4 или реверсивных накопителях группы 5 кода %+1), где к - количество единиц в двоичном и-разрядном коде. Устройство работает следующим образом.В исходном состоянии счетчик 4, реверсивные накопители группы 5 и триггер 7 находятся в нулевом состоянии. В р-канальный преобразователь 2 ИЛИ 9 пройдет на выход 13 окончанияконтроля устройства. Если при этом насчетчике окажется код, равный К -числу единиц в контролируемом коде,то на выходе 12 неисправности устройства через второй элемент И 10также появится единичный сигнал, говорящий о правильном приеме кода. Наличие нулевого сигнала на выходе 12устройства при единичном сигнале навыходе 13 устройства говорит о непра.вильном приеме кода. 1 ил. параллельного кода в последовательный записан контролируемый код.По окончании преобразования сигнал с выхода конца преобразователя р-канального преобразователя 2 параллельного кода в последовательный устанавливает в единичное состояние триггер 7, и после этого до конца контроля на информационных выходах всех каналов преобразователя 2 присутствуют только нулевые сигналы. К концу преобразования на счетчике 4 и в реверсивных накопителях группы 5 оказываются коды, равные количестве единиц, поступивших по каждому из каналов,Если на счетчике 4 нли в одном из реверсивных накопителей группы 5 окажется код, больший чем 1, на выходе переполнения соответствующего узла будет единичный сигнал и на выходе 13 окончания контроля устройства появится единичный сигнал. При этом на выходе 12 неисправности устройства будет нулевой сигнал, Такое сочетание сигналов на выходах 12 и 13 устройства означает, что количество единиц в контролируемом коде больше разрешенного. В том случае, когда по окончаниипреобразования ни в одном из каналовр-канального преобразователя 2 параллельного кода в последовательный неокажется более 1 единиц, но хотя быв одном из реверсивных накопителейгруппы 5 будет код, отличный от нуля,начинается подсчет единиц на счетчике 4,1325480 ВНИИПИ Заказ 3111/45 Тираж 672 Подписное Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4 Тактовые импульсы проходят черезэлемент И группы 6, управляемый выходом ненулевого состояния младшего пономеру реверсивного накопителя группы5, содержащего код, отличный от нуля. Этот реверсивный накопитель группы 5 запрещает прохождение тактовыхимпульсов через другие элементы Игруппы 6 сигналом со своего выхода 10нулевого состояния,Сигнал с выхода этого элемента Игруппы 6 поступает на вычитающий входсоответствующего реверсивного накопителя группы 5 и через первый элемент 15ИЛИ 3 на счетный вход счетчика 4. После того, как на этом накопителе группы 5 окажется нулевой код, сигнал свыхода нулевого состояния этого накопителя формирует разрешающий сигнал 20для прохождения тактовых импульсовчерез следующий элемент И группы 6.После того, как на всех реверсивных накопителях группы 5 окажется нулевой код, на счетчике 4 будет код, 25равный количеству единиц, содержащихся в контролируемом коде. При этом навыходе первого элемента И 8 и на выходе 13 окончания контроля устройствабудет сформирован единичный сигнал. З 0В том случае, если на счетчике 4 будеткод, равный Е, то и на выходе 12 неисправности устройства будет единичный сигнал. Такое сочетание сигналовна выходах 12 и 13 устройства говорит о правильно принятом коде. В случае, если на счетчике 4 будет код,меньший 1 с, на выходе неисправностиустройства будет нулевой сигнал. Формула изобретенияУстройство для обнаружения ошибок в параллельном п-разрядном коде, содержащее р-канальный преобразователь параллельного кода в последовательный,45 генератор тактовых импульсов, триггер, первый элемент И, первый элемент ИЛИ, группу элементов И, группу реверсивных накопителей, причем группа информационных входов р-канального преоб 50 разователя параллельного кода в последовательный является группой информационных входов устройства, выход генератора тактовых импульсов соединен с тактовым входом р-канального преобразователя параллельного кода в последовательный и первыми входамиэлементов И группы, выход конца преобразования р-канального преобразователя параллельного кода в последова"тельный соединен с единичным входомтриггера, прямой выход которого соединен с первым входом первого элемента И и вторыми входами элементов Игруппы, информационные выходы всехканалов, кроме последнего р-канального преобразователя параллельногокода в последовательный, соединены ссуммирующими входами соответствующих реверсивных накопителей группы,выходы ненулевого состояния которыхсоединены с третьими входами соответствующих элементов И группы, выходыкоторых соединены с вычитающими входами соответствующих реверсивных накопителей группы и соответствующимивходами первого элемента ИЛИ, информационный выход последнего каналар-канального преобразователя параллельного кода в последовательный соединен с соответствующим входом первого элемента ИЛИ, выход нулевого состояния каждого -го реверсивного накопителя группы соединен с (3+)-мивходами 3 элементов И группы (1 4д ( р, ь.+1( 3 ( р) и (+1)-мвходом первого элемента И, о т л и -ч а ю щ е е с я тем, что, с цельюповышения быстродействия устройства,в него введены счетчик, второй элемент И, второй элемент ИЛИ, причемвыход первого элемента И соединен спервым входом второго элемента ИЛИ ипервым входом второго элемента И,выход которого является выходом неисправности устройства, выходы переполнения счетчика и реверсивных накопителей группы соединены с соответствующими входами второго элемента ИЛИ,выход которого является выходом окончания контроля устройства, выход первого элемента ИЛИ соединен со счетнымвходом счетчика, входы второго элемента И, кроме первого, соединены спрямыми выходами разрядов счетчика,номера которых соответствуют номерамединичных разрядов в двоичном представлении числа 1, и с инверсными выходами остальных разрядов счетчикаЬ - число единиц в двоичном и-разрядном коде),
СмотретьЗаявка
4033203, 06.03.1986
ВОЙСКОВАЯ ЧАСТЬ 31303
МУЗЫЧЕНКО ОЛЕГ НИКОЛАЕВИЧ
МПК / Метки
МПК: H03M 13/47
Метки: коде, обнаружения, ошибок, параллельном, разрядном
Опубликовано: 23.07.1987
Код ссылки
<a href="https://patents.su/3-1325480-ustrojjstvo-dlya-obnaruzheniya-oshibok-v-parallelnom-p-razryadnom-kode.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обнаружения ошибок в параллельном п разрядном коде</a>
Предыдущий патент: Устройство приоритетного доступа к общей памяти
Следующий патент: Устройство для сдвига информации с контролем
Случайный патент: Машина для трафаретной печати по невпитывающим поверхностям