Преобразователь двоичного кода в двоично десятичношестидесятиричный код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН Н 9) Б( О 1) СССРРЫТИЙ РЕТЕНИЯ ОРСИОМУ ЕТЕЛЬ ГОСУДАРСТВЕННЫЙ НОМИТЕПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТН ПИСАНИЕ И(56) 1, Авторское свидетельство СССР860054, кп. Я 06 Р 5/02, 1879.2. Авторское свнаетепЬство СССР по заявке3406628,кп. (06 Р 5/02, 02.02.82.(54)(57) 1. ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНОВЕСТИДЕСЯТИРИЧНЫЙКОД,содержащийсумматоров, где й -число раэряаов вы ходного коаа,и (и -1) блоков коррекции, первый, второй и третий разрядные выходы которых являются информационными выходами преобразователя, а выход переноса-го (=1,3,56) блока коррекции соединен с входом переноса ( +1)-го сумматора, первая группа входов-го ( 1 = 1 - и ) сумматора соединена с выходами переноса ( -1)-го сумматора, вторая группа входов каждого сумматора соедиюна с информационными вхоаами преобразователя, выходы группы старших раэряаов всех сумматоров, кроме й -го, соединены с первым, вторым и третьим входами соответствующих бпоков коррекции, выходы младших разрядов всех сумматоров являются информационными выходами преобразователя, выход старшего разряда Н -го сумматора явияется информационным выходом преобразователяо ъл и ч а ю щ и й с я тем, что, с цепьюповышения точности и упрощения цреоб .раэоватепя, он содержит сумматор допей секунды, первый эиемент ИЛИ и элемент И, а второй и четвертый блоки коррекции содержат двоич но-шестиричный преобраэо ватель и второй элемент ИЛИ, первый .вход которого соединен с выходом переноса цвоячно-шестиричного 1 треобраэоватепя,второй вход соединен с внхоаом старшегоразряда соответствующего сумматора, авыход второго элемента ИЛИ соедиюн свходом соответствующего сумматора, выходы группы младших разрядов сумматорадопей секунды соединены с вхоаами первого элемента ИЛИ, выход которого соединен с первым входом элемента И,вто-.рой вход которого соединен с выходомпереноса сумматора долей секунды, информационные входы которого соединэеа с информационными входами преобразователя.й2. Преобразователь по ц. 1, о т и неч а ю щ и й с я тем, что в нем 1 йблок коррекции (кроме 4 2,4) содержит сумматор, элемент И и элемент НЕ,(вхоа которого соединен с выходом четвертого разряда сумматора и является выходом третьего разряда блока коррекции,выход первого разряда которого соединенс чыхоаом первого разряда сумматора,вход переноса которого соедиюн с выходом переноса сумматора, являющегосявыходом переноса блока коррекции, вйходвторого разряда которого является выходом элемента И, первый вход которогосоединен с выходом элемента НЕ, а второй вход элемента И соединен с выходомтретьего разряда сумматора, первые входыпервого, второго разрядов которого соединены с первым входом блока коррекции, юсефвторой вход которого является первымвходом третьего разряаа сумматора, вторые входы второго и третьего разрядовкоторого, а также первый вход четвертсго разряда сумматора соединены с третьим входом блока коррекции,ша вский Корректор В. Бутяга Ре Заказ 8667/48 Тираж 7 О 6 Лодлисное ВНИИПИ Государственного комитета СССР по дедам изобретений ои открытий 113035, Москва, Ж, Раушскаа наб., д, 410813. Преобразоватепь,по пп. 1 и 2, о ти и ч е. ю щ и й с я тем, что в нем двоично-шестиричиый 1 преобразоватепь содержит сумматор, два эпемента И, эпемент НЕ и эпемен ИЛИ, первый вход которого соединен с выходом переноса сумматора и входом элемента НЕ, второй вход элемента ИЛИ соединен с выходом третьего. разряда сумматора и входом переноса сумматора, выходы первого и вто рого разрядов которого. соединены с первым входом и входом четвертого разряда сумматора и первым входом первого элемента И и соответственно с вторым входом четвертого разряда сумматора и перд вым входом второго эпемента И, вторые . входы первого и второго эпементов И соединены с выходом эпемента НЕ, а выходы первого и второго эпеменхов И явкщотся соответственно первым и вторым выходами цвоично-шестиричного преобразоватепя, выход переноса которого явпяется выходом элемента ИЛИ, а первый, второй и третий входы цвоично-шестирнчн ого преобразоватепя соединены соответственно с первыми входами первого и третьего разрядов сумматора и вторым входом первого. разряда сумматора, 1Изобретение относится к автоматике и вычиспительной технике и предназначено дпя преобразования двоичного кода угпа в двоично-десятичный код градусов, , минут, секунд.. Известен преобразоватепь двоичного кода в цвоично-десятично-щестидесятирич- ный код, содержащий регистр, состоящий из тетрад, триад и диад, причем синхровходы регистра соединены с входом тактовых импупьсов преобразоватепя, двочино.-десятичные сумматоры, выходы которых соедийены с соответствующими входами тетрад, триад и диац, выходы тетрад триад и диад соединены соответственно с входами соответствующих сумматоров. Выходы переноса сумматоров мпад щих разрядов тетрад, триад и диад соедицены с входами соответственно.Процесс преобразования двоичных чи- сеп и двоично-десятично-шестидесятиричные представпяет собой поспецоватепьные операции депения на два содержимого двоично-десятичного регистра и суммирования с чиспами вида. 180 в кажОдом такте, где Ж - значение-го разряда преобразуемого двоичного чиспа, В резупьтате выпопнения данных операций содержимое двс ично-десятичного регистре юредставпцет собой сумму эквивапентов разрядов двоичного кода преобразуемого числа, выраженнык в двоично-десятичношестидесятиричном коде Ц .Недостатком этого преобразоватепя яв- пяется низкое быстродействие, так как преобразование осуществпяется в течение поступпения й тактовых импупьсов, где- количество разрядов входного кода.Деление на 2 осуществпяется с точностьюдо 1 с. Максимапьная суммарная погрешность преобразования составпяет 6,23 с.Наиболее бпизким к предлагаемому потехнической сущности и схемному построению явпяется преобразоватепь двоичногокола в двоично-десятичный код, содержащий группу сумматоров и группу бноков1 О. десятичной коррекции, входы которых соединены с выходами соответствующих сумматоров, а выход переноса бпока десятичной коррекции соединен с входом переноса сумматора соседнего. старшего деся 5 тичного разрядаНецостаток известного преобразоватепясостоит в низкой точности и спожностибноков десятичной коррекции,Цепь изобретения - повышение точноо 20 ти и упрощение преобразоватепя.Поставленная цель достигается тем,что в преобразоватепе двоичного кода вдвоично-десятично-шестидесятиричный код,содержащемсумматоров, гце 2 - чис 25 по разрядов выходного коца, и ( й)бпоков коррекции, первый второй и третий разрядные выходы которых явпяютсяинформационными выходами преобразоватепя, а выход переноса-го (= 1,3,Зо 5,6) бпока коррекции соединен с входомпереноса (+1)-го сумматора, перваягруппа входов-го (= 1- О ) сумматора соединена с выходами переноса(-1)-го сумматора, вторая группа вхо 35 дов%аждо сум атораци сформационными входами преобразоватепя,выходы группы старших разрлцов .всех3 1081 829 4 сумматоров, кроме й -го, соединены с пер- ряда сумматора н входом переноса сумма- первым, вторым и третьим входами,соби тора, выкоды первого и второго разрядов ветствующих блоков коррекции, выходы которого соединены с первым вкодом н мпааших разрядов всех сумматоров, явля- входом четвертого разряда сумматора к ются информационными выходами преоб первым вкодом первого элемента И и соразоватепя, выход старшего разряда Н -го . ответственно с вторым входом четвертого сумматора явпыется информационным вы-. разряда сумматора и первым вкодом втокодом преобразователя,он содержит. сумрого элемента И, вторые входы первого матор допей секунды, пврвыГ элемент и второго элементов И соедиюны с вы- .ИЛИ и эпемент И, а второй и четвертый щО кодом элемента НЕ, а выходы первого и бпокн коррекции содержат двоично-шести- второго эпементов И являются соответсз рнчный преобразоватепь и второй элемент венно первым и вторым выходами двоичноИЛИ, первый вход которого соеднюн с- шестнричного преобразователя, выход певыходом переноса двончно"шестиричного реноса которого явннется выходом элей. преобразователя, второй вкоа соединен с5 мента ИЛИ, а первый, второй и третий выходом старшего разряда соответст- . входы двоичщшестиричного преобраэова;вующего сумматора, а выход второго эпе" тепя соединены соответственно с первыми мента ИЛИ соеаинейс входом первой входами первого и третьего разрядов груцпывходовсоответствувщегосумматора, сумматора и вторым входом первого раэвыхопы группы млааших разрядов суммато- щ ряда сумматора. ра допей секунды соедиюнй с вкоаамн На фиг, 1 прнведена функциональнаяпервого элемента ИЛИ, выход которого . схема преобразователя двоичного кода соеаннен с первым входом элемента И, градусов, минут, секунд в двончио-десявторой вход которого соединен с выходом тично-шестидесятиричный коа, на фиг.2 переноса сумматора аолэй секунды,ин-.д 5 блок-схема блока коррекции; на фиг. 3 -. формационные входы которого соединены блок-схема авончно-шестиричного преобс ннформационнйми входами преобраэова-.раэовагепя; на фиг. 4 - один из вариантовтепя. нспопюння схемы соединения. сумматораКрме того, в преобразователе 1 -й допей секундьц на фиг. 5 - то же сумбпок коррекции (кромеф" 2,4) содер- матора еанннц и десятков секунд; на жнт сумматор, элемент И и элемент НЕ, фиг; 6 - то же. сумматора единиц и аевход которого соедиюн с находом чет- сятков минут; на фнг. 7 - то же,сумйавертого разряда сумматора и является вы- торов единиц, десятков, сотен градусов, кодом третьего разряда блока коррекцнн, Преобразователь двоичного кода граду- выход первого разряда которого соединен . сов, минут, секунд в двоично-десятично с выходом первого разряаа сумматора, З 5 шестидесятиричный код содержит суммавхоа переноса которого соедиюн с выхо" тор 1 долей секунды, выходы сумматора дом переноса сумматора, являющегося . 1, имеющю веса (2 ф,2 ,2 ,2 ) севыходом переноса блока коррек 1 йпц, выход кунды соединвны с входами элемента второго разряда которого является выхо- ИЛИ 2, выход которого соединен.с оаням дом элемента И, первый вход . которого входом элемента И 3, второй вход кото- соединен с выходом элемента НЕ,. а вто рогосоединен с выходом сумматора ао. . рой вход элемента И соедиюн с выходомпей секунды, формирующего значение 24 третьего разряда сумматора, первые вы- . выход элемента И 3 соединен с вторым ходы первого и второго рвзрядов которого входом сумматора 1 допей секунды, фор соединены с первым вкодом.блока коррек" мирующего значения целых секунд, Вы 45ции, второй вход которого является перяыМ ходю сумматора 1. допей секунд:, нмеюьхоаом третьего разряда сумматора, вто щю веса целых секунд 2 ф, 2 ф, 2 (1, рые входы второго и третьего разрядов 24 с) соеаиюны с цервыми входами которого, а также первый вход чеиюр-первого сумматора (единиц секунд) 4, того разряда сумматора соединены с 5 ф выходы которого с весами (2, 2 ф, 2)х ,третьим входом блока коррекции, %10" медннены с входами блока 5 ор- При этом в преобразователе авончно- . Рекции, выход сумматора 4 с весомо Ошестнричный преобразователь соаержнт ., 210 н выход блока 5 коррекции сумматор, ава элемента И, элемент НЕ и . соединены с выкоаными шинамн, а выход элемвнтИЛИ,первыйвхоцкоторогосоеда-. 5 сумматора 4 единиц-секунд с весом 1 енен с выходом переноса сумматора в вко10 ф и выход переноса блока 5 корЗ ом элемента НЕ, второй вход элементаРекцин соедннэны с входами второго / ИЛИ соединен с выходом третьего рмьсумматора(десятков секунд)6. Выходы3 10 второго сумматора 6 с весами (21, 2, 2 ф)10 соединены с входами двоично-шестиричного преобразоватепя 7. Выходы второго сумматора 6, имеющие значения минут (1, 2, 4 мин) подключены к входам третьего сумматора (единиц минр) 8, выходы которогос весами (2, 2 Зф) 10 соединены с входами бпока 5 коррекции; а выход сумматора 8 с весом 2 10 и выход переноса бпока 5 кор рекции соединены,с входами четвертого сумматора (десятков минут) .9, выходы которого с весами (2", 2, 2) 10 соединены с входами двоично-шестиричного преобразоватепя 7, выходы сумма, тора 9, имеющие значения 1 грац; 2 град, 4 град, соединены с первыми входами . пятого сумматора (единиц градусов) 10, выходы которого соединены с входамибпока 5 коррекции (еаиниц грацусов). Выходы сумматора 10 и бпока 5 коррекции с весом 2 10 соединены с вхоодами шестого сумматора (цесятков градусов) 11, выход перепопнения которого соединен с входами бнока 5 коррекции и с входами седьмого сумматора (сотен грацусов) 12. Блок 5 коррекции содержит (щ. 2) сумматор 13, входы которого явпяются входами бпока коррекции с весами (22, 2) 10; , гце К- номер тетрады преобразования, Выходы первого и четвертого разрядов сумматоров 13 явпяются разрядными выходами(выходами сумм) бпока коррекции с весами 2" 10" ", 2 10"Выход третьего разряда сумма. тора 13 соединен с входом епемента И 14,второй вход которого соединен с выходом эпемента НЕ 15, вход которого соединенс выходом четвертого разряда сумматора 13. Выход элемента И 14 явпяетсяразрядным выходом бпока коррекции сЯвесом 210 ". Выход переноса сумматора 13 соединен с входом первогоразряда сумматора 13 и явпяется вйходом пе;юкоса бпока коррекции с весам 2 ф 10".Двоично-шестиричю й преобразоватепь 7 содержит (фиг. 3) сумматорыХб, входы которых явпяются входамиавоично-шестирич ного преобразовате пяс весами (2, 2, 2) 10 к ", Выходыпервого и второго разрядов сумматоров16 соединены с входами четвертого раз-.ряда сумматора 16 и с первыми вхоцамиепементов И 17 и 18 соответственно,вторые входы которых соединены с яывыходом энемента НЕ 19, вход которогосоединен с выходом четвертогс разряда81 529 сумматораИЛИ 20. Ь16 и входом эпемента Сумматор 1 допей секунды содержит(фиг,4) сумматоры 21 -24. Сумматор4 содержит (иг.5) сумматоры 25-30.Сумматор 6 десятков секунд содержитсумматоры 31-38. Сумматор 8 единицминут содержит (щ 6) сумматоры 3943, Сумматор 9 десятков минут соцержит сумматоры 44-49. Сумматор 10единиц градусов содержит (иг. 7) сумматоры 50-52, Сумматор 11 десятков градусов содержит сумматоры 53-55,Веса поступающих на вхоп пргобразоватепя разрядов кода можно выразить соотношениемЬЬОаО оОгде П - копнчество разрядов преобразуемого чиспа;Ф - порядковый номер разряда входного кода.Рассмотрим работу преобразоватепяпри усповии, что копичество разрядовпреобразуемого чиспа й = 20. Весадвадцати разрядов входного кода, ихокругпенные значения в виде градусов,мичут, секунд и значения погрешчостейприведены в табл, 1. В табл. 2 приведены округпенные значения весов разрядоввходього ксда и нредставпенные в видестепеней "2" а также абсопютнне значения погрецностей округпения,Разряды входного кода, содержащиедопи секунды, поступают на сумматор 1допей секунды. Сумматоры 21 -24 осуществпяют суммирование погрешностейв поряцке их возрастания. Первый разрядсумматора 21 осуществпяет суммирование значения 0,03125 = 2 погрешнос.5тей, содержащихся в значениях уазрядоввходного кода с весами 2 и 2", второй разряд сумматора 21 осуществпяетсуммирование значения 0,0625 -= 2 фпогрешностей, содержащихся в значенияхразрядов входного кода с весами 2 и 2и значение переноса из первого разрядасумматора 21 и т.д, в соответствиисо значениями поправок из табп. 2, Резупьтаты суммирования, а именно, значения 2, 2 , 2 , поступают на первыевходы сумматора 22, на вторые входыкоторого поступают разряды входногокода 2, 28, 29, содержащие значенияпогрешностей 2 ", 2-3 2 2 2-1Резупьтаты суммирования с весами-г2, 2, 2 и выходы переноса сумма 7 1051 торов 21 и 22 поступают на входы сумматора 23, который суммирует их значения со значениями разрядов входного кода 2, 21 в, 2, содержащие значения цо грешностей 2 , 2, 2Суммат р 24 5 осуществпяет суммирование значений выходов сумматорсе 21 и 23, имеющих значения 2 ", 2 и 2" и значения цогрешности 2 ", содержащейся в разряде вкоаного кода с весом 2". Конечные-Ю резупьтаты суммирования с весами 2 2 ф, 2 , 2с первых раэряаов сумма 1торов 21-23 и второго разряда суммато ра 23 поступают на эпемент ИЛИ 2, а с выкода эпемента ИЛИ 2 - на вход эпв менга.И 3, на второй вход которого поступает. значение 2с выхода первого разряда сумматора 24. Таким образом, эпемент И 3 формирует значение погрешности 0,8 сек, которое округпявтся до 2 О целой секунды и поступает на вход вт рого разряда сумматора 24. Таким образом, сумматор 24 жуирует значения цепых единиц секунд 2 = 1 с, 2" щ 2 с, 2 ф = 4 с, которые поступают затем на 25 входы сумматоров ваииип секунд 4. Из табп. 2 видно, что суммарное значение погрешностей не превышает цепого чиспа секунд - 5.Разряды входного кода, содержащиеединицы и десятки секунд, поступают на сумматоры единиц и десятков секунд 4и 6, Б табл. 3 приведен вариант разпожения значений секунд апя суммировайия.На сумматор 25 поступают значения входных разрядов кода, содержащие в разе 5 поженйи чиспо 5. Реэупьтат суммирования (сумма), равный 8, поступает на первый и третий разряды сумматора 26, а значение переноса сумматора 25 цостуцфет на сумматор 31. На остапьныв входы сумматора 26 поступают значения . разрядов входного кода. Результаты суммирования - 1,2,4,8 - поступают иа первые входы сумматора, 27, на вход переноса и на вторые входы которого поступают значения переноса 1 с иэ сумматора 1 допей секунды и значения еди. ниц, попучившикся на выкоаак сумматора 32, так как саням иэ спагаемых сумматоров десятков секунд является .5 ф число 19, поскопьку оно три раза встречается в разпожении значений секунд (табп. 3). Резупьтат суммирования нв выхоцв мпадшего разряда сумматора 27, равный 210 поступает на выход пре образоватепя, а резупьтаты суммирования иа выходах старших разрядов сумматора, .27 и значение переноса сумматора 18 529 , 8поступают на первые входы сумматора 28, на . вторые входы которого посту цают значения переносов 2 и 4 с, сфор,- мированные сумматором 1 допей секунды, 1 и значения 2 и 16 разрядов входного кода 2 и 2, Значения единиц секунд, попучившиеся в резупьтате суммирования на сумматоре 28, поступают на вхоаы , сумматора 29, а значения десятков секунц, попучившихся в резупьтате суммирования единиц секуна, поступают на сумматоры 6 десятков секунд. Значения выходов старшего разряда сумматора. 28 (2,4,2) поступают на входы первого и второго разрядов сумматора 29, а значения аесятков (10,30) поступают на входы сумматоров 38 и 36 авсятков секунд. Выходы сумматора 29 поступают на входы сумматора 30, значения сумм которого поступают на вкоды бпока 5 коррекции, реапизующего табпицу истиености, приведенную в табп. 4.Значения сумм бпока 5 коррекции (2, 2 ф; 2) -10 поступают на выходыпреобразоватепя в качестве единиц секунд, а значение перевса 2 " 10 бпокао 5 коррекции и значение 2 10 переноса сумматора 29 поступают на вкоды первого разряда сумматора 37.Перенос сумматора 30 равен нупю, так как максимапьное значение сумм сумматора 29 равно 23 + 4 2 + 822, а. на входы сумматора 30 поступает значение 22 - 10 . 12, поскопьку значение 2010 переноса сумматора 29 поступает на сумматор 37.Разряды входного кода, содержащие десятки секунд, в соответствии с табп. 3, поступают на входы сумматора 31 (10, 20, 40) и сумматора 32 (19, 38).Реэупьтаты 6 суммирования суммато ров 31-32 10 с 6 5 30 с поступают на входы сумматора.33, а значение суммы старшего разряда сумматора 32, равное 30, поступает на вкоа мпадшего разряда суммагора 34, иа аругие входы которого поступают значения разрядов входного кода, содержащие значения ф 30 ф, Иа входы второго разряда сумматора 34 поступают значения сумм и переносов, равные 60 с 1 мин. Сумматоры 35- 36 осуществпяют суммирование десятков секунд. При напичии переноса сумматоров Р60 с часть значения, равная 1 мин, поступает на входы сумматоров с весами единиц минут. На выкоде мпаае ,щего разряда сумматора З 7 формируется значение 2 - 10 с, поступающее наразряд которого поступает, кроме того, значение 2 мин, сформированное",сумматором 38. Выхопы сумматора 42 и часть его переноса (10, поступают на входы сумматора 43, который формирует значения 2,4,8 поступающие на блок 5 коррекции, формирующий значения единиц минут (2, 2 , 2)10, которые выдаются на выхоц преобразоватепя и значение 10 мин (2, 10 ), поступающее на вхоц переноса сумматора 49. Части переносов сумматоров 41 и 42,равные 10, поступают на вход сумматора 46.Сумматоры 44, 46, 48,М 9 и 45 осуществляют поспецоватепьное суммирование десятков минут. По мере возникновения переносов, бопьших 60, часть сумматора 47, формирующего значения единиц градусов, возникших в результате суммирования десятков минут, а часть переносов, меньшая 60, процопжает суммироваться на сумматорах десятков минутаЗначение выхода мпацшего разряца сумматора 49 2 10 ф поступает на выход преобразоватепя, а выходы цвух других разрядов сумматора 49 и часть значения его переноса с 60 поступают на цвоично-шестиричный преобразователь 7, который формирует значения (2,2 ) х 10 десятков минут, поступающие на выход преобразователя и значение переноса, равное 60, поступающее на вход элемента ИЛИ 2, на второй вход которо. го поступает значение переноса, равное 60, с выхода переноса сумматора 49. Одновременно эти значения присутствовать не могут, так как максимапьное значение общей суммы на входах сумматора 49 равно 100. Значение 3. грац. с выхода элемента ИЛИ 2 поступает на вхоа второго разряда сумматора 45, первый разряд которого осуществпяет суммирование значений 30, содержащихся в значениях разряцов входного кода 2 иИ.2. Резупьтат суммирования (30) поступает на входы первого и второго разрядов сумматора 48. Выход суммы и переноса второго разряда сумматора 45 поступают на входы сумматора 47, на вторые входы первого разряда усумматора 47 поступают значения переносов, равные 60. Сумматор 47 формируют значения 1, 2 и 4 град, поступающие на сумматор 3.0 единиц градусов, так как наибольшее количество суммирующих минут не превышает 250, что равно 4 о 10",9 3.051529 10ныхоц преобразователя, а значения сумм поступают на сумматор 42 на младшийдвух других разряцов сумматора 37 ичасть значения переноса сумматора 371 мин, поступают на вхоцы цвоичношестиричного преобразоватепя 7.5Таблица истинности цвоично-шестиричного преобразователя 7 привецена втабл. 5Двоично-шестиричный преобразователь7 формирует значения десятков секунц(2", 2) 10, поступающие иа выходыбпока, и значение переноса, равное 1 мин,которое поступает на элемент ИЛИ 2 .фНа второй вхоц эпемента ИЛИ 2 посту.пает часть значения переноса сумматораЗ 7 равная 1 мин. Эти значения не могут присутствовать одновременно, таккак максимальное значение общей суммысумматора 37 равно 110, и значения переноса, равная 60, поступает на входысумм 20, 40 и 80 не могут присутство-,вать одновременно.Значение 1 мин с выхода элементаИЛИ 2 поступает на .первый вход сумматора 38, на второй вхоц которого поступает значение 1 мин с выхоца второгоразряда суМматора 36. На вход второгоразряца 38 сумматора поступает значение 2 мин, сформированное на выходепереноса сумматора 34.Сумматор 38 формирует значенияпереЗОносов 1, 2 и 4 мин, поступающие навходы сумматора 8 единиц минут. Наибопьшее значение суммы секунд не превышает 300 и = 5.Разряцы вхоцного кода, содержащиеециницы и цесятки минут, и их разложения цпя суммирования, приведены втабл 6 еНа вхопы сумматора 39 поступаютзначения 5, содержащиеся в разрядахвходного коца. Результат суммированияэтого сумматора, равный 5, поступаетна входы первого и третьего разрядовсумматора 40, а значение переноса сумматора 39, равное 10, поступает на входсумматора 44 десятков минут. На вхоцысумматора 40 поступают кроме тогозначения 1,2,4, соцержащиеся в разрядах вхоцного кода. Сформированныесумматором 40 значения 1,2,4,8 поступают на сумматор 41, на входы которого 5 Опоступают также значения переносов 1 и4 мин, сформированные сумматором 38и значения 2 и 8, соцепкащиеся в разряцах входного кода 2, 2. Выходмпацшего разряда сумматора 41 2 х 55х 10 поступает на выход преобразоватеОпя, а выходы остапьных разрядов сумматора 41 и часть его переноса 4101051 52914т.е. по сравнению с известным преобра 7; щоватепем быстродействие предпагаемого.устройства увеличилось более чем в3 раза. 13"но 3- время задержки сумматора 52;" 7- время задержки сумматоров 54, 55;ВАМ И1,- время,задержки сумЯМ 11матора 12;,4, 1 и - время задержки бпо.51-015 Ека 5 коррекции 10.1 62000 324000 648000 1999,99 3999,99 4 64 рное значение погрешности: + 2;1 39,5507812484 79,101562496 7 Погрешность преобразования предлагаемого устройства с применением точност 4 ,ных поправок не превышает 0,5 с,так как точностные поправки осуществляют округление долей секунды до целого значения секунды, При необходимости более точного преобразования вместо округпения долей секунды до цепого числа секунд может быть осрцестпено суммирование результатов 2, 2:., 2 , 2", 2" секунды и вывод ик на выход пре-образователя. В этом случае погрешность пре образования не превысит 0,25 с.й ф сб о влао й йй со м СО щсб с о оооо 0б ОфЧ СЯ сба с 0 л со о Ф о Фа о ооооо 6ФРа фОЩД о о о,о о оа ф сО4 О о ой о е ес Ф Щ Ы 32 Рв Я Я ф с й .Ч О й а " Л с 0 О й й йР 3с с ч сЧ Д йс 0фй ф
СмотретьЗаявка
3464723, 05.07.1982
ПРЕДПРИЯТИЕ ПЯ В-2769
ШУРМУХИН ЕВГЕНИЙ АЛЕКСАНДРОВИЧ, КОРОЛЕВА КИРА ВИЛЬГЕЛЬМОВНА
МПК / Метки
МПК: G06F 5/02
Метки: двоично, двоичного, десятичношестидесятиричный, код, кода
Опубликовано: 30.10.1983
Код ссылки
<a href="https://patents.su/16-1051529-preobrazovatel-dvoichnogo-koda-v-dvoichno-desyatichnoshestidesyatirichnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в двоично десятичношестидесятиричный код</a>
Предыдущий патент: Преобразователь двоичного кода в десятичный
Следующий патент: Устройство для сравнения двоичных чисел
Случайный патент: Превентер