Формирователь квазитроичного кода

Номер патента: 748836

Авторы: Алексеев, Курилов

ZIP архив

Текст

Союз Советских Соцнапистнческнх Республик(51)М. Кл. Н 03 К 5/13 Государственный комитет СССР но делам изобретений и открытий(0888) Дата опубликования описания " 70780(54) ФОРМИРОВАТЕЛЬ КВАЗИТРОИЧНОГО КОДА Изобретение относится к импульснойтехнике и может нанти применение в линейных трактах высокоскоростных систем связи с ИКМ, в устройствах автоматики и вычислительной техники.Известны устройства подобного типа,содержащие триггеры и диоды с накоплением заряда С 13Недостаток этих устройств состоитв их сложности,Наиболее близким техническим ре-шением к изобретению является формирователь кваэитроичного кода, выпол ненный на счетном триггере и диодахс накоплением зарядаГ 23 .Наряду с многими положительными.достоинствами (возможность Формирования квазитроичного кода, простота,широкополосность и т.д.) известныйформирователь имеет ограниченный диапазон частот устойчивой работы, связанный с тем, что между входом и выходом счетного триггера включено дополнительное логическое устройство. 2 сНаличие задержек в параллельно включенных логических схемах (счетноготриггера и схемы ИЛИ) между входом ивыходом формирователя обуславливаетвозникновение "гонок", что приводитЭ к его неустойчивой работе на высоких частотах.. Целью изобретения является упрощение формирователя и расширение рабочей полосы частот.Цель достигается тем, что в Формирователе квазитроичного кода, содержащем счетный триггер, два диода с накоплением заряда и резисторы, причем вход счетного триггера подключен к. входной шине, анод первого диода с накоплением заряда через первый резистор соединен с одним из выходов счетного триггера,а катод связан с выходной шиной, анод. первого диода с накоплением заряда через второй резистор подсоединен к общей шине и одновременно связан с анодом второго диода с накоплением заряда, катод которого подключен через третий резистор к другому выходу счетного тригге- . ра.Принципиальная схема предлагаемого Формирователя приведена на фиг.1.Катод диода 1 с накоплением заряда подключен к выходу формирователя, а анод связан с анодом диода 2 с накоплением заряда, через резистор 3 подключен к одному из выходов счетного748836 формула изобретения каз 4262/4 Подписное ИП аж тент,оектная, 4 филиал ПППг,ужгород,ул триггера 4,а через резистор 5 - к общей шине. Катод диода 2 с накоплением заряда через резистор б подсоединен к другому выходу счетного триггера, вход которого связан с входом Фор-. мирователя.5Временная диаграмма работы формирователя приведена на фиг, 2.При действии на входе счетного триггера последовательности импульсов, на его прямом и инверсном выходах фор- р мируются перепады в противофазе.В исходном состоянии, (непосредственно перед формированием положительного перепада на инверсном выходе и отрицательного на прямом) через диоды 1 и 2 протекают прямые токи, накапливая в их базах заряды, В .момент Формирования на инверсном выходе положительного перепада, а на прямом вы- ходе отрицательного в базе диода 2 происходит рассасывание неосновных 20 носителей, а в цепи диода 1 по"прежнему протекает прямой ток, но меньшей величины (практически это достигается тем, что величина сопротивления резистора 3 выбирается, напри мер, в два раза больше величины сопротивления резистора 6). При этом положительный перепад поступает через малые сопротивления диодов 1 и 2 на выход формирователя формируется 3 О .фронт импульса положительной полярности. По окончании длительности фазы высокой обратной проводимости диод 2 резко закрывается, при этом формируется спад импульса положительной полярности на выходе формирователя.В момент формирования на.инверсном выходе отрицательного перепада, а на прямом выходе положительного лиод 2 открывается, а в базе диода 1 начинается рассааывание накопленного 40 заряда. При этом отрицательный пере ад через малые сопротивления диодов проходит на выход формирователя - формируется фронт отрицательного импульса.По окончании фазы высокой об ратной проводимости диод 1 резко закрывается, при этом на выходе формирователя формируется спад импульса отрицательной полярности.Таким образом, происходит преобразование бинарного кода импульсов,действующих на выходе формирователя,в квазитроичный код точно так же, каки в известном устройстве. Но благодаря тому, что исключена логическаясхема ИЛИ,включенная параллельно счетному триггеру, формирователь упрощается и становятся невозможны "гонки,"приводящие к его неустойчивой работена высоких частотах,Кроме того, использование для переключения диодов с накоплением заряда парафазных сигналов с прямого иинверсного выходов счетного триггераприводит к улучшению их Формирующихсвойств, т.е. к уменьшению фронтовимпульсов на выходе формирователя,Формирователь кваэитроичного кода,содержащий счетный триггер, два диодас накоплением заряда и резисторы, причем вход счетного триггера подключенк входной шине, анод первого диода снакоплением заряда через первый ре-,зистор соединен с одним из выходовсчетного триггера, а катод связан свыходной шиной, о т л и ч а ю щ и йс я тем, что, с целью упрощения формирователя и расширения рабочей полосы частот, анод первого диода с накоплением заряда через второй резистор подсоединен к общей шине и одновременно связан с анодом второгодиоданакоплением заряда, катод которого через третий резистбр подклю-.чен к другому выходу счетного триггера,Источники информации,принятые во внимание при экспертизе1. Патент Японии 9 47-48185,кл, 98 (5), опубл, 1972.2. Авторское свидетельствоР 481994, кл. Н 03 К 5/13, 1974.

Смотреть

Заявка

2563733, 05.01.1978

ПРЕДПРИЯТИЕ ПЯ Р-6609

АЛЕКСЕЕВ ЕВГЕНИЙ БОРИСОВИЧ, КУРИЛОВ АНДРЕЙ ВАЛЕНТИНОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: квазитроичного, кода, формирователь

Опубликовано: 15.07.1980

Код ссылки

<a href="https://patents.su/2-748836-formirovatel-kvazitroichnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь квазитроичного кода</a>

Похожие патенты