Преобразователь двоичного кода в число-импульсный код

Номер патента: 943704

Автор: Дудоров

ZIP архив

Текст

О П И С А Н И Е (1,943704ИЗОБРЕТЕН ИЯ Союз СоветскихСоцкапистическнхРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл, С 06 Р 5/02 с присоединением заявки-3 Ъеударотеяииый комитет СССР ао дедам иэобретеиий и отярытийДата опубликования описания 15, 07. 82) Заявитель ч) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО К В ЧИСЛО-ИИПУЛЬСНЬЙ КОД е того, известныйодержит триггер оваия с Изобретение относится к автомати" ке и цифровой вычислительной технике и может быть использовано при построении преобразователей в устройствах приема и передачи дискретных сообщений, а также в измерительных устройствах.Известен преобразователь двоичного кода в последовательность импульсов, содержащий регистр, элементы И,одновибраторы, дифференцирующие цепочки, общий элемент ИЛИ, выходные элементы ИЛИ, триггеры памяти и управления 11.Недостатками известного преобразователя являются его сложность и большой обьем аппаратуры.Наиболее близким к изобретению по технической сущности и схемному построению является преобразователь двоичного кода в число-импугьсный код, содержащий счетчик, каждый разряд которого имеет основной и вспо" могательный триггеры, триггер режима и элемент И. Кромпреобразователь сзапрета 21.Недостатками данного преобраз 5теля являются .ложность управленустройством и невысокая надежностьцто обусловлено большим количествомвнешних связей.Цель изобретения - упрощение устройства и повышение его надежности.Поставленная цель достигаетсятем, что преобразователь двоичногокода в число-импульсный код, содержащий счетчик, каждый разряд которого имеет основной и вспомогательный триггеры, триггер режима, элемент И, первый вход которого подключен к единичному выходу триггерарежима, второй вход соединен с так 2 о товым входом преобразователя, с тактовым входом триггера режима и стактовым входом основного триггеранулевого разряда счетчика, выходэлемента И является выходом преобра43704 ф 10 15 25Зо 35 40 45 50 55 3 9 зователя, нулевой и единичный выходы основного триггера 1-го разряда счетчика (1 =О-п), где и - число разрядов входного кода, соединены соответственно с первЫм единичным и нулевым входами вспомогательного триггера 1-го разряда счетцика, еди. ничный и нулевой входы основного триггера 1-го разряда соединены соответственно с единичным и нулевым. выходами вспомогательного триг" гера 1-го разряда, единичный выход основного триггера и-го разряда счетчика соединен с управляющим входом триггера режима, дополнительно содержит два входных элемента И-НЕ, группу из п элементов 2 И-ИЛИ и элемент И-НЕ обнуления, выход которого соединен с входами сброса основных триггеров с 1-го по и-ый разряды, с входом начальной установки единицы основного триггера нулевого разряда, входом начальной установки нуля вспо. могательного триггера нулевого разряда, входами начальной установки единицы вспомогательных триггеров с 1-го по и-ый разряды и входом сброса триггера режима, нулевой выход которого соединен с первыми входами элементов 2 И-ИЛИ группы и первыми входами первого и второго входных элементов И-НЕ, вторые входы которых являются информационными входами преобразователя, а выходы соединены соответственно с вторым нулевым и вторым единичным входами вспомогательного триггера нулевого разряда, тактовый вход которого сое" динен с тактовым входом преобразователя и с вторыми входами элементов 2 И-ИЛИ группы, третьи входы которых соединены с .единичным выходом триггера режима, четвертый вход 1-го ( = 1 - и) элемента 2 И"ИЛИ груп пы соединен. с единичным выходом основного триггера (1-1)-го разряда, с вторым единичным входом вспомогательного триггера 1-го разряда и с 1-ым входом элемента И"НЕ обнуления, а выход 1-го элемента 2 И-ИЛИ группы соединен с тактовыми входами основного и вспомогательного триггеров -го разряда, нулевой выход основного триггера ( -1)-го разряда соединен с вторым нулевым входом вспомогательного триггера 1-го разряда.В предложенном преобразователе вспомогательный триггер содержит первый и второй элементы И-ИЛИ-НЕ,выходы которых являются единичным инулевым выходами вспомогательноготриггера и соединены соответственно с первыми входами второго и первого элементов И-ИЛИ-НЕ, вторые входы которых объединены и являются тактовымвходом вспомогательного триггера,третьи входы первого и второго элементов И-ИЛИ-НЕ являются соответственно первыми единичным и нулевым входами вспомогательного триггера, четвертые входы первого и второго элементов И-ИЛИ-НЕ являются вторыми единичным и нулевым входами вспомогательного триггера, пятый и шестой входы первого элемента И-ИЛИ-НЕ объе динены и являются входом начальной установки вспомогательного триггера.На чертеже приведена блок"схема предлагаемого преобразователя.Преобразователь двоичного кода в число-импульсный код содержит счетчик 1, каждый разряд которого состо. ит из основного триггера 2 и вспомогательного триггера 3. Основной и вспомогательный триггеры состоят из двух элементов И-ИЛИ-НЕ 4 и 5. Результат преобразования поступает на выход 6 преобразования. Между разрядами счетчика 1 вклюцена группа элементов 2 И-ИЛИ 7. Кроме того, преобразователь содержит триггер режима 8, входные элементы И-НЕ 9-10, элемент И-НЕ 11 обнуления, элемент И 12, информационные входы 13-14 преобразователяПреобразователь кода в число импульсов работает следующим образом.В исходном состоянии нулевой разряд счетчика 1 находится в единичном состоянии, а остальные разряды счетчика 1 и триггер переключения 8 на" ходятся в нулевом состоянии, разрешая при этом прохождение информации, которая поступает на входы 13 и 14 в парофазном последовательном коде, через входные элементы И"НЕ 9 и 10 на информационные входы сцетчика и устанавливая последний в режим сдвигового регистра. Поступающая информация сдвигается по тактовым сигналам, причем при приеме последнего разряда информации единица, записанная в нулевой разряд счетчика 1 в исходном состоянии, дойдя до старшего разряда, разрешает переключиться триггеру режима типа защелка, который переключаясь по заднему фрон5 94370ту тактового сигнала, запрещает про-,хождение информации на вход счетчика 1, переключает последний в режимсчета и разрешает прохождение сигналов тактовой частоты на выход преобразователя. Как только количествопрошедших импульсов на выходе преобразователя достигает величины равной значению обратного кода, когдазаписанного в счетчике 1, все раз оряды счетчика 1 устанавливаются вединичное состояние, и на выходеэлемента И-НЕ обнуления 11 сформировывается сигнал низкого уровня, .который устанавливает элементы преоб. 15разователя в исходное состояние,подготавливая его тем самым к приему нового кода информации,Предлагаемый преобразователь кодав число импульсов по сравнению с 26прототипом позволяет уменьшить количество корпусов ИМС при 8-разрядном счетчике с 37 до 27 в случае построения преобразователя на ИИС серии 134, а также уменьшить количество входов и упростить управление пре,образователем,формула изобретенияю1,. Преобразователь двоичного кодав число-импульсный код, содержащийсчетчик, каждый разряд которого имеет основной и вспомогательный триггеры, триггер режима, элемент И,35первый вход которого подключен к единицному выходу триггера. режима, второй вход соединен с тактовым входомпреобразователя, с тактовым входомтриггера режима и с тактовым входомосновного триггера нулевого разрядасчетчика, выход элемента И являетсявыходом преобразователя, нулевой иединичный выходы основного триггера1-го разряда счетчика (1=о"и), гдеп - число разрядов входного кода,соединены соответственно с первымединичным и нулевым входами вспомогательного триггера 1-го разрядасчетчика, единичный и нулевой входы59основного триггера 1-го разряда сое-.,динены соответственно с единичным инулевым выходами вспомогательноготриггера 1-го разряда, единичныйвыход основного триггера и-горазряда счетчика соединен с уп 55равляющим входом триггера режима, о т л и ч а ю щ и й с я темчто, с целью повышения надеж 4 Ьности преобразователя, он содержит два входных элемента И"НЕ, группу из п элементов 2 И-ИЛИ и элемент И"НЕ обнуления, выход которого соединен с входами сброса основных триггеров с 1-го по п-.ый разряды, с входом начальной установки единицы основного триггера нулевого разряда, входом начальной. установки нуля вспомога" тельного триггера нулевого разряда, с входами начальной установки единицы вспомогательных триггеров с 1 го по и-ый разряды и входом сброса триггера режима, нулевой выход которого соединен с первыми входами элементов 2 И-ИЛИ группы и первыми входами первого и второго входных элементов И-НЕ, вторые входы которых являются инфЬрмационными входами преобразователя, а выходы соединены соответственно с вторым нулевым и единичным входами вспомогательного триггера нулевого разряда, тактовый вход которого соединен с тактовым .входом преобразователя и с вторыми входами элементов 2 И-ИЛИ группы, третьи входы которых соединены с единичным выходом триггера режима, четвертый вход -го Ц 1-и) элемента 2 И-ИЛИ группы соединен с единичным выходомосновного триггера (-1)-го. разряда, с вторым единичным входом вспомогательного триггера -го разря - да и с 1-ым входом элемента И-НЕ обнуления, а выход -го элемента 2 И-ИЛН группы соединен с тактовыми входами основного и вспомогательного триггеров -го разряда, нулевой выход основного триггера (1-1)-го разряда соединен с вторым нулевым входом. вспомогательного триггера 1-го разряда2. Преобразователь по п,1, о тл и ч .а ю щ и й с я тем, что в нем вспомогательный триггер содержит первый и второй элементы И-ИЛИ-НЕ, выходы которых являются единичным и нулевым выходами вспомогательного триггера и соединены соответственно с первыми входами второго и первого элементов И-ИЛИ-НЕ, вторые входы которых объединены и являются тактовым входом вспомогательного триггера, третьи входы первого.и второго элементов И-ИЛИ-НЕ являются соответственно первыми единичным и нулевым входами вспомогательного триггера, четвертые входы первого и второго элементов И-ИЛИ-НЕ являются вторыми943704 ираж 731 П каз 5110/55 ИИПИ единичным и нулевым входами вспомогательного триггера, пятый и шес"той входы первого элемента И-ИЛИ"НЕобъединены и являются входом начальной установки вспомогательного триг"гера. Филиал ППП нПатент,8Источники инФормациипринятые во внимание при экспертизе1, Авторское свидетельство СС 6 РЮ 415658, кл. С 06 Г 5/04, 1971.2. Авторское свидетельство АЗССРН 602936,кл.С 06 Г 5/04,1976(прототип) город, ул. Проектная,

Смотреть

Заявка

2990318, 08.10.1980

ПРЕДПРИЯТИЕ ПЯ В-2969

ДУДОРОВ ВЛАДИМИР ИВАНОВИЧ

МПК / Метки

МПК: G06F 5/02

Метки: двоичного, код, кода, число-импульсный

Опубликовано: 15.07.1982

Код ссылки

<a href="https://patents.su/4-943704-preobrazovatel-dvoichnogo-koda-v-chislo-impulsnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в число-импульсный код</a>

Похожие патенты