Архив за 1990 год
Устройство для вычисления симметрических булевых функций
Номер патента: 1587489
Опубликовано: 23.08.1990
Авторы: Авгуль, Аликов, Егоров, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...входом элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 и первым входом пятого элемента И, второй вход которого соединен с вторым информационным входом устройства, с вторым входом элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 и вторым входом элемента ИЛИ - Н Е, выход которого соединен с вторым входом первого элемента И, о т л и ч а ю щ е е с я тем, что, С целью расширения функциональных возможностей за счет вычисления симметрических булевых функций четырех переменных, оно содержит второй элементИЛИ - НЕ, второй элемент СЛОЖЕНИЕ ПО МОДУЛЮ 2 и девять элементов И, причем третий информационный вход устройства соединен с первым входом второго элемента ИЛИ-НЕ, первым входом второго элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 и первым входом шестого элемента И, второй вход которого...
Многофункциональный логический модуль
Номер патента: 1587490
Опубликовано: 23.08.1990
Авторы: Астановский, Поддубный
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...Тогдадля реализации, например, бесповторной ДНФ 4+2, т.е. Р = ХХХХ+ХХ,нужно подать на вход 7 модуля сигналЛог.1",Кроме того, модуль при возможности отождествления входов позволяет реализовать и произвольные (втом числе и повторные) ДНФ от семи и менее переменных.Например, пусть требуется реализовать повторную ДНФ от шести пере-.менных Р = У,У У+ У,УУь+Уб.При настройке Х 8 = О, Х, = 1,Х = 1, Х = 0 модуль реализует1 О)ункциюХ зХ 4+ХПри Х = У Х= У, Х,= У, Х=УХ =У, Х=У , Х=-Уб модуль реализуезаданную функцию. Формула и з о б р е т ения Многофункциональный логическиймодуль, содержащий девять элементовИ, три элемента ИЛИ и два элемента11 Е, причем первый инФормационныйвход модуля соединен с входом пер 202530354045г50 вого элемента НЕ и первым...
Устройство для экстремальной фильтрации
Номер патента: 1587491
Опубликовано: 23.08.1990
Авторы: Василькевич, Крищишин
МПК: G06F 7/04
Метки: фильтрации, экстремальной
...и регистре 8, представляютсобой числа со знаком в дополнительном коде с представлением знака двумя разрядами. Преобразователь 22кодов инвертирует код числа, а сум. матор 23 суммирует его с содержанием регистра 21. Учитывая, что на входе переноса сумматора 23 присутст 11 1вует 1 , то, очевидно, что происходит вычитание числа на выходе коммутатора 20 из числа, хранящегосяв регистре 21, т.е. осуществляетсясравнение чисел методом вычитания,Если обозначить число в регистре 21через А, а на выходе коммутатора20-В, то в знаковых разрядах сумматора 23 возможны следующие значения(см.таблицу),1Видно, что ситуация АВ определяется логическим "0" в старшем знаковом разряде сумматора 23, а А ( В логической "1". Так как на входе 32 выбора режима...
Устройство для сравнения к -разрядных чисел
Номер патента: 1587492
Опубликовано: 23.08.1990
Авторы: Волков, Орлов, Тихомиров, Чернейкина
МПК: G06F 7/04
Метки: разрядных, сравнения, чисел
...даннойячейки. Управляющий уровень с выхода старшего разряда блока 7 уплотнения проходит также на вторые входыэлементов 3 равнозначности группыи через элемент НЕ на разрядный выход 10 ячейки анализа. Посредствомэлементов 3 равнозначности группыи элементов И 4 группы с учетом значения сигналов на выходе старшегоразряда блока уплотнения производится последующая корректировка входнойразрядной маски. Новая разряднаямаска с выходов элементов И 4 первой группы проходит нна входы 13 разрядной маски следующей ячейки 1 или,если данная ячейка - это ячейка анализа младшего разряда, - на выходы15 устройства, на которых устанавливается позиционный адрес чисел, равных числу, найденному в процессеанализа и код которого устанавливается на выходах...
Устройство для сортировки чисел
Номер патента: 1587493
Опубликовано: 23.08.1990
МПК: G06F 7/08
Метки: сортировки, чисел
...11 блока 9 на передачу информации с четвертого входа; коммутаторы 11 блоков 9 . ,9 к и коммутаторы 14 блоков 99 к 1 на передачу информации с вторых входов, По переднему фронту второго тактового импульса происходит запись информации в регистры 10 и 12 в блоках 99 к и увеличение содержимого счетчика 4 на единицу,В третьем такте и следующих чисел первого сортируемого массива поступают на входы узла 4 сортировки,где они сортируются в порядке убывания,В первом блоке 9 сортировки п первых просортированных чисел с выходов регистров 12 и п торых просортированных чисел с выходов регистров 10 поступают на входы узла 13 сортировки, где они сортируются и .поступают на выходы в порядке убывания, т.е. наибольшее число на первом выходе, следующее по...
Устройство для сложения в избыточной двоичной системе счисления
Номер патента: 1587494
Опубликовано: 23.08.1990
Авторы: Арцатбанов, Гречишников, Телековец
МПК: G06F 7/49
Метки: двоичной, избыточной, системе, сложения, счисления
...первые П-входы первого и второго П-триггеровблока формирования результата являются соответственно первым и вторымвходами признака блока формирования результата, С-входы первого ивторого П-триггеров подключены квходу синхронизации блока формирования результата, и; инверсные выходыявляются соответственно первым ивторым выходами блока формированиярезультата, а вторые П-входы первого и второго П-триггеров блока формирования результата подключены квторому входу признака "1" блока формирования результата. Последний содержит две группы по три элементаИ-НЕ, причем первые входы элементовИ-НЕ первой и второй групп подключены к первым входам первых элементовИ-НЕ соответственно первого и второго П-триггеров, второй вход первогоэлемента И-НЕ первой...
Устройство для умножения троичного кода на два
Номер патента: 1587495
Опубликовано: 23.08.1990
Автор: Шароватов
МПК: G06F 7/49
Метки: два, кода, троичного, умножения
...и отрицательной полярности), где знак числа определяется знаком старшегооразряда: А = А 3 + А 3 + А 3 + На ьходе 9 устройства получают результат умножения числа на два, На фиг,2 в первом - третьем тактах показана временная диаграмма процесса умножения числа +1.3 + (-1)- 3= = -2,О на два, результат умножения равен (-1) 3 + (-1) 3= -4оУстройство работает следующим образом.При поступлении положительного импульса (первого разряда числа) на вход 7 тактовым импульсом первой фазы первого такта согласно логике работы элемента, записанной в таблице, он передается на первый вычитающий вход элемента 2 и второй складывающий вход элемента 3, а также положительный импульс с входа 8 пере. дается на первые вычитающие входы элементов 3 и 4. Тактовым...
Параллельный накапливающий сумматор
Номер патента: 1587496
Опубликовано: 23.08.1990
Авторы: Квитка, Короновский, Лебедева, Лужецкий, Стахов
Метки: накапливающий, параллельный, сумматор
...вход второго сумматора 26,по модулю два поступает потенциалЛог, О" (Лог. 1 п) и на его выходеформируется потенциал пЛог, О (Лог.1 ), который поступает на второйвход второго элемента И 24, При несовпадении (совпадении) двух "Лог.1"на входе второго элемента И 24; наего выходе формируется потенциал"Лог.О" (Лог,1) и на шине переноса формируется сигнал заема г, = О(г; =1). В момент поступления повходу 3 счетного импульса триггер 22переключается в противоположное состояние.При вычитании в прямом коде, в случае, когда уменьшаемое меньше вычитаемого, возникают заемы в триггеры18 и 19 знака, предварительно установленные в нулевое состояние, которые в виде единиц заема распростра-,няются в мультиплексоры 16 и, 1 7.С их помощью триггеры 18 и 19...
Устройство для сложения n двоично-десятичных чисел
Номер патента: 1587497
Опубликовано: 23.08.1990
МПК: G06F 7/50
Метки: двоично-десятичных, сложения, чисел
...уменьшается вдвое. При этомсумма слагаемых не изменяется. Врезультате на выходе 7 суммы сумматора 1 последнего каскада Формируетсясумма И входных слагаемых. Однаков тетрадах данной суммы может содержаться избыток "6", Для устраненияуказанного избытка служит корректор3, который при отсутствии межтетрадных переносов в сумматоре 1 последнего каскада уменьшает на "6" соответствующие тетрады числа, поступающего на его информационные входы, апри наличии межтетрадных переносовпропускает соответствующие тетрадыбез изменения. На выходы 6 устройства выдается сумма 1 входных слагаемых в двоично-десятичном коде.Корректоры 2-4 могут быть построены либо на логических элементах в соответствии с реализуемой таблицей истцнности, либо на основе...
Устройство для умножения двоичных чисел
Номер патента: 1587498
Опубликовано: 23.08.1990
Авторы: Годись, Дрозд, Огинский, Полин
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...диаграммами, Числа, указанные на временныхдиаграммах выходов разрядов регистров 3 и 4, означают номера разрядов множимого и множителя, причеммладшему разряду соответствует номер1, а старшему номер 8Под действием указанных последовательностей разрядов множимого и множителя на выхо,пах элементов 5 группыформируются последовательности конъюнкций, отображенных на соответствующихвременных диаграммах двухразряддтьтмикодами, которые соответственно являтотся номерами разрядоп множпмого имножителя, формируемыми элементами Игруппы. При этом на выходах элементовИ 5,1-5.8 группы формируются кодтъюдтко, т ации с весовыми функциями 2 ,2 ,22 1 . Эти конъюнкции поступают навходы блока сложения, который в каждом такте с частотой синхронизацииСИ...
Мультиконвейерный делитель
Номер патента: 1587499
Опубликовано: 23.08.1990
Авторы: Бондарь, Гриневич, Демидов, Ментюк, Семашко
МПК: G06F 7/52
Метки: делитель, мультиконвейерный
...второй парысоответственно в п+2, 2(п+1)+1;3(п+1)+1п(п+1)+1 тактах, для .третьей в и+3; 2)п+1)+2; 3(п+1)+2п(п+1)+2 тактах, для щ-й пары первый,второй, третий .,и-й разряды частного. выдаются на соответствующие раз-.ряды информационного выхода делителя соответственно в (и+)+(ш),2(и+1)+(т)п(п+1)+(ш) тактах. Каждый элемент задержки обеспечивает задержку сигналов, поступающих от соответствующих вычислительных ячеек на его. первый и второйвходы соответственно на п+1 и и+2такта, что позволяет сократить время обновления входной информациикаждой вычислительной ячейки до одного такта, равного периоду повторения синхронизирующих импульсов, нопоскольку на следующую в этом жестолбце вычислительную ячейку поступают инвертированные предыдущей...
Функциональный преобразователь
Номер патента: 1587500
Опубликовано: 23.08.1990
Авторы: Корнейчук, Марковский, Маслянчук, Сидоренко
МПК: G06F 7/544
Метки: функциональный
...ИЛИ 16, который инициирует считывание из блока 12 памяти на его выходы, а следовательно, и на выходы 23 результата через мультиплексор 22 кода значения функции, соответствующего аргументу из блока 11 памяти, т.е. равному или ближайшему меньшему к заданному аргументуУказанный сигнал с выхода элемента ИЛИ 16 поступает на сигнальный выход 20 устройства, свидетельствуя о том, что на выходе 23 устройства зафиксирован код искомого значения функции. Одно - временно единичный сигнал с выхода элемента ИЛР 16 устанавливает триггер 4 в "0" и схема приходит в исходное состояние.При необходимости вычисления обратной функции производится аналогичный процесс за тем отличием, что нулевой управляющий сигнал поступает на вход 25, что обеспечивает сброс...
Генератор нестационарного случайного импульсного процесса
Номер патента: 1587501
Опубликовано: 23.08.1990
Авторы: Бобенко, Демьянков, Каплин, Кузьмин
МПК: G06F 7/58
Метки: генератор, импульсного, нестационарного, процесса, случайного
...выходного импульса, как Гыпов режиме Период импульса, а от заднего фронта выходного импульса, что5и требуется для отсчета интерваламежду импульсами. И в том, и в другом случае завершение этого отсчетапроизводится в момент обнуления второго счетчика 16 (он работает цауменьшение содержимого при приходекаждого счетного импульса), что фиксируется вторым дешифратором 8. Возникающий при этом на выходе второгодешифратора 18 сигнал поступает навход сброса первого счетчика 10,приводя его в исходное состояние.Одновременно он поступает на одиннадцатый вход блока 29 управления, после чего вновь появляется импульс наего седьмом выходе, т.е. начинает .повторяться новый цикл генерацииочередного импульса в пакете.Падобное повторение будет...
Генератор случайного процесса
Номер патента: 1587502
Опубликовано: 23.08.1990
Авторы: Горьков, Зубов, Ковалев, Круглов, Прохоренкова
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...мультивибратора наоперационном усилителе 19,причем выходная клемма генератораобъединена с инвертирующим входомусилителя 19 через дополнительныйнеинвертирующий усилитель 20 постоянного тока с последовательной обратной связью. Амплитуда пилообразногонапряжения на инвертирующем входеусилителя 19 определяется соотношением резисторов 13 и 14, образующими делитель в цепи положительно обратной связи автоколебательного мультивибратора:0 вьпв,К мс К,+ КФ Частота следования выходнымимпульсов определяется постояннойвремени времязадающей цепи автоколебательного мультивибратора котораяв данной схеме образована конденса- .тором и фоторезистором оптрона, одинконец светоизлучателя которой объединен с общей точкой схемы, а второйчерез резистор с...
Устройство для умножения комплексных чисел в модулярной системе счисления
Номер патента: 1587503
Опубликовано: 23.08.1990
Авторы: Василевич, Коляда, Селянинов
МПК: G06F 7/72
Метки: комплексных, модулярной, системе, счисления, умножения, чисел
...номер1 константы И с первого выхода элемента 10 задержки поступает на третьиадресные входы блоков 11.1-11,1 с-,1памяти. В блоке 5 осуществляется формирование дополнительного кода15 ( / - М,/ /- Ы,",/ ) числа (-Аф),который с выхода блока 5 через первую группу информационных входовблока б поступает на входной регистр7, В регистре 8 посредством блока 920формируется модулярный код (ос(,ффЫ) числа А ; из блока памяти 11,считывается набор константЧ; ( о(;, ос" 1) = ( К, (о, Ы 1)1"1 о о/ 1)(формулы 1 и 2), При этом первая компонента данного набора К (осо 1)с первого выхода блока 11. памятипередается на -й вход блока 14 суммирования вычетов по вспомогательному модулю, а 3-я компонента набора-В ( Ы. , о 1 ) Ц = 2 3 . . ., ц + 1 )поступает на х...
Устройство программного управления
Номер патента: 1587504
Опубликовано: 23.08.1990
МПК: G06F 9/00
Метки: программного
...5, в качестве импульса считывания черезэлемент И 24 поступает на вход стробирования блока 2 по указанному базовому адресу. В результате этого навыходе блока 2 появляется код команды, который через выход 27 устройства передается на объекты управления.Таким образом, первая команда кортежа выдана.1Для выдачи следующеи за первои команды импульс считывания с выхода элемента И 24, во-первых, поступает на счетный входсчетчика 6, фиксируя единицу в счетчике, а во-вторых, после усиления элементом 22 поступает через элемент ИГИ 16 и элемент 18 задержки на вход стробирования сумма 515тора 5, который, суммируя код базового адреса и показания счетчика 6,увеличивает код базового адреса наединицу, и на выходах сумматора 5 устанавливается адрес...
Многоканальное устройство приоритета
Номер патента: 1587505
Опубликовано: 23.08.1990
Авторы: Богатырев, Иванов, Щеглов
МПК: G06F 9/50
Метки: многоканальное, приоритета
...потенциална выходе элемента НЕ 10 и на выходеэлемента 2 И-ИЛИ 9, который устанавливает в "0" триггер 5 этого каналапоявляется низкий потенциал на выходе 28 подтверждения запроса канала -обмен выбранного канала прерван, одновибратор 13 вырабатывает импульсопроса, который обнуляет содержимоесчетчика 21, устанавливает в "0" триггер 6, возобновляет опрос каналов.Низкий потенциал на выходе элемента 8 задержки появляется после появления низкого потенциала на выходеэлемента ИЛИ 20, что сохраняет вэтом канале разрыв линии абсолютногоприоритета, иначе через элемент И 16этого канала мог бы пройти высокийпотенциал, который снял бы запросканала, прерывающего обмен ранеевыбранного бонента. Импульс опроса,проходя последовательно через...
Многоканальное устройство приоритета
Номер патента: 1587506
Опубликовано: 23.08.1990
Автор: Богатырев
МПК: G06F 9/50
Метки: многоканальное, приоритета
...триггера 5), Так как только в одном канале, выделенном процедурой упреждающего арбитража в триггере 4 находится "1", .то в триггер 5 только одного канала запишется "1".При состоянии счетчиков "01" начиНается описанная процедура упреждающего арбитража. Если при состоянии счетчиков 2 "01" абонент, захвативший магистралью, проводит ее освобождение, то при изменении состояния триггера 3 из "1" в "0" на триггере 6 формируется сигнал освобождения магистрали, передаваемый через линию 23 и уменьшающий содержимое счетчика 2 на "1" с "01" на "00". При состоянии счетчика "00" реализуется процедура основного (неупреждающего) арбитража. При состоянии счетчика 2 "01" производится процедура упреждающего арбитража, а при состоянии счет 5 15815 чика 2...
Многоканальное устройство приоритета
Номер патента: 1587507
Опубликовано: 23.08.1990
Авторы: Соколов, Тимонькин, Ткаченко, Харченко
МПК: G06F 13/36, G06F 9/50
Метки: многоканальное, приоритета
...сеанса связи абонента с обслуживающим органом единичныйсигнал запроса с входа. 12 канала будет снят1 улевой. сигнал, поступая на вход сброса триггера 3 этого канала, переводит его в нулевое состояние, При этом задний фронт сигнала разрешения с выхода устройства поступает через элемент ИЛИ 10 на вход одновибратора 8 и запускает его. В устройстве возобновляется поиск запросов на дбслуживание от абонентовПредположим, что к моменту завершения обслуживания данного запроса поступили запросы на входы 12 других каналов, Приоритетность в устройстве определяется номером канала, В этом случае импульс с од 5 15 новибратора 8 поступает через открытый элемент И 6 на входы каналов и своим задним фронтом переводит триггеры 2 в единичное...
Многоканальное устройство для обслуживания запросов группы абонентов
Номер патента: 1587508
Опубликовано: 23.08.1990
Авторы: Абрамов, Волнухин, Копцов, Люлько, Огороднев
МПК: G06F 9/50
Метки: абонентов, группы, запросов, многоканальное, обслуживания
...ный код очередности обслуживания с выходов второго двоично-десятичного счетчика 3 поступает на вторую группу входов схем 25 сравнения всех каналов устройства, На выходе схемы 25 сравнения 1-го канала формируется сигнал логическойи подается на 1-й выход группы выходов 12 разрешения устройства.По сигналу логической 1" на -м выходе 12 разрешения станок с ЧПУ, подключенный к 1-му каналу устройства, получает разрешение на обмен с магистралью крейта, Окончание сеанса обмена с магистралью крейта производится по команде ЭВМ сигналом логической "1" на ответном входе 19 устройства, при этом триггеры 22 и 23 -го канала обнуляются, регистр 24 1-го канала устанавливается в исходное единичное состояние, при наличии сигнала логического0" на...
Сигнатурный анализатор
Номер патента: 1587509
Опубликовано: 23.08.1990
Авторы: Калоша, Качан, Ярмолик
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...через элементы И 1. Затем выполняется подача еще-+ г - 2 им. гпульсов на вход 7, где г - разрядность сигнатуры, и - число инбормацииг 55 онных входов устройства, -- блигжайшее целое, не меньшее -Полученная сигнатура в точностисоответствует состоянию известногочетырехразрядного сигнатурного анализатора после сжатия информации с выводов проверяемого цифрового узла последовательным перебором групп по четыре вывода для каждой входной тестовой комбинации, т,е. для каждого теста сжимаются" вектора (х,х х. х хх )у (х х х 7 х )э (х х х х ) и (х х х 1 хб) фТаким образом, достоверность контроля определяется выражением 1-2 при этом взаимное расположение пози" ций символов, искажение которых может привести к пропуску ошибки, носит случайный...
Устройство для имитации сбоев цифровых вычислительных машин
Номер патента: 1587510
Опубликовано: 23.08.1990
Авторы: Александров, Лионченок, Парамонов, Федоров
МПК: G06F 11/00, H03M 13/51
Метки: вычислительных, имитации, машин, сбоев, цифровых
...Сигналом начальной установки свхода 21 триггер 7 и делители 12 и 15устанавливаются в исходное состояниеи обнуляютсяАлгоритм работы ЦВМ при выполнениипрограмм, обеспечивающих устойчивость к сбоям, заключается в следующем: 1. выполнение функциональных алгоритмов; 2, если обнаружен сбой, топереход к п. 3, иначе к п. 4; 3. выполнение действий, компенсирующих последствия сбоев; 4, если выполнениефункциональных алгоритмов завершено,то переход к и. 5, иначе к п. 1;5.конец,Функциональные алгоритмы и действия, компенсирующие сбои ЦВМ, зависят от области применения программы,устойчивость которой проверяется с использованием предлагаемого устройства,Делители 12 и 15 пропускают каждыйК 1 и К 2 импульсы сбоев и обеспечиваютпрореживание потока сбойных...
Логический анализатор
Номер патента: 1587511
Опубликовано: 23.08.1990
Авторы: Бучнев, Горовой, Карповский, Карпунин
МПК: G06F 11/25
Метки: анализатор, логический
...и ч а ю щ и й с я тем, что, с це" лью повышения точности, в него введе" ны коммутатор, второй триггер, форми", рователь импульса, два элемента за держки, два элемента И-НЕ и элемент НЕ, причем группа разрядных выходов счетчика импульсов соединена с группой информационных входов регистра, информационный вход которого является информационным входом логического анализатора и соединен с входом фор- мирователя импульса, выход которого соединен с первым входом первого элемента И"НЕ, второй вход которого под-ключен к выходу переполнения счетчика импульсов, выход первого элемента И-НЕ соединен с первым входом второго элемента И-НЕ, выход которого соединен с тактовыми входами регистра и первого триггера, информационный вход которого подключен к...
Устройство для контроля счетчиков
Номер патента: 1587512
Опубликовано: 23.08.1990
Авторы: Закоян, Терзян, Туманова
МПК: G06F 11/08, H03K 21/40
Метки: счетчиков
...операндов сумматора 3. Результат сложения анализируется дешифратором 6 признака переполнения, причем выбор 1определенного элемента И дешифратора 6 определяется. кодом, поступающим на вход 10 задания режима контроля устройства,Если значение суммы больше конечного адреса памяти элемента вычислительной системы, с которым производится обмен информацией, то на выходе 12признака переполнения устройства появляется единичный сигнал, Затем поустановочному входу 8 устройства приходит сигнал, по которому содержимоевыхода результата сумматора 3 переписывается в регистр 4. Запись суммы врегистр 4 происходит один раз в начале процесса обмена По сигналу, поступающему на тактовый вход 9 устройства, происходит стробированне блока5 сравнения, При...
Устройство для контроля и диагностики цифровых узлов
Номер патента: 1587513
Опубликовано: 23.08.1990
Авторы: Галиев, Кирпиченко, Обросов, Прохоренко
МПК: G06F 11/16
Метки: диагностики, узлов, цифровых
...через счетчик 26 аналогично первому этапу загрузки блока 11. Затем блок 2 повторно устанавливает адрес и данные. Дешифратор 31, расшифровывая адрес, вырабатывает строб на одиннадцатом выходе, открывающий дешифратор 32Данные, поступая на второй вход дешифратора 32, расшифровываются, на втором выходе дешифратора 32 появляется сигнал записи в ре гистр 4. Так как блок 11 памяти находится в режиме чтения, то на. его выходах находится информация, соответствующая установленному адресу, которая и записывается в регистр 4. Единица с какого-либо разряда регистра 4 посту-,. пает на вход формирователя 8 импульсов, переключая его выход в высокоимпедансное состояние. Канал 6, соответствующий данному разрезу, является входом устройства и выходом...
Устройство для отладки микроэвм
Номер патента: 1587514
Опубликовано: 23.08.1990
Авторы: Алилуйко, Блинков, Горячев, Илюшкин, Михайлов, Овчинников, Онопко, Пысин, Разумов, Рафиков
МПК: G06F 11/26
...И-НЕ 73 блока выдачи режимов работы микроЭВМ 10, и информация о .состоянии кнопок поступает на ШД.1 Уск микро-ЗВМ с блока 2 задания режимов осуществляется следующим .образом. На пульте управления блока 2 заданкя режимов нажимается. соответствуютцая кнопка ГПуск"), и сигнал поступает в блок 4 анализа режимов че" рез элемент И-НЕ 45 на триггер 53,ф 25 который переходит в нулевое состояние, По сигналу занесения команды триггер 57 устанавливается в нулевое состояние, в этом случае на выходе триггера 57 появляется единичный сиг нал блокировки синхроимпульсов (выход 19). МикроЭВМ начинает вырабатывать синхроимпульсы,Останов микроЭВМ с пульта управления блока 2 задания режимов происхо дит следующим образом. На пульте нажимается...
Устройство для контроля цифровых блоков
Номер патента: 1587515
Опубликовано: 23.08.1990
Авторы: Андреев, Белов, Водовозов, Лабичев, Моторин, Сачков, Сиротюк
МПК: G06F 11/26
...Информация, записанная в регистры блока 23, дублируется в ячейках памяти 17.Анализ реакций объекта контроля осуществляется при М = 22-37 (01 0110- 10 0101) .При этом сигналами 1,= 0 и 1 = 0 обеспечивается передача данных с выходов блока 4 мультиплексоров через коммутатор 6 линий связи на внешнюю шину данных. Сигналом У выбирается шинный формирователь 28 в блоке 4 мультиплексоров. Код У,У У У соответствует адресу байта, передаваемого с входов блока 4 мультиплексоров на внешнюю шину данных. Изменение кода управления М от 22 до 37 позволяет последовательно вывести на внешнюю шину данных полную информацию о состоя" нии входов-выходов объекта контроля,Для начальной установки генератора 16 псевдослучайных кодов в блоке 2 задания тестовых...
Устройство тестового контроля
Номер патента: 1587516
Опубликовано: 23.08.1990
Автор: Емельянов
МПК: G06F 11/26
Метки: тестового
...т.е. один из триггеров 20-22.сброшен, то второй им,пульс распределителя 12 импульсов устанавливает сброшенный триггер, формируя тем самым перепад, по которому производится запись сформированного набора соответственно в выходной регистр 4 теста, внутренние регистры коммутатора 6 или регистр 8 блокировки. Если очередная группа является не последней группой набора, то второй импульс а Фраспределителя 12 импульсов не изменяет состояния элементов дешифратора 15 команд. Третий импульс распределителя:12 импульсов поступает йа вход дешифратора 15 команд и на счетный вход счетчика 1- адреса. Расхождение эталонного и контрольного сигналов выходов объекта 7 контроля выявляется блоком 5 сравнения и фиксируется (для тех выходов проверка которых...
Устройство для адресации буферной памяти
Номер патента: 1587517
Опубликовано: 23.08.1990
Автор: Лупиков
МПК: G06F 12/00
Метки: адресации, буферной, памяти
...счетчике 3 - информационный объем первой буферной зоны блока памятиПри необходимости модификации адреса по входу 12 синхронизации поступает сигнал, который добавляет единицу к содержимому счетчика 1 и уменьшает на единицу содержимое счетчика 3, в котором фиксируется код текущего объема первой зоны буферной памяти.Формирование последующих адресов обращения для первой буферной зоны производится в устройстве аналогично.По окончании формирования адресов первой буферной зоны на выходе заема счетчика 3 появляется сигнал, который уменьшает на единицу содержимое счетчика 5. 11 ри этом выходные сигналы счетчика 5, воздействуя на адресные входы мультиплексора 2, подключают к информационным входам счетчиков 1 и 3 выходные сигналы регистра 4, в...
Устройство для сопряжения процессора с группой блоков памяти
Номер патента: 1587518
Опубликовано: 23.08.1990
МПК: G06F 13/00
Метки: блоков, группой, памяти, процессора, сопряжения
...счетчиков 4, то на выходе дешифратора 10 появляется сиг 5 нал, разрешающий работу дешифратору 11 и дешифратору 9. Так как с выхода регистра 8 на информационные входы дешифратора 9 поступает код адреса одного из функциональных узлов, то один из выходов этого дешифратора активируется и тем самым разрешает работу одному из Функциональных узлов (триггеру 13 или одному из дешифраторов 12, 151, 15.2, 16). На этом ад ресная часть цикла любого обмена завершается.Цикл "Вывод". В этом цикле процессор после установки на магистрали сигнала "ОБМ." снимает с магистрали адрес 20 и выставляет данные, предназначенные для вывода на магистраль. Эти данные через приемопередатчики 7 поступают на информационные входы функцирнальньж узлов; триггера 13,...