Устройство тестового контроля

Номер патента: 1587516

Автор: Емельянов

ZIP архив

Текст

(5 6 Р 1/26 ИСАНИЕ ИЗОБРЕТЕНИЯ Ф1и А ВТОРСКОМ У технике и м контроля ци ретения явл ствия. Устр ГОСУДАРСТВЕННЫЙ КОМИТЕПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯПРИ ГКНТ СССР(71) Научно-исследовательский и конструкторско-технологический институт средств контроля электронной аппаратуры и изделий электронной техники (72) С.А. Емельянов(56) Авторское свидетельство СССР М 516039, кл. С 06 Г 11/26, 1974.Авторское свидетельство СССР У 1075265, кл. С 06 Г 11/26, 1982, (54) УСТРОЙСТВО ТЕСТОВОГО КОНТРОЛЯ (57) Изобретение относится к цифровойг ожет быть использовано для фровых блоков. Целью изобяется повышение быстродейойство содержит счетчик 1 адреса, блок 2 памяти, предварительный регистр 3 теста, выходной регистр 4 теста, блок 5 сравнения, коммутатор 6, объект контроля 7, региср 8 блокировки, блок 9 элементов И,регистр 10 сбоев, элемент ИЛИ 11, распределитель 12 импульсов, генератор 13 импульсов, блок 14 запуска, дешиф-, ратор 15 команд, элемент 16 задержки, блок 17 формирования н оашиты с соответствующими связями. 2 ил.Изобретение относится к цифровой технике и может быть использовано для контроля цифровых блоков.Цель изобретения - повышение быстродействия.На фиг. 1 изображена схема устройства; на фиг, 2 - схема дешифратора команд.Устройство содержит, счетчик 1 адреса, блок 2 памяти, предварительный регистр 3 теста, выходной регистр 4 теста, блок 5 сравнения, коммутатор 6, объект 7 контроля, регистр 8 бло" кировки, блок 9 элементов И, регистр 10 сбоев, элемент ИЛИ 11, распределитель 12 импульсов, генератор 13 им-пульсов, блок 14 запуска, дешифратор 15 команд, элемент 16 задержки и блок 17 формирования и защиты. Дешифратор 20 15 команд (фиг. 2) содержит дешифратор 18, элемент И 19 и триггеры20-24,Устройство работает следующим образом.Предварительно по сигналу установки, поступающему с выхода блока 14,устанавливаются в начальное состоя-ние счетчик 1, дешифратор 15, блок17 и регистр 10. Затем по сигналу свыхода блока 14 запускаются соответ"ственно генератор 13 и коммутатор 6.Начинается процесс контроля, По первому импульсу распределителя 12 изблока 2 памяти выбирается информационное слово в соответствии с состоянием счетчика 1 адреса. Каждое информационное слово состоит из двух полей: поля данных и поля команд,40Первый и второй разряды поля команд несут информацию о назначенииданного набора (входной, коммутацион"ный, блокировочный) и Одновременно не сут информацию Об окончании формирования очередного тестового набора. Третий разряд поля команд являетсяпризнаком последнего тестового набора.Первый импульс распределителя 12, задержанный элементом 16, осуществляет50запись очередного слова в регистр 3,разрешает работу дешифратора 15Дешифратор 15 команд анализируетсостояние поля команд информационногослова и в том случае, когда очередная,группа является последней группойвходного, коммутационного или блокировочного набора, сбрасывает соответственно .триггеры 20, 21 или 22 (одновременно, если очередная группа является последней группой входного набо" ра сбрасывается триггер 23), Задержанный элементом 16 задержки первый тактовый импульс поступает также на второй вход блока 17 формирования и защиты.Блок 17 формирования и защитыопределяет, есть ли на контактах объекта 7 контроля, определенных какфф и входы, короткие замыкания или чужие потенциалы. Если на входах объекта 7 контроля коротких замыканий или "чу; жих" потенциалов нет, то на второй группе выходов блока 17 формирования и защиты во всех разрядах нули.В противном случае в разряде (или разрядах) на котором (которых) обнаружены короткие замыкания или "чужие" потенциалы устанавливаются единицы, которые через элемент ИЛИ 11 блокируют работу генератора 13 импульсов и тем самым запрещают продолжение процесса контроля.Второй импульс распределителя 12 импульсов поступает на седьмо 6 вход дешифратора 15 команд. Если очередная группа является последней группой входного, коммутационного или блокировочного наборов, т.е. один из триггеров 20-22.сброшен, то второй им,пульс распределителя 12 импульсов устанавливает сброшенный триггер, формируя тем самым перепад, по которому производится запись сформированного набора соответственно в выходной регистр 4 теста, внутренние регистры коммутатора 6 или регистр 8 блокировки. Если очередная группа является не последней группой набора, то второй импульс а Фраспределителя 12 импульсов не изменяет состояния элементов дешифратора 15 команд. Третий импульс распределителя:12 импульсов поступает йа вход дешифратора 15 команд и на счетный вход счетчика 1- адреса. Расхождение эталонного и контрольного сигналов выходов объекта 7 контроля выявляется блоком 5 сравнения и фиксируется (для тех выходов проверка которых разрешена регистром 8 блокировки) только в том случае, когда очередная группа является последней группой входного набора. Счетчик 1 адреса увеличивает свое состояние на единицу, подготав5 158751 ливая чтение следующего информационного слова,Одновременно анализируется состояние третьего разряда поля команд очередного информационного слова. Ес 5 ли в третьем разряде поля команд единица, то триггер 24 дешифратора 15 команд устанавливается в единицу, запрещая через элемент ИЛИ 11 работу гене ратора 13 импульсов, приостанавливая процесс контроля (конец теста). формула изобретения 15Устройство тестового контроля, содержащее счетчик адреса, блок памяти, предварительный регистр теста, выходной регистр теста, блок сравнения, коммутатор, регистр блокировки, блок 20 элементов И, регистр сбоев, элемент ИЛИ, распределитель импульсов,генератор импульсов, блок запуска, дешифратор команд, блок Формирования и защиты и элемент задержки, причем группа 25 разрядных выходов счетчика адреса соединена с группой адресных входов блока памяти, синхровход которого и вход элемента задержки соединены с первым выходом распределителя импульсов, вто рой выход которого соединен со счетным входом счетчика адреса и первым тактовым входом дешифратора команд, входы сброса счетчика адреса, дешифратора команд, блока формирования и защиты, регистра сбоев соединены с первым выходом блока запуска, второй и третий выходы которого соединены соответственно с входом запуска генератора импульсов и разрешающим входом коммутатора, первая и вторая группы информационных входов которого соединены соответственно с группой выходов предварительного регистра теста, соединенной группами информационных вхо дов регистра блокировки и выходного регистра теста и первой группой выходов блока формирования и защиты, груп па информационных входов которого соединена с группой выходов выходного 50 6 6регистра теста и первой группой входов блока сравнения, вторая группа входОВ которого соединена с группой выходов коммутатора, группа входов-выходов которого является группой входов-выходов устройства для подключения к обьекту контроля, группы выходов блока сравне. ния и регистра блокировки соединены соответственно с первой и второй группамн входов блока элементов И, группа выходов которого соединена с группой информационных входов регистра сбоев, группа выходов которого соединена с первой группой входов элемента ИЛИ, вторая группа входов и выход которого соединены соответственно с второй группой выходов блока формирования и защиты и входом останова генератора импульсов, выход которого соединен с входом распределителя импульсов, о тл и ч а ю щ е е с я тем, что, с целью повышения быстродействия, предварительный регистр теста содержит группу подрегистров причем группа выходов каждого подрегистра соединена с группой информационных входов последумцего подрегистра,- выходы всех подрегистров группы образуют группу выходов предварительного регистра теста, группа информационных входов первого подрегистра предварительного регистра теста соединена с группой выходов поля информации блока памяти, группа выходов поля управления которого соединена с группой инфоомационных входов дешифратора команд, второй тактовый и разрешающий входы которого соединены соответственно с третьим выходом , распределителя импульсов и выходом элемента задержки, соединенным также с входами записи всех подрегистров предварительного регистра теста и синФ хровходом блока формирования и защи-, ты, с первого по пятый выходы дешифратора команд соединены соответственно с входами записи выходного регистра теста, коммутатора, регистра блокировки, регистра сбоев и входом элемента ИЛИ.1587516 Составитель И. ХазоваТехред Л.Сердюкова Корректор М, Пожо актор Н. Яцола Заказ 2421 ж 566изобретениямРаушская н Подписи Тира твенного комитета по 113035, Москва, ЖГос открытиям при ГКН д. 4 агарина, 10 Производственно-издательский комбиНат "Патент", г. Ужгород,

Смотреть

Заявка

4278230, 06.07.1987

НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ И КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ СРЕДСТВ КОНТРОЛЯ ЭЛЕКТРОННОЙ АППАРАТУРЫ И ИЗДЕЛИЙ ЭЛЕКТРОННОЙ ТЕХНИКИ

ЕМЕЛЬЯНОВ СЕРГЕЙ АНАТОЛЬЕВИЧ

МПК / Метки

МПК: G06F 11/26

Метки: тестового

Опубликовано: 23.08.1990

Код ссылки

<a href="https://patents.su/4-1587516-ustrojjstvo-testovogo-kontrolya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство тестового контроля</a>

Похожие патенты