Патенты опубликованные 30.08.1982
Устройство для отображения информации на экране электронно лучевой трубки
Номер патента: 955188
Опубликовано: 30.08.1982
Автор: Шатилов
МПК: G09G 1/08
Метки: информации, лучевой, отображения, трубки, экране, электронно
...напряжение с выхода генератора 1 подается через регулятор 14 амплитуды на вход коммутатора б и вход Фазосдвигающего элемента 2, который осуществляет сдвиг фазы синусоиды на 90 . Далееосинусоидальное напряжение с фазосдвигающего элемента 2 подается на вход второго коммутатора 7 и формирователь 3 импульсов, который Формирует синхроннзирующие импульсы с частотой равной частоте синусоиды. Эти импульсы подаются на элемент 4 управляемой задержки, задерживаются на;: время, пропорциональное величине управляющего сигнала, поданного на второй вход (,Вх.4) и запускают упр 4 вляемый генератор 5, Последний Формирует на выходе импульс, длительность которого зависит от величины и полярности управляющего сигнала на его входе (Вх.7). Эти...
Устройство для отображения информации на экране телевизионного индикатора
Номер патента: 955189
Опубликовано: 30.08.1982
Автор: Шамсуаров
МПК: G09G 1/16
Метки: индикатора, информации, отображения, телевизионного, экране
...разрядов счетчика 4,составляющие адреса информационныхвходов коммутаторов 8 и 9 означаетпоследовательный опрос разрядов содержимого интервалов. регистра 15,если на стробирующем входе коммутатора 8 имеется сигнал разрешения,образующийся из сигнала разрешенияна выходе коммутатора 7 и сигналасовпадения на выходе элемента И 11,если совпадает адрес интервала, записанный в регистре 17 со старшимиразрядами счетчика 4. На выходахкоммутаторов 8 и 9 сигналы будутсоответствовать значениям разрядовсодержимого интервала реГистров16 или 17. Эти сигналы через элементИЛИ 10 поступают на вход видеоусилителя 5, формирующего импульсыподсвета.Занесение новых чисел из блока21 памяти в буферные регистры 1517 производится по сигналам запросаиз блока 19...
Устройство для отображения информации на экране электронно лучевой трубки (его варианты)
Номер патента: 955190
Опубликовано: 30.08.1982
Авторы: Асафьев, Белоусов, Богуславский, Козлов
МПК: G09G 1/16
Метки: варианты, его, информации, лучевой, отображения, трубки, экране, электронно
...б предназначен дляподключения к вертикально отклоняющей катушке 11 электроннолучевойтрубки 8 сигналов либо с выходаФормирователя 4 отклоняющего напряжения по координате У, либо с выхода инвертора 7 по управляющемусигналу с первого триггера 5. Формирователь 12 упранляющих сигналовФормирует из кода знака поступающего От внешнего устройства, сигналы, управляющие первым 5 и вторым13 триггерами, и сигналы, подаваемыечерез второй коммутатор 14 на нходблока 1 управления, Второй триггер13 управляет работой второго комму 955190татора 14 и коэффициентом передачи усилителя 15. Второй коммутатор 14 предназначен для передачи на блок 1 управления сигналов от Формирователя 12 управляющих сигналов в зависимости от сигнала второго триггера 13.,5...
Устройство для индикации
Номер патента: 955191
Опубликовано: 30.08.1982
Авторы: Васютин, Писарский, Тимофеев, Уваров
МПК: G09G 3/04
Метки: индикации
...уа"равляющий электрод индикатора 1старшего разряда на вход элемента 40 И 7 и управляющий вход блока 5 памяти старшего разряда. При наличии наинформационном входеэтого блоканулевой информации, на выходе дешифратора 4 появляется активный сигнал, 45 который поступая на вход элементаИ 7, вызывает срабатывание кБ-триггера 12 .по В-входу. Сигнал с выходаВБ-триггера 12 вызывает снятие стробирующего сигнала с дешифратора 2 и 50 погашение индикатора 1.старшего разряда.При наличии. нулевой информации наинформационных входах следующих блоков. 5 памяти информации до и-го раз"ряда ВБ-триггер 12 будет сохранять. свое состояние и соответствующие ин- дикаторы 1 будут цогашены за исключением индикатора 1 и"го разряда.Импульс опроса и-го разряда,...
Адресный формирователь
Номер патента: 955192
Опубликовано: 30.08.1982
МПК: G11C 7/20
Метки: адресный, формирователь
...транзисторов объединены и образуют первый управлякщий вход адресного формирователя ф 1. Элемент разряда содержит транзисторы заряда 9, разряда 10, включения 11 и сброса 12, у которых затвор тран: зистора разряда соединен с истоком транзистора включения и стоком транзистора сброса. Сток. транзистора разряда соединен с истоком транзистора заряда и а истоками переключающих и управляющих транзисторов переключающего элемента, Стоки транзисторов включения и заряда соединены с источником питания. Истоки транзисторов разряда и сброса соединены с общей шиной. Затвор транзистора включения соединен с первым управляющим входо адресного формиро,вателя. Затворы транзисторов заряда и сброса соединены с входом элемента предзаряда и образуют второй...
Способ считывания цилиндрических магнитных доменов
Номер патента: 955193
Опубликовано: 30.08.1982
Авторы: Литвинов, Никитов, Шепшелей
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменов, магнитных, считывания, цилиндрических
...(1000-2000 Л ) пленки диэлектрика. При считывании МСВ воз-: ЗО; бчждаются микрополосковым преобраэова955193 формула изобретения аж 622 Подписное э 6447 ВНИИПИ филиал ППП "Пате Ужгород, ул.Проектная,4 телем 3 и распространяются вдоль пленок 1 и 2 ЖИГ. Если в положении А ре" гистра 1 находится ЦМД, то под действием его магнитного поля в пленке 1 в локальной области с размерами 26 будут меняться магнитные свойства (внутреннее поле, дисперсия и т.д.). Магнитостатическая волна, распространяющаяся вдоль пленки 1, будет тормозиться в указанной локальной области, и ее фазовая скорость изменится. Если 10 бы домена в положении А не было, то волна распространялась бы от воэбужцающего к приемному электроду вдоль пленки 1 в течение времени...
Устройство для стирания информации в блоках памяти на мноп транзисторах
Номер патента: 955194
Опубликовано: 30.08.1982
Авторы: Ваняшев, Мякиньков, Тищенко
МПК: G11C 7/20
Метки: блоках, информации, мноп, памяти, стирания, транзисторах
...объединенын являютсявходом25 запуска устройства,а выход дополнительного адресногоформирователя подключен кдругим выводам резисторов и черезключ - к шине нулевого потенциала.На чертеже представлена структур- .30, ная схема предлагаемого устройства.В его состав входят адресные формирователи 1 импульсов стирания, на- копитель 2, дешифратор 3 адреса, дополнительный адресный формирователь 4 нагрузочные элементы на резисторах 5 и ключ б, 5Устройство работает следующим образом.В режиме выборочного стирания ключ б открыт и нагрузочные резисторы 5 подключены к нулевой шине. В режиме 10 общего стирания информации внешний сигнал запуска поступает на шину 7, .объединяющий входы дополнительного ацресного формирователя 4 и ключа б, который при...
Устройство для записи информации в блок программируемой постоянной памяти
Номер патента: 955195
Опубликовано: 30.08.1982
Авторы: Поляшов, Соболев, Суворов
МПК: G11C 17/00, G11C 7/00
Метки: блок, записи, информации, памяти, постоянной, программируемой
...такты;Т - начало записи кода а в блокпамяти, 25Т, - конец записи кода О;временной интервал непосредственно записи в блокпамятиУстройство работает следующим об разомо Процесс записи информации в блок памяти можно разбить,на два этапа: первый этап - этап ожидания или этап подготовки информации, когда происхо дит смена адреса и данных, подлежащих записи, и второй этап - этап непосред" ственно работы устройства, который ,состоит из а рабочих тактов, а каждый такт, в свою очередь, подразделя ется на два временных интервала: первый - считывание из блока памяти и второй - запись в блок памяти.На этапе подготовки устанавливается необходимый адрес Ь на выходе ком" 45 мутатора 8 и данные с на выходе блока 1 (Фиг,2),В момент Т с выхода блока 1...
Запоминающее устройство
Номер патента: 955196
Опубликовано: 30.08.1982
Автор: Ткачев
МПК: G11C 11/00
Метки: запоминающее
...накопителя 1 содержатся единицы, они будутсчитываться. При этом в разряды за-.писывается ноль. Но как только присчитывании из очередного разряда навыходе накопителя 1 будет нулевойсигнал, появится импульс на другомвыходе ключа 10 и в следующем такте на выходе. элемента 3 задержКисформируется сигнал, который посту-.пит на вход установки в ноль распределителя 5 и на вход Формирователя8 записи, который опросит дешифратор б. Перед этим дешифратор 6 был установлен распределителем 5, поэтому он выдаст импульс в тот же разряд 4 О5 О 55 6065 к одному из выходов дешифратора, один из выходов - к входу второго элемента задержки другой выход второго ключа является выходом устройства, а выходы дешифратора подключены к разрядным входам накопителя.На...
Запоминающее устройство с обнаружением ошибок
Номер патента: 955197
Опубликовано: 30.08.1982
МПК: G11C 11/00
Метки: запоминающее, обнаружением, ошибок
...состОянии регистры 2-4, а также реверсивный счетчик 13 обнулены, В режиме записи код адреса и 60 код записываемого слова подаются соответственно на входы регистра 4 и, через группу элементов ИЛИ б, на входы регистра 2 и производится запись слова в соответствующую ячейку нако пителя 1, Одновременно код адреса и код записываемого слова подаются соответственно на сумматор 7 и, через элементы ИЛИ 5 на сумматор 8, которые вырабатывают бйты четности адреса и записываемого слова, Биты четности объединяются сумматором 9 в результирующий бит. С управляющего входа 14 на вход элемента НЕ 11 при этом поступает нулевой сигнал. Следовательно, на выходе элемента НЕ 11 при этом будет единичный уровень. В случае единичного значения результирующего бита...
Запоминающее устройство
Номер патента: 955198
Опубликовано: 30.08.1982
Автор: Муравьев
МПК: G11C 11/06
Метки: запоминающее
...9 и так 25 через все запоминающие элементы 10всех слов накопителя.Устройство работает следующим образом.При считывании от адресных форми роэателей 1 в выбранную числовую шищ2, например в верхнюю, поступает,полный числовой ток считывания, способный переключить. расположенные на ней запоминающие элементы 10. Одновременно, от формирователей 3 числового тока ,запрета в шины числового запрета, 5 например 4 и б, проходящие через запоминающие элементы 10 невыбранных слов, поступают токи запрета по амплитуде, меньше тока трогания запоминающих элементов 10, а по направлениювстречные числовому току считывания. В результате совместного воздействия тока считывания и токов запрета запо" минающие элементы 10 первого и третье го слов оказываются под...
Способ формирования решетки цилиндрических магнитных доменов
Номер патента: 955199
Опубликовано: 30.08.1982
Авторы: Барьяхтар, Кузин, Манянин, Редченко, Ходосов
МПК: G11C 11/14
Метки: доменов, магнитных, решетки, формирования, цилиндрических
...то полярность импульсов должна бать такой, чтобы импульсное магнитное поле Нц, создаваемое проводником 1 в области 2, было антипараллельно гюлю смещения Н. Амплитуда импульсов тока должна быть достаточной для создания на расстоянии а от проводника импульсного магнитного поля.ННоюгде Н- поле эародышеобразования. Затем поле смещения снижается до величиныН ННгде Н- поле коллапса ЦИД в даннойпленке.55 При этом в области 2 образуется регулярная решетка ЦМД, плотность ко" постоянным магнитным полем смещения, равным полю насыщения доменосодержащей пленки, и импульсным градиентным магнитным полем, антипараллельным постоянному магнитному полю смещения, причем амплитуда импульсов градиент ного магнитного поля в заданных участках доменосодержащей...
Переключатель цилиндрических магнитных доменов
Номер патента: 955200
Опубликовано: 30.08.1982
МПК: G11C 11/14
Метки: доменов, магнитных, переключатель, цилиндрических
...Б,. В, Г, взаимодействие которых с ЦМД обеспечивает движение последних,Переменная Х представлена наличием или отсутствием ЦМД во входном З 5 канале продвижения ЦМД 4, а переменная у - наличием или отсутствием токавшине 7 управления. ЦМД, поданный на вход .устройства, в соотВетствии с вращением вектора поля Й 9 пос ледовательно проходит по позициям А, Б, В и поступает в позицию Г, магнитосвяэанную с шиной 7 управлекия.При наличии сигнала У, запрещающего переход ЩЧД в позицию А второго основ:45 ного выходного канала б, ЩЩ переходит в позицию Б первого основного выходного к анала 5, и далее по позициям В, ГА поступает на выход устройства, на котором реализуется Функция ХУ. В отсутствие сигнала У 1 ЩЦ поступивший в позицию Г входного канала...
Устройство для считывания сигналов из ферроакустических блоков памяти
Номер патента: 955201
Опубликовано: 30.08.1982
Авторы: Есиков, Хмелевский
МПК: G11C 11/14
Метки: блоков, памяти, сигналов, считывания, ферроакустических
...усилителей, входы которых подключенык выходам соответствующих блоков 15 вычитания.На чертеже показана схема устройства для считывания сигналов изферроакустических блоков памяти.Устройство содержит управляемыеусилители 1 и 2, детектор 3, аттенюатор 4 и блоки 5 и б вычитания, Выходы усилителей соединены с выходными шинами, входы блоков вычитания -с входными шинами.Устройство работает следующим образом.Последовательность импульсов напряжения с основного носителя ферроакустического блока памяти посту пает на вход блока 5, а последова- в955201 Формула изобретения Составитель В. КостинРедактор Н. Гришанова Техред Т.Фанта КорректорЕ, Рошко Заказ б 60 Тираж 622 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий...
Накопитель для полупроводникового запоминающего устройства
Номер патента: 955202
Опубликовано: 30.08.1982
Авторы: Баринов, Кимарский, Ковалдин, Кузовлев, Орликовский, Черняк
МПК: G11C 11/40
Метки: запоминающего, накопитель, полупроводникового, устройства
...для полупроводникового запоминающего устройства.Поставленная цель достигаетсявведениемшунтирующих элементов, выполненных на диодах, аноды которых 5подключены к соответствующим разрядным шинам, а катодыявляются дополнительным управляющим входом наКопителя.На чертеже представлена блок-схема 0накопителя для полупроводникового запоминающего устройства.Накопитель содержит массив элемен.тов 1 памяти, соединенных адресными2 и разрядными 3 шинами, генераторы4 тока, управляющие элементы 5, вы. -полненные на транзисторах, шунтирующие элементы 6, выполненные на диодах,Схема работает следующим образом,В режиме хранения ток, задаваемыйгенераторами тока 4, равномерно распределяется между инжекторами всехэлементов памяти. В режиме считываниявыбор...
Устройство для считывания информации из ассоциативной памяти
Номер патента: 955203
Опубликовано: 30.08.1982
Авторы: Бикмухаметов, Тахаутдинова, Трусфус
МПК: G11C 15/00, G11C 7/00
Метки: ассоциативной, информации, памяти, считывания
...в многозначный ответ.Устройство для считывания информации из ассоциативной памяти (фиг. 1)45содержит запоминающие МДП-транзисторы 1,1-1,8, три группы входных МДПтранзисторов 2-13, три группы выходных МДП-транзисторов 14-25, дополнительные переключающие МДП-транэисторы 26 и 27, переключающие МДП-транзисторы 28.1-28,8, образующие блок29 выработки овета, словарные шины30, адресные шины 31-33, используемые при опросе, адресные шины 34-36,используемые для формирования адресовсчитанных слов. Блок 29 имеет выход37, являющийся выходом устройства,У"тройство (фиг, 1) работает следующим образом. ОВ начале работы на транзисторы 1.1-1.8 подают сигналы из соответствующих ячеек памяти (не показаны), удовлетворяющих заданному критерию...
Ассоциативное запоминающее устройство
Номер патента: 955204
Опубликовано: 30.08.1982
Авторы: Бикмухаметов, Тахаутдинова, Трусфус
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...У. В регистры 2 и 3 записываются,соответственно нижние границы отрезков х ,и и длины отрезков К,(1 = 1-п) . Нройзводится установка в нулевые состояния триггеров 19 и 20 (фиг, 2) блоков 4 подачей сигнала на входы 28 и триггеров 43 и 44 (Фиг. 3) блоков 5 подачей сигнала на входы 45 блоков 5.В процессе поиска по принадлежности входного признака к заданным э устройстве отрезкам информация из регистров 1-3, которые являются, например, сдвигающими, поступает на входы 8 и 9 блоков 4 и входы 10-12 блоков 5 поразрядно, начиная со стар ших Разрядов. В каждом из блоков 4 триггеры 19 и 20 сохраняют нулевые состояния, если сигналы на входах 8 и 9 одинаковы, переходят э состояния соответственно 1 и О, если сигналы на входах 8 и 9 равны соответственно...
Устройство для электрического программирования блоков постоянной памяти
Номер патента: 955205
Опубликовано: 30.08.1982
МПК: G11C 17/00
Метки: блоков, памяти, постоянной, программирования, электрического
...для сигнала стробирования.устройство работает в двух режимах занесения информации и контроля.Режим занесения информации. По команде "Пуск" блок 1 (фиг. 1) выра- батывает командный сигнал, синхронный с тактовой частотой, поступайшей на вход 15 (фиг. 1 и фиг. 2). Первый командный сигнал не проходит на вход блока. 2 (фиг, 1), что соответствует сохранению исходного состояния. Код из блока 2 дешифруется и поступает на входы ключей 5 элемента И-ИЛИ 8 и датчика 11. Наличие сигнала на первом выходе блока 2 соответствует выбору соответствующего разряда блока б памяти. На входы элемента И-ИЛИ 8 поступают сигналы с выходов блока 9. Совпадение сигналов в элементе И-ИЛИ 8, поступающих с выходов блока 2 и блока 9, соответствует наличию...
Устройство для управления регенерацией памяти
Номер патента: 955206
Опубликовано: 30.08.1982
МПК: G11C 21/00
Метки: памяти, регенерацией
...одновре 1 менно сигнал одного из выходов дешиф ратора 2 записывает "0" в элемент 3 памяти, соответствующей выбранной строке ОЗУ адрес строки определяется младшими разрядами адреса обращения),По окончании временного интервала 60не превышающего допустимое время хранения, блок 8 управления анализирует состояние выхода элемента ИЛИ 4, Нуль на выходе элемента ИЛИ 4 означает, что все вспомогательные элементы 65 3 памяти обнулены, т,е, к всем строкамОЗУ на интервале Т обращался подьзователь, следоватедьно, ни одна изстрок в регенерации не нуждается иблок 8 управления цикла регенерациине организует, Единица на выходе элемента ИЛИ 4 означает, что имеютсястроки, нуждающиеся в регенерации,поскольку пользователь к ним не обраЩался, в этом случае...
Запоминающее устройство с исправлением ошибок
Номер патента: 955207
Опубликовано: 30.08.1982
Авторы: Бруевич, Воробьев, Вушкарник, Оношко
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...(также из блока 1)по управляющим шинам 44-51 - признакномера адресного массива, причем,так как данный накопитель являетсяпервым, а адрес обращения относится,например к третьему адресному мас -сиву, то разрешающий запись сигналпридет только по шинам 49-51 (таблица 1). Если адрес обращения относится к второму адресному массиву,то разрешающий сигнал придет го шинам 45-48, а если к первому, то пошине 44. Таким образом, соответствующие элементы И-НЕ 42 откроются инеобходимая подгруппа разрядов запишется в выбранный ряд БИС ОЗУ 52,(Управляющие и адресные шины БИСОЗУ с соответствующими вентилями непоказаны). Из сказанного становитсяясной коммутация управляющих шин44"51, а именно, шина 44 накопителя4 объединяется с шинами 45-48 накопителя...
Устройство для контроля оперативной памяти
Номер патента: 955208
Опубликовано: 30.08.1982
Авторы: Анисимов, Криворотов, Летнев, Шакарьянц
МПК: G11C 29/00
Метки: оперативной, памяти
...третьего подциклакуда и будет записан код "1". Такимобразом, блок 15 оперативной памяти,:заполненный в первом подцикле всеминулями, заполняется в следующих подциклах единицами, т.е. проходит процесс "набегания" единиц, характерныйдля теста "Дождь". Когда пройдет Аподциклов, коды на нходе полусумматора 11 будут инверсными и весь блок15 будет заполнен единицами. В следующие А подциклов точно также, начиная с последнего адреса, код единиц сменится кодом нулей. Через 2 Аподциклов заканчивается .полный период теста,Рассмотрим работу устройства приФормировании теста типа "Адресныйкод". В этом случае управляющие сигналы с блока 1 подключают к входамрегистра 3 числа выходы счетчика 14(через коммутаторы 12 и 10),Работа коммутаторов 10 аналогична...
Запоминающее устройство с самоконтролем
Номер патента: 955209
Опубликовано: 30.08.1982
Авторы: Верниковский, Конопелько, Лосев, Урбанович
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...при этом, как и в предыдущем случае инФормация, хранимаяв элементах 2 памяти других столбцовматрицы 1, остается неизменной. Сумматор 26 выдает нулевой сигнал, ана прямом выходе триггера 24 - единичный. Последнее, может быть при обращении к дефектному элементу 2 памяти, когда сигнал, записываемый в этотэлемент 2, совпадает с символом, хранимым дефектным элементом 2, в этомслучае сумматор 27 выдает единичныйсигнал, открывающий элемент ИЛИ. 28и с инверсквного выхода тркггера 24заносятся нулевые символы в те, элементы 2 памяти других столбцов опрашиваемой строки матркцй 1, которые хранят "1", т.е. происходит стираниепрежде записанной информации и записьнулевой информации кода, указывающей,что кнформацкя хранится правильно.В режиме...
Устройство для контроля блоков памяти
Номер патента: 955210
Опубликовано: 30.08.1982
Авторы: Андреев, Иванов, Поскребышев, Романов
МПК: G11C 29/00
...на вторые входы которой поступает для сравнения информация (эталон) с выходов соответствующих коммутаторов 3 -3(фиг, 1). При несовпадении считанной и эталонной информации сиг-. налы с выхода 8 схемы 4 сравнения /поступают в блок 1 управления, где фиксируется отказ или сбой. При совпадении блок 1 управления осуществляет следующий цикл запиСи. Такая зайись и считывание со сравнением выявляет взаимное влияние меж ду разрядами контролируемого блока 5 памяти, так как информация на выходе любого разряда будет инверсной по отношению к информации на выходах всех остальных разрядов. В последующих циклах записи и считывания со сравнением блок 1 (фиг, 1) выдает на управляющий вход б соответствующего коммутатора 3 -3разрешение на прохождение на...
Устройство для защиты информации в блоках памяти при отключении питания
Номер патента: 955211
Опубликовано: 30.08.1982
Авторы: Евстафьев, Твеленев, Фомин, Швалев
МПК: G11C 29/00
Метки: блоках, защиты, информации, отключении, памяти, питания
...сигнала "Выбор микросхемы" 1 Овход 5 внешнего источника питания,формирователь б сигналов разблокировки, первый 7 и второй 8 триггеры,первый 9 и второй 10 элементы ИЛИ-НЕ,первый Формирователь 11 выходных сигналов, управляющий входом питанияблока памяти, и второй формирователь12 выходных сигналов, упранляющий выбором микросхемы блока памяти,Устройство работает следующим образом,Если уровень сигнала, поступающего от внешнего источника питания повходу 5, становится ниже определенного уровня, формирователь 3 вырабатывает сигнал, который поступает навход элемента ИЛИ-НЕ 9, а переключатель 2 переключает питание устройстваи блоха памяти на резервный источник1, например батареи питания. Еслив это время на вход элемента ИЛИ-НЕпоступает сигнал...
Запоминающее устройство с самоконтролем
Номер патента: 955212
Опубликовано: 30.08.1982
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...4подается адрес ячейки, информациюиз которой необходимо считать. По 15сигналу от блока 10 код адреса поступает на входы адресного блока 2 ис выходов разрядного блока 3 накопителя 1 считанный код слова поступаетна регистр 5. Считанный код подается 20на вход блока 9, который обнаруживаетотказы кратности 1, 2, 3, 1 +1.При этом для каждой кратности отказаблок 9 имеет отдельный выход.В случае, когда нет отказов, навсех выходах блока 9 имеются сигналы,равные логическим нулям, и блок 10формирует сигнал, по которому элементы И 8 открываются, и код считанного слова поступает на выход устрой ства.В случае, когда в коде слова естьотказ 1-ой кратности, где 11то на выходах блока 9, соответствующих однократному, двукратному и т.д.1-кратному...
Устройство для коррекции информации в блоках постоянной памяти
Номер патента: 955213
Опубликовано: 30.08.1982
Авторы: Ладыгин, Лузан, Озеров, Савоськин
МПК: G11C 29/00
Метки: блоках, информации, коррекции, памяти, постоянной
...С(фиг. 2) для блока 1 (Фиг. 1) постоянной памяти.Распределение информации по разрядам блока 1 постоянной памяти и накопителя 2 следующее.Разряды накопителя 2: О, 1, 2,и, и + 1, и + 2, и + 4; разрядыблока 1 постоянной памяти: О, 1, 2,и, и + 1, и + 2, где разрядыО, , и - информационные; и + 1,и + 2 -.контрольные; и + 3, и + 4разрЯды, в которых указан уточненныйадрес ячейки накопителя 2, 60При уточнении принадлежности ячейки накопителя,2 ячейке блока 1 постоянной памяти происходит сравнениесостояния разрядов регистра 3 (фиг.1)с разрядами (и + 3) и (и + 4) инфор" 65 мации накопителя 2, в которых указануточненный адрес. ячейки, Сигналы свыходов регистра 3 поступают на первые входы элементов И 4 и 5 (фиг. 1).На вторые входи элементов И 4 и 5...
Магнитный экран
Номер патента: 955214
Опубликовано: 30.08.1982
Автор: Шеремет
МПК: G12B 17/02
...гелия и жидкого гелия термоизолируюшими прокладками 4 и 5, охлаждается значительномедленнее, Для устранения доступахолодного газообразного гелия к поверхности сверхпроводяшей оболочки 1,термоизолирующие прокладки 4 и 5 выполнены по Форме, аналогично Формесоответствующих поверхностей Оболочки и плотно прилегают к этим понерхностям, при этом длина прокладокпревышает длину оболочки. Таким образом, после начала охлаждения на сверхпроводящей оболочке 1 возникает температурное поле, которое имеет равномерный градиент температуры вдольоболочки, наиболее низкой температурой обладает Область 16, а наиболеевысокой температурой обладает открытый конец оболочки,Зарождение сверхпроводящей Фазы происходит вблизи центра дна, где температура Т с Т...
Органическое связующее электропроводящих и резистивных паст
Номер патента: 955215
Опубликовано: 30.08.1982
Авторы: Артамонов, Брагин, Волков, Довбня, Козина, Космынин, Могила, Попов, Слезко
МПК: H01B 3/18
Метки: органическое, паст, резистивных, связующее, электропроводящих
...в связующемхотя несколько и снижает упругостьсвязующего и паст на его основе. Та -ким образом, снижение содержания этилцеллюлозы в связующем и связующегов пасте позволило бы улучшить качество отпечатков..количества связующего в пастах и повышение качества отпечатков при трафаретной печати,Указанная цель достигается тем,что известное органическое связующее 5дополнительно содержит стеариновуюкислоту при следующем соотношениикомпонентов, мас.Ф:Этилцеллюлоза 5,0-9,05Бутилкарбитолацетат 59,9-62,4 10Изоамилсалицилат 30)0-31,2Стеариновая кислота 0,5-1,5Ниже приведены примерные пасты,изготовленный с использованием предлагаемого связующего, 15Порошковые композиции для приготовления паст готовят путем пятикратного просеивания...
Способ изготовления электрического проводника
Номер патента: 955216
Опубликовано: 30.08.1982
Авторы: Анохин, Кшановский, Портнов
МПК: H01B 13/008
Метки: проводника, электрического
...и обрывам, особенно при больших скоростях намотки.15 Цель изобретения - повышение производительности процесса изготовления и качества изделия путем устранения усилий, воздействуюцих на провслоку при намотке.Указанная цель достигается тем, что перед обмоткой образуют комплексную нить совместным трощением проволоки с вспомогательной нитью, обеспечивая натяжение нити больше, чем натяжение проволоки, а обмотку производят полученной комплексной нитью.Возможен вариант, при котором после обмотки сердечника вспомогательную нить сматывают. При изготовлении электрического проводника для помехоподавляюцего привода со спиральной токопроводящей жилой проволоку диаметром 0,04 мм тростят на катушку совместно с лавсановой нитью 11,7 текс, причем...
Способ регулирования натяжения движущегося провода
Номер патента: 955217
Опубликовано: 30.08.1982
Авторы: Рошкован, Саракуца, Темненко, Трачевский, Флейшман, Цайреф, Шнайдерман
МПК: H01B 13/00, H01F 41/06
Метки: движущегося, натяжения, провода
...6 Прижение литыромжилынии и перции (упроке) наход 2. Билибин роходов Е. роизводствеики, И "Э в65 ма мам источника регулируемого напряжения, при этом изменение натяженияпровода производится изменением величины напряжения (разности потенциалов,упомянутого выше источника,На чертеже представлен один из вариантов осуществления. предложенногоспособа,Провод 1 в процессе его изготовле.ния или технологической переработкипротягивается. через неподвижную направляющую 2 цилиндрической формы,выполненную из электропроводного материала, например латуни, поверхностькоторой покрыта тонким слоем диэлектрика, 15Кила провода 1 и направляющая 2подключены к разноименным клеммамисточника 3 регулируемого напряжения.При этом заряженные раэноименножила 3...