Запоминающее устройство с обнаружением ошибок
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДШЛЬСТВУ(И 1 М. Кп.з с присоединением заявки МоЯ 11 С 11/ОО Государственный комитет СССР по дЕлам изобретений н открытийОпубликовано 300882, Бюллетень Мо 32 Дата опубликования описания 300882 72) Авторы изобретения Н;Д. Рябуха и В.Н. Горшковф.Йэобретение относится к запоминающим устройствам.Известно запоминающее устройствос обнаружением ошибок, содержащеенакопитель, соединенный с входным,выходным иадресным регистрами, пер-вый и второй блоки сверток по модулюдва, входы которых подключены соответственно к входам адресного и входного регистров, а выходы - к входампервого сумматора, третий и четвертыйблоки сверток по модулю два, входыкоторых соединены соответственно свходом адресного и с выходом выходно.го регистров, а выходы - с входамивторого сумматора, причем выход кажго,сумматора соединен с входом соотетствующего счетчика, а выходы счет. чиков подключены к входам вычитателя 11 .Недостатками этого устройства являются невозможность контроля болеечем одного массива информации и большое количество оборудования.Из известных эапоминающнх уст-,ройств. наиболее близким техническимрешением к предлагаемому являетсязапоминающее устройство с обнаруже-,нием ошибок, содержащее накопитель,входы которого подключены к, выходам З 0 адресного регистра и входного информационного регистра, а выходы - к .входам выходного информационного регистра, первый и второй блоки сверток по модулю два, выходы которых соединены с входами сумматора, а входпервого иэ них соединен с входом адресного регистра, являющимся однимиз входов устройства, другим входом которого является вход входногоинформационного регистра, счетчик,вход которого подключен к выходусумматора, а первый выход - к одномуиэ входов вычитателя, выход которогоявляется выходом устройства, элементыИЛИ и контрольный регистр, .входкоторого подключен к второму выходусчетчика, а выход - к другому входувычитателя, входы элементов ИЛИ подключены к выходу выходного информационного регистра и входу входногоинформационного регистра, а выходык входам второго блока, свертки помодулю два 2 . Недостатками этого устройства являются невоэможйость контроля более чем одного массива информации и большое количество оборудования, что снижает его надежность.Цель изобретения - повышение на-дежности устройства.Поставленная. цель достигается тем, что в запоминающее устройство с обнаружением ошибок, содержащее накопитель, регистр слова, адресный 5 регистр, выходной регистр, первую группу элементов ИЛИ, сумматоры по модулю два и счетчик, причем входы накопителя подключены соответственно к выходам регистра слова и адресного 1 О регистра, а выходы - к входам выходного регистрй, выходы которого соединены с первыми входами элементов ИЛИ первой. группы, входы первого и второго сумматоров по модулю два подклю чены соответственно к входу адресного регистра и к выходам элементов ИЛИ первой группы, выходы первого и второго сумматоров по модулю два соединены соответственно с входами третьего сумматора по модулю два, вторые входы элементов ИЛИ первой группы, входы ад. ресного регистра и один из выходов счетчика являются соответственно инФормационными и адресными входайи и контрольным выходом устройства, введены вторая группа элементов ИЛИ, группа элементов И, элемент НЕ и элемент И, первый и второй входы которого подключены соответственно к выходу третьего сумматора по модулю два и к выходу элемента НЕ, вход которого соединен с первыми входами элементов И группы и является управляющим входом устройства, вторые входы элементов И группы подключены к выходам выходно" 35 го регистра, а выходы соединены с одними иэ входов счетчика, другой вход которого подключен к выходу элемента И, а другие выходы соединены с первыми входами элементов ИЛИ второй груп О пы, вторые входы которых подключены к вторым входам элементов ИЛИ первой группы, а выходы - к входам регистра слова.На чертеже представлена Функциональ 45 ная схема предлагаемого устройства,Устройство содержит накопитель 1, регистр 2 слона, выходной регистр 3, адресный регистр 4, первую 5 и вторую б группы элементов ИЛИ, первый 7, второй 8 и третий 9 сумматоры по модулю два, элемент И 10, элемент НЕ 11, группу элементов И 12 и счетчик 13 реверсивного типа. На чертеже обозначен управляюйий вход 14 устройства.55Устройство работает следующим образом.В исходном состОянии регистры 2-4, а также реверсивный счетчик 13 обнулены, В режиме записи код адреса и 60 код записываемого слова подаются соответственно на входы регистра 4 и, через группу элементов ИЛИ б, на входы регистра 2 и производится запись слова в соответствующую ячейку нако пителя 1, Одновременно код адреса и код записываемого слова подаются соответственно на сумматор 7 и, через элементы ИЛИ 5 на сумматор 8, которые вырабатывают бйты четности адреса и записываемого слова, Биты четности объединяются сумматором 9 в результирующий бит. С управляющего входа 14 на вход элемента НЕ 11 при этом поступает нулевой сигнал. Следовательно, на выходе элемента НЕ 11 при этом будет единичный уровень. В случае единичного значения результирующего бита он через элемент И 10 поступает на вход реверсивного счетчика 13. Содержимое счетчика 13 увеличивается на единицу, так как призаписи инФормации он работает как сум-,мирующий. Таким образом, к концу записи всего массива инФормацни в нако.питель 1 счетчик 13 заФиксирует количество результирующих одиночныхбитов, равных "1 П, ЗаФиксированное,счетчиком 13 число контрольный код)передается через элементы ИЛИ б в регистр 2 и записывается в накопитель 1где сохраняется до тех пор, пока соответствующий масаив инФормации находится в накопителе 1. Аналогичнопроизводится запись любого другогомассива инФормации,Перед считыванием массива информации соответствующий контрольныйкод из накопителя 1 поступает на регистр 3. При подаче единичного сигнала на вход 14 через элементы И 12группы происходит запись контрольного кода в счетчик 13. В режиме считывания массива инФормации в каждомтакте обращения число, соответствующее коду адреса, извлекается из накопителя 1 и поступает через регистр3 на выход устройства, Одновременнокод адреса и код считанного словаподаются соответственно на сумматор7 и, через элементы ИЛИ 5, на сумматор 8, которые как и при записивырабатывают биты четности адресаи считываемого слова, объединяемыесумматором 9 в результирующий бит.При этом на вход 14 подается нулевой сигнал, Результирующий бит черезэлемент И 10 поступает на вход счетчика 13, который при считывании работает как вычитающий. После считывания последнего числа массива инФормации в счетчике 13 будет заФиксировано количество ошибок. Если во время записи или считывания в запоминающем .устройстве воз.никали ошибки, искажающие адресную или числовую информацию, то в счетчике 13 Формируетсякод суммарного количества ошибок,отличный от нуля. Если заФиксированное количество ошибок недопустимо велико, то считывание массива инФормации производится повторно, при этомв счетчик 13 вновь предварительно9551записывается контрольный код для считывания массива информации, к началу записи нового массива информации счетчик 13 устанавливается в нулевое состояние.Технико-экономическое преимущест во предлагаемого устройства заключается в его более высокой, по сравнению с прототипом, надежности, так как оно позволяет контролировать запись и считывание произвольного 10 количества массивов информации при меньших аппаратурных затратах,формула изобретенияЗапоминающее устройство с обнаружением ошибок, содержащее накопитель, регистр слова, адресный регистр, выходной регистр, первую группу элементов ИЛИ, сумматоры по модулю два и счетчик, причем входы накопителя подключены соответственно к выходам регистра слова и адресного регистра, а выходы - к входам вюбэдного регистра, выходы которого соединены с первыми входами элементов ИЛИ первой группы, входы пер- вого и второго сумматоров по модулю два подключены соответственно к входу адресного регистра и к,выходам элементов ИЛИ первой группы, выходы первого и второго суькаторов по моду.- ,лю два соединены соответственно с 97 6входами третьего сумматора по модулю два, вторые входы элементов ИЛИ первой группы, входы адресного счетчика и один из выходов счетчика являются со" ответственно информационными и адресными входами и контрольным выходом устройства, о т л н ч а ю щ е е с я тем, что, с целью повышения надежности устройства, оно содержит вторую группу элементов ИЛИ, группу элементов И, элемент НЕ и элемент И, первый и второй входы которого подключены соответственно к выходу третьего сумматора по модулю два и к выходу элемента НЕ,. вход которого соединен с первыми входами элементов И группы и является управляющим входом устройства, вторые входы элементов И группы подключены к выходам выходного регистра, а выходы соединены с одним из входом счетчика, другой вход которого подключен к выходу элемента И, а другие выходы соединены с первыми входами элементов ИЛИ второй группы, вторые входы которых подключены к вторым входам элементов ИЛИ первой группы, а выходы - к входам регистра слова.Источники информации,принятые во внимание при экспертизе,1. Авторское свидетельство СССРР 672655, кл. О 11 С 29/ОО, 1979.2. Авторское свидетельство СССРпо заявке У 2876290/18-24,кл. С, 11 С 29/00, 1980 (прототип) .Подписиа СССРийнаб., д. 4/5 Филиал ППП Патент , г, Ужгород, ул. Проектная,аказ 6447/60 Тираж ВНИИПИ Государственного по делам изобретений 113935, Москва, Ж 35, Р
СмотретьЗаявка
3234971, 14.01.1981
ВОЕННАЯ ИНЖЕНЕРНАЯ РАДИОТЕХНИЧЕСКАЯ ОРДЕНОВ ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОТЕЧЕСТВЕННОЙ ВОЙНЫ АКАДЕМИЯ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА ГОВОРОВА Л. А
РЯБУХА НИКОЛАЙ ДЕМИДОВИЧ, ГОРШКОВ ВИКТОР НИКОЛАЕВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее, обнаружением, ошибок
Опубликовано: 30.08.1982
Код ссылки
<a href="https://patents.su/3-955197-zapominayushhee-ustrojjstvo-s-obnaruzheniem-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с обнаружением ошибок</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Запоминающее устройство
Случайный патент: Передающее устройство для квадратных заготовок