Устройство для защиты информации в блоках памяти при отключении питания
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик о 1955211(11 С 2 и Мо венный комитеСССРи изобретений ткрытий Го сула82 Бюллетень Мо УДК 681. 3(088. 8) лубликовано 30 та опубликования описания 30. 08. 82 7 и Швалев,рЫени П, Твеленев стафьев, М. И, Фомин 1) Заявит 4) УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ИНФОРМАЦИИ В БЛОКАХ ПАМЯТИ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ итс а яв 2 Изобретение относ я к запоминающим устройствам,Известно устройство для защиты информации в блоках памяти при отключении питания, в котором используется вспомогательный батарейный источник питания, включенный по буферной схеме 13 .Недостатком этого устройств ляется низкая надежность.Из известных устройств наиболее близким техническим решением к предлагаемому является устройство для защиты информации в блоках памяти при отключении питания, содержащее резервный источник питания, схему переключения внешнего источника питания на резервный источник, вход сигнала "Выбор микросхемы", и выполнено на интегральных схемах биполярной и комплиментарной металл-диэлектрик- полупроводник технологии 123.Недостатком этого устройства является низкая надежность вследствие искажения информации в режиме разблокировки из-за прохождения сигнала помехи на вход сигнала "Выбор микросхемы" устройства.Цель изобретения - идежности устройства. Поставленная цель достигается тем, что в устройство для зашиты информации в блоках памяти при отключении питания, содержащее резервный источник питания, переключатель, формирователь сигналов блокировки и формирователи выходных сигналов, причем выход резервного источника питания и первый выход формирователя сигналов блокировки соединеньь соответственно с первым и вторым входами переключателя, выходы которого подключены 1 к входам первого формирователя выходных сигналов, введены формирователь сигналов разблокировки, триггеры и элементы ИЛИ-НЕ, причем один из входов первого элемента ИЛИ-НЕ подключен к второму выходу формирователя сигналов блокировки, выходы первого элемента ИЛИ-НЕ и формирователя сигналов раэблокировки соединены соответственно с одними иэ входов первого триггера, инверсный выход которого подключен к одному иэ входов второго элемента ИЛИ-НЕ, выход которого и прямой выход первого триггера соединены соответственно с одними из входов второго триггера, выход которого подключен к входу втооого формировате ля выходных сигналов, другие входытриггеров и элементов ИЛИ-НЕ соединены с выходами переключателя, управляющие входы элементов ИЛИ-НЕ янляютсяадресными входами устройства.На чертеже изображена функциональная схема устройства. 5Устройство содержит резервный источник 1 питания, переключатель 2,Формирователь 3 сигналов блокировки,управляющие входы 4, предназначенныедля подачи сигнала "Выбор микросхемы" 1 Овход 5 внешнего источника питания,формирователь б сигналов разблокировки, первый 7 и второй 8 триггеры,первый 9 и второй 10 элементы ИЛИ-НЕ,первый Формирователь 11 выходных сигналов, управляющий входом питанияблока памяти, и второй формирователь12 выходных сигналов, упранляющий выбором микросхемы блока памяти,Устройство работает следующим образом,Если уровень сигнала, поступающего от внешнего источника питания повходу 5, становится ниже определенного уровня, формирователь 3 вырабатывает сигнал, который поступает навход элемента ИЛИ-НЕ 9, а переключатель 2 переключает питание устройстваи блоха памяти на резервный источник1, например батареи питания. Еслив это время на вход элемента ИЛИ-НЕпоступает сигнал "Выбор микросхемы"с входа 4, то по спаду этого сигналапроисходит блокировка сигнала на выходе Формирователя 12, если же сигнал на входе 4 отсутствует, то блокиранка выхода Формирователя 12 осуществляется фронтом сигнала, поступающего с выхода формирователя 3. При восстановлении величины сигнала "Включение внешнего источника" на входе 5 40происходит разблокировка сигнала "Выбор микросхемы" на выходе формирователя 22 при совпадении фронтов сигналов, поступающих с входа 4, выходаформирователя 3 и выхода Формирователя б, осуществляющего задержку сигнала "Включение внешнего источника питания". Переключатель 2 при этом переключает питание блока памяти и устройства на ннешний источник питания.Таким образОМ, за счет введения триггеров 7 и 8 и формирователя б исключается возможность прохождения сигналов помехи на выход Формирователя 12 И шины выбора микросхемы блока памяти в переходных режимах при отключении внешнего питания, что повышает надежность защиты информации в блоке памяти.Технико-экономическое преимущество предлагаемого устройства заключается н его более высокой надежности по сравнению с прототипом.формула изобретенияУстройство для защиты информациив блоках памяти при отключении питания, содержащее резервный источникпитания, переключатель, формирователь сигналов блокировки и формирователи выходных сигналов, причемвыход резервного источника питанияи первый ныход формирователя сигналов блокировки соединены соответственно с первым и вторым входами переключателя, выходы которого подключены к входам первого формирователявыходных сигналов, о т л и ч а ю щ ее с я тем, что, с целью повышениянадежности устройства, оно содержитформирователь сигналов разблокиронки,триггеры и элементы ИЛИ-НЕ, причемодин из входов первого элемента ИЛИНЕ подключен к второму выходу Формирователя сигналов блокировки, выходы первого элемента ИЛИ-НЕ и формирователя сигналов разблокиронкисоединены соответственно с однимииз входов первого триггера, инверсный выход которого подключен к одному из входов второго элемента ИЛИНЕ, выход которого и прямой выход пер.ного триггера соединены соответственно с одними из входан второго триггера, ныход которого подключен к входувторого Формирователя выходных сигналов, другие входы триггеров и элементов ИЛИ-.НЕ соединены с выходамипереключателя, управляющие входы элементов ИЛИ-НЕ являются адресными входами устройства,Источники информации,принятые во внимание при экспертизе 1. Патент ФРГ Р 2713169,кл. С 11 С 7/00, опублик. 1978. 2. Е 1 ес 1 гоп 1 с Епд 1 пеет 1 пд, Р 631,1979, с. 119,цева рректо мчи Подписное 2 4/ ПЙП "Патент", г. Ужгород, ул. Проектная,фи каз 6448/61 Тираж ВНИИЧИ Государствен по делам изобрете 113035, Ыосква, Жого комитета ССий и открытийРаушская наб,
СмотретьЗаявка
3238856, 19.01.1981
ПРЕДПРИЯТИЕ ПЯ М-5308
ЕВСТАФЬЕВ МИХАИЛ ГЕОРГИЕВИЧ, ФОМИН МИХАИЛ ИВАНОВИЧ, ШВАЛЕВ ЮРИЙ ВАЛЕНТИНОВИЧ, ТВЕЛЕНЕВ ЭДУАРД ПАВЛОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: блоках, защиты, информации, отключении, памяти, питания
Опубликовано: 30.08.1982
Код ссылки
<a href="https://patents.su/3-955211-ustrojjstvo-dlya-zashhity-informacii-v-blokakh-pamyati-pri-otklyuchenii-pitaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для защиты информации в блоках памяти при отключении питания</a>
Предыдущий патент: Устройство для контроля блоков памяти
Следующий патент: Запоминающее устройство с самоконтролем
Случайный патент: Статор турбомашины с горизонтальным разъемом