Архив за 1981 год

Страница 1256

Устройство для контроля канала ввода-вы-вода вычислительной машины

Загрузка...

Номер патента: 840869

Опубликовано: 23.06.1981

Авторы: Корнеев, Погорелов

МПК: G06F 3/04

Метки: ввода-вы-вода, вычислительной, канала

...действий, определяемых возникшей ситуацией. Появление на управляющем входе сигнала Общий сбросфф, в соответствие которому поставлен более высокий приоритет, вызывает формирование и выдачу через выход адреса фиксированного, нуле вого адреса, являющегося начальным адресом подпрограммы общего сброса.Наиболее высоким приоритетом об.ладает функция формирователя 23 по ретрансляции исходного адреса, постулающего извне, например, от оператора или от операционной системы, на выход адреса Формирователя 23. Выполнение каждой из приоритетных Функций по .формированию адреса следующей микрокоманды сопровождается блокировкой сигналов запроса на Формирование адреса, имеющих более низкий приоритет, как внутри формирователя 23, так и вне его в...

Устройство для ввода информации

Загрузка...

Номер патента: 840870

Опубликовано: 23.06.1981

Авторы: Друз, Савин, Солнцев

МПК: G06F 3/04

Метки: ввода, информации

...по отношениюк сигналам на всех последующихвходах. Таким образом, распределительимпульсов запроса 4 формирует выходной сигнал только на оцном выходе,соответствующем входу с большим приоритетом. Элементы 5 задержки обеспечивают синхронность работы всехэлементов устройства. Каждому издатчиков 1 в блоке 10 памяти со ответствует область памяти, котораяопределяется начальным и конечнымадресами соответствующих ячеек блока памяти и в которую предварительно записывается соответствующая информация,Устройство работает следующимобразом,При вызове информации соответствующие датчики 1 срабатывают иформируют импульсные сигналы, которые поступают на первые входы триггеров 3 регистра 2 и устанавливаютих в единичные состояния. С выходовсработанных...

Устройство для обмена информацией

Загрузка...

Номер патента: 840871

Опубликовано: 23.06.1981

Авторы: Бобков, Бобров, Веденяпин, Данилушкин, Питерцев, Торгоненко

МПК: G06F 3/04

Метки: информацией, обмена

...входом линейного элемента согласования,На чертеже представлена блоксхема устройства.Устройство содержит линейные эле 20 менты 1, 2 и 3 согласования групп,линейные элементы 4 и 5 согласования, включающие транзистор 6, оптронный элемент 7 и резистор 8, шифратор 9 управляющих сигналов, дешифратор 10 Управляющих сигналов,входные коммутаторы 11 и 12, выходные коммутаторы 13 и 14, блок 15контроля и блок 16 Формированияконтрольного разряда, состоящие изкоммутатора 17,.узла 18 свертки,триггера 19 и элемента 20 ЭКВИВАЛЕНТНОСТЬ, тактовый. распределитель21, шины 22 и 23 первых групп информационных входов и выходов устройства,шины 24 и 25 вторых групп информационных входов и выходов устройства, шина 26 выхода контрольногоразряда устройства и шина...

Устройство для сопряжения цифровой вычис-лительной машины c видеотерминалом

Загрузка...

Номер патента: 840872

Опубликовано: 23.06.1981

Авторы: Журавлев, Корнейчук, Сенченко, Слипченко, Сороко

МПК: G06F 3/04

Метки: видеотерминалом, вычис-лительной, сопряжения, цифровой

...поступает со схемы 40 срав 55 .нения через элемент И 39, открытйй триггером 35, на выход 31 как сигнал выдачи кода на терминал и поступающий в блок 15 элементов И, который передает на информационныйвход коммутатора 16 код, содержащийся на счетчике 14 терминала. В зависимости от состояния триггера 33 режима, информация с ныходов коммутатора 16 поступает либо на дисплей 17, либо на электромеханический терминал 20. В последнем случае ин" формация проходит через узел 18 согласования уровней сигналов, служащий для согласования уровней сигналов, снимаемых от коммутатора 16 с уровнем выходных сигналов терми. нала 20, и затем через элемент 19 задержки, обеспечивающий запуск двигателя электромеханического терминала 20, на входные шины термина"...

Устройство для сопряжения

Загрузка...

Номер патента: 840873

Опубликовано: 23.06.1981

Авторы: Батовская, Комаровский

МПК: G06F 3/04

Метки: сопряжения

...5, элементов И б группыи элементов 7 задержки, блок 8 приоритета, блок 9 коммутации, включающий элемент ИЛИ 10 и элементы И 11,12 и 13, регистр 14 управляющегослова, внешние устройства (Вну)15 и 16 адресные входы 17 блока9 коммутаций, клапан 18 ЭВМ,запросные входы 19 и выходы 20устройства, вход 21 маски устройства, информационные вход 22 и выход23 устройства, адресный вход 24устройства.Устройство работает следующимобразом,На запросные входы 19 устройствавнешние устройства выставляют требования на обмен, которые запоминаются в регистре запросов блока 8. Перед очередным циклом связи ЭВМ через.канал 18 по выходу 20 получает соедержимое регистра запросов и вводитв блок 8 код маски, а также выставля;ет на вход 24 коды адресов и признаки...

Устройство для сопряжения цифровой вы-числительной машины c периферийными устрой-ствами

Загрузка...

Номер патента: 840874

Опубликовано: 23.06.1981

Авторы: Кулик, Черепанов

МПК: G06F 3/04

Метки: вы-числительной, периферийными, сопряжения, устрой-ствами, цифровой

...адрес данного регистра налинии адреса, на линии кода операции-код чтения. Блок 3 сигналомна выходе 26 открывает выходныевентили выбранного регистра, и инФормация блока 6 пересылается нагруппу нходов-выходов 12 через вход15 блока 1.Если информация на выходе 31сдвигового регистра соответствует,коду адресного маркера, то дешифратор 4 адресного маркера выдает признак адресного маркера по выходу 28для запоминания н блоке 10, а по выходу 29 сигнал поступает в блок 8управления обменом для приведениясчетчика 40 битов в исходное состояние и формиронания сигнала Стробпо выходу 36, который позволяетпереписать код адресного маркера сосднигового регистра 7 по выходу 31в блок 6 буферизации данных и запомнить признак адресного маркерав блоке 10...

Устройство для ввода информации

Загрузка...

Номер патента: 840875

Опубликовано: 23.06.1981

Авторы: Бабанин, Дудалев, Иванов, Солодовников, Шебеко

МПК: G06F 3/04

Метки: ввода, информации

...входящий в составблока выбора информации. При необходимости разрежения информации наблок 3 управления поступают разрешающие сигналы только в тот момент,когда. имеются соответствующие сигналы разрешения со счетчика. Так каксигналы разрешения могут поступать 40с различных разрядов счетчика, соответственно, и разрежение информациипроисходит в 2 раз(где п=0,1,2,щномер разряда счетчика маркеров) .На первый блок 6 сравнения поступает зарегистрированный на магнитнойленте последовательный код временис опорной частотой. Элемент выделения, входящий в состав этого блока,разделяет опорную частоту и собствен- оно код времени, который запоминаетсяна регистре сдвига. При необходимости выбора участка информации в заданном интервале времени...

Устройство для сопряжения цифровой вычис-лительной машины c каналами связи

Загрузка...

Номер патента: 840876

Опубликовано: 23.06.1981

Автор: Чернышев

МПК: G06F 3/04

Метки: вычис-лительной, каналами, связи, сопряжения, цифровой

...блока 13 памяти массивами информации, предназначенными для передачи по различным направлениям. Далее блок 22 сопряжения с ЦВМ производит запись начальных адресов, записанных массивов информации в группу счетчиков 74 -7 сообщений и конечных адресов в группу регистров 9 -9 И конечных адресов. Начальные и конечные адреса соответствуют границам массива информации в блоке 13, предназначенной для передачи по различным, направлениям. В регистр 1 по входам 19 - 19 И записываются единицы в те разряды, которые соответствуют выбранным направлениям (шины сигналов записи начальныхф и конечных адресов на чертеже не показаны). Далее блок 22 сопряжения с ЦВМ производит выдачу сигналов пуска по входам 20 у - 20 (количество сигналов пуска...

Устройство для преобразования последовательныхмногорегистровых кодов b параллельные сконтролем

Загрузка...

Номер патента: 840877

Опубликовано: 23.06.1981

Авторы: Друз, Савин, Солнцев

МПК: G06F 5/00

Метки: кодов, параллельные, последовательныхмногорегистровых, преобразования, сконтролем

...поступают кодовые комбинации ГОСТ 13052-74, которые соответствуют русским, цифровым, латинским или служебным символам и характеризуются постоянными значениями шестого и седьмого разрядов кода, Значения этих разрядов используются в качестве регистровых признаков входных символов. Дешифратор 1 ана лизирует первые пять разрядов кодовой комбинации, определяющих символ, вырабатывает сигналы управления шифратором 2 и выдает сигнал наличия информации через элемент ИЛИ 12 на суммирующий вход счетчика 11, при этом содержимое счетчика увеличивается на единицу. Одновременно значения шестого и седьмого разрядов входного кода поступают на первые входы блока. 4 сравнения и на входы регистра 3, однако в регистр 3 не заносятся ввиду отсутствия...

Преобразователь двоично-десятичного кода”12222″ b последовательный код

Загрузка...

Номер патента: 840878

Опубликовано: 23.06.1981

Автор: Журавлев

МПК: G06F 5/02

Метки: двоично-десятичного, код, кода"12222, последовательный

...разряда регистра.и вторымвходом первого элемента ИЛИ, прямой выход 1"го элемента ИЛИ группы соединен с третьим входом (1+1) -ого элемента ИЛИ группы, выходы элементов И группы соединены с входами установ ки нуля соответствующих разрядов регистра, прямой выход и-ого элемейта ИЛИ группы является выходом окончания преобразования.На чертеже представлена блоксхема преобразователя.,Пробразователь содержит входной регистр 1, состоящий из триггеров, группу элементов ИЛИ 2, группу элементов И 3, первый и второй элементы ИЛИ 4 И 5, дополнителный элемент И б, вход 7 опроса преобразователя, информационный выхбд 8 преобразователя и сигнальный выход 9 преобразователя.Преобразователь работает следующим образом.Если в левый значащий триггер с...

Преобразователь прямого кода в дополни-тельный

Загрузка...

Номер патента: 840879

Опубликовано: 23.06.1981

Авторы: Подольский, Родин, Соснин

МПК: G06F 5/04

Метки: дополни-тельный, кода, прямого

...подключена ко входу первого разряда сумматора 2-1, 1-ая .шина каждого последующего разряда входного кода А;(21 Ез) подключена КО вхОДУ (1-11-ГО элемента И-НЕ и ко входу 1-го разряда сумматора 2. Один вход и-го элемента И-НЕ подключен к (и+1)-ой шине управляющей константы Оф, а выход и-го элемента И-НЕ подключен дополнительно ко входу переноса п-го разряда сумматора.Преобразователь работает следующим образом.Входной разрядный код А=А АА в прямом коде поступает на первые входы соответствующих разрядов сумматора 2 и со сдвигом влево на один разрядниа первые входы элементов б И"НЕ. При поступлении положительного числа ецио знаковый разряд А="О) блокирует элементы И-НЕ, что при подключении выхода и-го элемента И"НЕ ко входу переноса и-го...

Устройство для приведения р-кодов фибоначчик минимальной форме

Загрузка...

Номер патента: 840880

Опубликовано: 23.06.1981

Авторы: Козак, Соляниченко, Стахов

МПК: G06F 7/00

Метки: минимальной, приведения, р-кодов, фибоначчик, форме

...соединен сустановочным входом 3 свертки. Единичный выход триггера является информационным выходом блока свертки.Первый вход элемента И 9 соединенс нулевым выходом триггера 8, второйи третий входы .элемента И 9 соединены соответственно с информационнымивходами 4 и 5 свертки, четвертыйвход элемента И 9 соединен с управляюшим входом б свертки. Выход элемента И 9 является управляющим выходом блока свертки.Устройство работает следующим об Оразом.Предположим, что необходимо осуществить операцию принедения к минимальной форме, например, числа 5, которое представлено в 1-коде Фибоначчи отличном от минимального, следуюшим образомВес раз яда 5 3 2 1 11 код Фибоначчи 01011Двоичная информация параллельно поступает на информационные входы 7 волоков...

Управляемый арифметический модуль

Загрузка...

Номер патента: 840881

Опубликовано: 23.06.1981

Авторы: Козюминский, Мищенко

МПК: G06F 7/00

Метки: арифметический, модуль, управляемый

...элемент И 42. Входы элемента 42 подключены к выходу элемента НЕ 13 логического блока 1 и к выходам элементов 40 и 41. Входы элементов 40 и 41 соединены соответственно: вход элемента 40 соединен с логическим входом 19 модуля и с вьйодом элемента И 4 блока 1; вход 41 - с управляющим входом 43 модуляи с выходом 39 модуля. Выход элементаИ 42 является выходом 44 модуля.Арифметический модуль работаетследующим образом,На логические входы 19-22 подаютсясоответственно сигналы переноса илизаема Рили 3 4 из младшего Разряда, сигнал кода Х операнда Х илизаписываемого числа 2, сигнал 84с выхода старшего разряда для сдвигов вправо, сигнал Б 4с выходамладшего разряда для сдвигов влево,Сигналы 0., 0 и О на управляющихвходах 14, 15 и 18 модуля...

Устройство для определения значений буле-вых функций

Загрузка...

Номер патента: 840882

Опубликовано: 23.06.1981

Авторы: Папуцкая, Сечкин, Чидсон

МПК: G06F 7/00

Метки: буле-вых, значений, функций

...5 и четвертого 7 элементов И,Выходы второго 5 и третъего б элементов И соединены с входами второго эле"Мента ИЛИ 9,выхо 4 которого соединенс входом Установка в Офф второгоэлемента ПАМЯТЬ 12 и с входом фустановка в 1 фф третьего элемента ПАМЯТЬ 13.Входы четвертого 7 и пятого 8элементов И соединены с входом ффус-.тановка в 1 второго элемента ПАМЯТЬ 12. Шика синхронизации 3 соединена с управляющими входами второго12 и третьего 13 элементов ПАМЯТЬ.Единичный выход третьего элементаПАМЯТЬ 13 соединен с третьими инверснюе входамк четвертого 7 н пятого 8 элементов И. Единичный выходвторого элемента ПАМЯТЬ 12 соединенео вторыми вкодамк первого элементаИ 4 и первого элемента ИЛИ 14.Выход первого элемента И 4 соединен е входом Установка в 1 ф...

Многофункциональный логический модуль

Загрузка...

Номер патента: 840883

Опубликовано: 23.06.1981

Авторы: Артюхов, Суханов, Шалыто

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...45 типов формул в этом базисе из 4 букв, и дополнительно шестнадцать представителей типов формул из возможных двадцати четырех представителей типов формул в базисе И, ИЛИ и НЕ из 5 О 5 букв.Модуль содержит ключевые элементыисполнительную схему 2, и управляющую схему 3, диод 4, выводы 5, 6 и 7, 8 - 15, причем выводы 7, 8, 10, 12 и 14 являются входами модуля, выводы 6, 11, 13 и 15 - входами- выходами модуля, а вывод 9 - выходом модуля.Анод диода 4 соединен с входом модуля 8. Катод диода 4 соединен со ЬО вторым входом-выходом исполнительной схемы 2 первого ключевого элемента 1, с выходом 9 модуля и с первым ,входом-выходом исполнительной схемы.2 второго ключевого .элемента 1. Вход-выход 6 модуля соединен с первым входом-выходом...

Устройство для определения максимальногочисла

Загрузка...

Номер патента: 840884

Опубликовано: 23.06.1981

Авторы: Бессонов, Калашников, Реут

МПК: G06F 7/02

Метки: максимальногочисла

...вход которого подключен к выходу элемента ИЛИ, а выходко входу установки в нулевое состо" яние триггера того же узла анализа.На чертеже изображена функциональная схема устройства.Устройство содержит и узлов анализа 14 , 1, 1 И, каждый из ко-. торых состоит из элементов И 2 и 3, элемента НЕ 4, триггера 5, элемент ИЛИ б, информационные входы 74, 7, 7 и, шину 8 начальной установкиУстройство работает следующим образом.Перед началом работы триггеры 5 всех узлов анализа устанавливаются в единичное состояние сигналом по шине 8 начальной установки.При этом элементы И 2 всех узлов анализа находятся в открытом состоянии по второму Входу.Числа поступают на устройство старшими разрядами вперед. Одноименные разряды всех чисел поступают на...

Устройство для сравнения кодов

Загрузка...

Номер патента: 840885

Опубликовано: 23.06.1981

Автор: Кочергин

МПК: G06F 7/04

Метки: кодов, сравнения

...к-го узла сравнения. Вхоцная шина сигнала9 кода В соединена с десятым (р-ым)входом элемента ИЛИ 25. Вторые входы элементов И 16-24 подключены соответственно к входным шинам 28 сигналов1-1 Хкода А К .Входные шины 5 сигналов 1 - 9 соединены соответственно с первыми входами элементов И 27-35, вторые входы которых соединены соответственно со входными шинами 4 сигналов 1-1 Х кода А). Выходы элементов И 27-35 соединены с входамиэлемента ИЛИ 36, выход которого подключен к первому входу элемента ИЛИ37, второй вход которого соединен с входной шиной 2 сигнала переноса УКк-го Узла 1 сРавйениЯ. ВыхоД элемента ИЛИ 37 соединен со вторым входом элемента И 26,На выходе к-го узла 1 сравнения формируется сигнал по следующему логическому закону:У =0 Л...

Устройство для сравнения двух -разрядныхчисел

Загрузка...

Номер патента: 840886

Опубликовано: 23.06.1981

Автор: Шлома

МПК: G06F 7/04

Метки: двух, разрядныхчисел, сравнения

...ко входу младшего разряда пер- ового кода схемы 2 сравнения. ЭлементИ 3 двоим выходом подключен к входумладшего разряда второго кода на "схемы 2 сравнения. Схема 2 сравнения функционально обеспечивает определение. большего кода, причем приподаче на группу входов кода А большего кода, на выходе схемы 2 сравнения Формируется сигнал: код А большекода В, Выход схемы 2 сравнения является выходом устройства. На вход 2 Оэлемента ИЛИ 1 подается младший разряд первого сравниваемого кода. Осталюные его разряды в порядке старшинства подаются на группу входов, находящуюся на схеме 2 сравнения. Младший р 5разряд второго сравниваемого кода подается на вход элемента И 3, Остальные разряды второго кода подаются впорядке старшинства на группу входовсхемы...

Устройство для определения экстремальныхчисел

Загрузка...

Номер патента: 840887

Опубликовано: 23.06.1981

Авторы: Верченко, Дроздов, Рябус

МПК: G06F 7/04

Метки: экстремальныхчисел

...появится единичный потенциал, по которому элемент 5 равнозначности разрешает прохождение сигнала записи через элемент И 4 в регистр 2 результата, Если число, записанное в приемный регистр 1, окажется больше или равночислу, находящемуся в регистре 2 результата, то нулевой потенциал свыхода схемы 3 сравнения через схему 5 равнозначности запретит прохождение сигнала записи через элементИ 4 в регистр 2 результата, В первомслучае очередной сигнал записи перезаписывает содержимое приемного регистра 1 в регистр 2 результата, аво втором - не перезаписывает.В результате одного цикла записив регистре 2 результата находитсяминимальное число из двух сравниваемых чисел. При этом в обоих случаяхв приемный регистр 1 записываетсяследу)ощее...

Устройство для сравнения п двоичных чисел

Загрузка...

Номер патента: 840888

Опубликовано: 23.06.1981

Автор: Гуревич

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...состоит из элемента ИЛИ 2,и элементов И 3, 3,Зп,и эле ментов ИЛИ 4, 4,4 и и элементов И 5, 5,5 и, информационные входы б, б,бп, входы 7, .7,2. , 7 и разрешения, управляющих выходов 8, ,8, информационного выхода 9.Устройство работает следующим образом.Параллельно на нсе информационные входы б, б, , бп всех поразрядных узлов анализа поступают сравниваемые числа. При этом Н старшем разряде на разрешающие входы 7 подаются единичные разрешающие потенциалы, В случае, если в поразряднбм узле 1 анализа, хотя бы на одном информацион ном входе присутствует единица, на, выходе соответствующего элемента И 3 появляется единица, которая через элемент ИЛИ 2 поступает на выходную шину 9. Она же через элемент ИЛИ 4 45 поступает на соответствующий...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 840889

Опубликовано: 23.06.1981

Автор: Апарин

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...числом последовательно сра батывающих элементов, по сравнению 5 10 15 20 30 А , А 1 и Б 1, Б Поразрядное сравнение осуществляется со старших разрядов (1 1, , 1.), и приФормировании сигнала "" ("( ")в последующих младших узлах сравнения блокируются цепи формированиясигнала " ( " (" ) "), а сформированный единичный сигнал появляетсяна шине 10 (11)..Пусть А = А,А, А большеБ = Б и ББ й, для определенности, А = 100 и Б = 011. При сравнении на выходе элемента И 2 узла сравнения 11, старшего разряда формируется единйчный сигнал, который черезэлементы ИЛИ 4 каждого последующегоузла сравнения поступает на шину 10,На шине 11 при этом появляется нулевой сигнал, так как единичный сигнал с выхода элемента И 2 узла сравнения 1 через элементы НЕ...

Устройство для сравнения чисел

Загрузка...

Номер патента: 840890

Опубликовано: 23.06.1981

Авторы: Алексеенко, Телековец

МПК: G06F 7/04

Метки: сравнения, чисел

...максимальное из чисел,то на управляющую шину 15 поступаетсигнал, который подается на управляющий вход коммутатора 3. Этот сигналсохраняет свое значение до окончанияработы устройства. Если необходимо 40определить минимальное из чисел, тосигнал поступает на шину 16.В каждом такте сравнения на шины11 и 13 поступают положительные значения очередных разрядов, начиная 65 со старшего и-го разряда, операндов А и В, а на шины 12 и 14 - отрицательные значения. Блок вычитания 1 производит вычисление разности А - В путем последовательного суммированияв избыточной двоичной системе счисления операнда 4 и взятого с обратным знаком операнда В. На выходах блока вычитания образуется последовательный избыточный код разности А - В,...

Параллельный сумматор кодов фибоначчи

Загрузка...

Номер патента: 840891

Опубликовано: 23.06.1981

Авторы: Козак, Лужецкий, Оводенко, Соляниченко, Стахов

МПК: G06F 7/49

Метки: кодов, параллельный, сумматор, фибоначчи

...первого регист.ра 1 к минимальной форме с учетомсодержимого второго регистра 3, Условие свертки для 1-го разряда первого регистра 1 " наличие нуля в нем,единицы в (1-1) и (1-2)-м разрядахпервого регистра 1 и нуля в 1-м разряде. второго регистра 3. Если в 1-м разряде второго регистра 3 находится единица, а в 1;м разряде первого регистра 1 - нуль, посредством блока элементов И 4, происходит перезапись единицы из 1-го разряда второго ре-. гистра 3 в 1-й разряд первого регистра 1. При этом 1-й разряд второгорегистра 3 устанавливается в нуль.Процессы приведения к минимальнойформе содержимого первого регистра 1 и перезапись единиц из разрядов второго регистра 3 в соответствующие разряды первого регистра 1 продолжаютсядо тех пор, пока...

Следящий умножитель частоты

Загрузка...

Номер патента: 840892

Опубликовано: 23.06.1981

Авторы: Крыжановский, Лившиц, Рафалович, Чертыковцев

МПК: G06F 7/52

Метки: следящий, умножитель, частоты

...чертеже изображена блок-схема следящего умножителя частоты.Устройство содержит формирова тель 1 импульсов, вход которого является входом умножителя частоты, а выход соединен с управляющим входом регистра 2 памяти и с входом обнуления счетчика 3. Счетчик 3 подключен счетным входом к выходу делителя 4 частоты, а выходами разрядов - кинформационным входам регистра 2 Выходы регистра 2 соединены с управляющими входами первого управляемого делителя 5 частоты, выход которого является выходом умножителя частоты, и с управляющими входами второго управляемого делителя б частоты. Делитель б подключен сигнальным входом к выходу генератора 7 тактовых импульсов, а выходом - к счетному входу делителя 4 и к сигнальному входу управляемого делителя...

Устройство для вычисления экспоненциальныхфункций

Загрузка...

Номер патента: 840893

Опубликовано: 23.06.1981

Авторы: Воробель, Дудыкевич

МПК: G06F 7/544

Метки: вычисления, экспоненциальныхфункций

...И соединены соответственно с входами первогои второго элементов ИЛИ.На фиг, 1 схематично изображенопредлагаемое устройство;. на фиг. 2операционный блок.Устройствб содержит суммирующийсчетчик 1, вычитающий счетчик 2, группы элементов И 3 и 4, элементы ИЛИ5 и б, операционные блоки 7 и 8.Каждый операционный блок содержиттриггер 9, элемент И 10, элементИЛИ 11, элемент задержки 12. При этомпервый вход элемента ИЛИ является первым входом операционного блока, второй вход элемента ИЛИ соединен свыходом элемента задержки, а выходэлемента ИЛИ соединен с первымивходами элемента И и триггера и является выходом операционного блока,второй вход триггера является вторым входом операционного блока, выход триггера соедйнен со вторым входом...

Устройство для вычисления тригонометри-ческих функций

Загрузка...

Номер патента: 840894

Опубликовано: 23.06.1981

Авторы: Горбиль, Демко

МПК: G06F 7/548

Метки: вычисления, тригонометри-ческих, функций

...количества входных импульсов на коэффициант 202/5. Делитель 9 делит,чис ло входных импульсов на коэффициенты 101/96 и 101/48,устройство работает следующим образом. 60С входа 1 последовательность импульсов поступает через элементы 5 р 8 задержки на вход делителя 9, с йец вого выхода которого уменьшенная в 101/96 раз эта последовательность поступает на и-разрядный счетчик 12,в котором накапливается кодЯ 6 -и Я 6 8:Б 2 - 0.: - Х 2, (Ъ) 101 1 о 1 1 который через элемент И 10 поступает на вход сумматора 11, на вход вычитания которого со второго выхода делителя 9 поступает последовательность входных импульсов, уменьшенная в 101/48 раз, В 2 п - разрядном сумматоре 11 накапливается кодЕ(96 48) .1 ПФВ 2 96 ) -Йп ( ) 21 окоторый через элемент...

Оптоэлектронный десятичный сумматор

Загрузка...

Номер патента: 840895

Опубликовано: 23.06.1981

Авторы: Головань, Грабчак, Кожемяко, Мартынюк, Стахов

МПК: G06F 7/56

Метки: десятичный, оптоэлектронный, сумматор

...Кроме того,разряд содержит шины 10 и 25 установки в единичное состояние соответственно оптоэлектронного модуля 4и 5, Оптроны 41 оптоэлектронныхмодулей 4 и 5 одного разряда последовательно оптически связаны поединичным входам 37 и 38, Первый вход 37 первого оптрона 41 оптоэлектроннога модуля 4 оптически связан свыходами б и 12 соответственно первого светоизлучателя 7 и первогоблока 9 памяти младшего разряда,а вход 38 первого оптрона 41 оптоэлектронного модуля 5 - с выходами22 и 26 соответственно второго светоизлучателя 23 и второго блока 11памяти младшего разряда. Каждый регенеративный бистабильный оптрон 41снабжен световой индикацией возбужденного состояния,Устройство работает следующим образом. В начальный момент времени на вход...

Генератор случайного процесса

Загрузка...

Номер патента: 840896

Опубликовано: 23.06.1981

Автор: Метрик

МПК: G06F 7/58

Метки: генератор, процесса, случайного

..., 9. ) - Показатели стейени, в знаменателях дробей Р ,при этом верхняя граница числа строкв матрице блока АП 2 равна 2 хп,причем в каждой из 26 строк размещается один из 26 кодов. Выделим вкаждой из и групп, число которыхсоответствует размерности матрицыпереходных вероятностей А(подгруппы таким образом, чтобы число строкв каждой подгруппе равнялось Р 1 к 26(Рк - значение элементов матрицы 25(А ), Тогда для перестройки струкОтуры в каждой подгруппе необходимовыделить базовую и переменную части,которые в подгруппах, реализующихР т,е. соответствующих переходов 30вида а , обеспечивают установкуР 1 -- Р. + Ь Р или РМ 1. = Р 1( Л РД Иа в подгруппах, реализующих Р;, ФМ),обеспечивают компенсирующие установки, т.е. 35Р =9е, килиЬРг =9К (К -1Перед...

Генератор псевдослучайных узкополосныхсигналов

Загрузка...

Номер патента: 840897

Опубликовано: 23.06.1981

Авторы: Ким, Покровский, Степаненко

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, узкополосныхсигналов

...этой последовательности осущствляется комбинационным сумматором 6 и задающим регистром 7, в который предварительно вводят число В, На вход 13 сумматора б поступает сформированная последовательность, соответствующая модулю чиселА ( - "), на вход,15 - число В, а на вход 14 переноса младшего разряда нулевой разряд регистра 2. Таким образом, если на нулевом разряде имеем ноль, происходит сложение чисел по выходу сумматора б Афи В, а если единица - вычитание.Далее следует устройство, включающее Формирующий комбинационный сумматор 8 и Формирующий регистр 9, которое образует схему управляемого генератора импульсов с частотой следования, пропорциональной коду, приложенному.ко входу 16, Ксли в исходном состояниив формирующем регистре 9...

Время-импульсный функциональный преобра-зователь

Загрузка...

Номер патента: 840898

Опубликовано: 23.06.1981

Авторы: Астафьев, Быценко, Иопа, Локтюхин, Шаров

МПК: G06F 7/60

Метки: время-импульсный, преобра-зователь, функциональный

...умножитель 2, счетчик 3делимого, триггер 4, элементы И 5-9,счетчики 10 и.11, Формирующие триггеры 12 и 13, Формирователь 14 сигналов управления.Схема Формирователя сигналов управления содержит делитель частоты 15,триггер 1 б, элементы И 17 и 18.Входы первого и второго операндовустройства подключены к входам установки нуля триггеров 12 и 13, входы40 установки, единицы которых через элементы И б и 7, служащие для выделениякодов йт и йтО, подключены к разрядным выходам счетчика 10. с выходов"1" и "0" формирующих триггеров 12 и13 сигналы поступают на вторые входыдвух трехвходовых элементов И 8 и 9,на первые входы которых подается опорная частота ГО, с входа импульснойпоследовательности преобразователя,которая одновременно подается навход...