Архив за 1981 год
Устройство для извлечения корнятретьей степени
Номер патента: 842803
Опубликовано: 30.06.1981
Автор: Стасюк
МПК: G06F 7/552
Метки: извлечения, корнятретьей, степени
...выход элемента И (при 1=3) подключен к первому входу сумматора по модулю два 1-го разряда вычитателя.На чертеже представлена схема предлагаемого устройства для случая,когда информация представлена и = 6двоичными разрядами.Устройство содержит элементы И 1,сумматор 4, вычитатель 5. ЭлементыИ 1 первой группы и второй группы 2состоят из двухвходовых элементовИ б. Первый сумматор 3 и второй 4включают одноразрядные сумматоры 7.Вычитатель 5 состоит из одноразрядных вычитателей 8, а.одноразрядныйвычитатель 8 - из сумматора 9 иомодулю два,Работа предлагаемого устройствапоясняется на примере определениякубического корня х из числа у,т.е.х = 1( у или х = ххх = х х = у,предварительно представленных в разрядной форме в виде следующей...
Матричное устройство для возведенияв квадрат
Номер патента: 842804
Опубликовано: 30.06.1981
Авторы: Али, Декусар, Суейдан, Шумилов
МПК: G06F 7/552
Метки: возведенияв, квадрат, матричное
...а а а а а а аа аа аа аа а а аа аа аа а аа а аа а о а а а а а а С учетомэтогосвойства аа аа аа аа аа а а а а а а а а а а Формула изобретения Эффективность устройства заключается в уменьшении аппаратурных затрат при его реализации и увеличении быстродействия при вычислениях, Для реализации устройства требуетсяп и (и)- сумматоров и (и) - эле2 2 ментов И, что примерно вполовину экономит количество оборудования по сравнению с известным устройством, Время работы устройства примерно равно 2 п ь +- Ь, что означаетбО выигрыш по быстродействию - Ь + 4 С2 где- время получения сигнала суммы сумматора, ь - время получения переноса сумматора. 65 входы сумматоров первой строки нечетных столбцов соединены со входамиразрядов устройства, третьи...
Устройство для извлечения квадратногокорня
Номер патента: 842805
Опубликовано: 30.06.1981
Авторы: Глинкин, Фесенко, Чернышев
МПК: G06F 7/552
Метки: извлечения, квадратногокорня
...единичный вход триггера подключен к выходу переноса первой из группы вычислительных ячеек, а выход соединен со входом предварительной записи в разрядов регистра операнда и с единичным входом регистра результата, разрядные выходы которого соединены с первыми входами (щ) старших вычислительных ячеек, первые входы первой и второй вычислительных ячеек соединены с шинами сигнала логической единицы и нуля устрой842805 Формула изобретения Составитель О. СвиридовТехред И, Асталош Корректор Г, Назаров Редактор И. Ковальчу Ти И Гос делам сква, аказ 5102/60 аж 745 Подписноарственного комитета СССРзобретений и открытий-35, Раушская наб., д, 4/5 НИ 113035 Филиал ППП Патент, г. Ужгород, ул. Проект При увеличении количества тактовстепень точности...
Устройство для вычисления квадратногокорня
Номер патента: 842806
Опубликовано: 30.06.1981
Автор: Чекушкин
МПК: G06F 7/552
Метки: вычисления, квадратногокорня
...разряде, Если квадрат значения в выходном регистре 6 меньше аргумента Х, то с третьего выхода схемы 2 сравнения на другой информационный вход блока 5 подбора цифр результата выдается сигнал, который открывает в блоке 5 соответствующий элемент И(на выходе установки соответствующего разряда выходного регистра 6), В следующем такте управляющий импульс со следующего выхода блока управле- бО ния 4 проходит через этот элемент И и устанавливает логическую единицу в следующем разряде. Предыдущий старший разряд при этом остается значащим.Полученное число в выходном реги стре 6 возводится блоком 3 в квадрати сравнивается в схеме 2 сравнениясо значением аргумента Х и т.д.Если квадрат значения в выходном регистре 6 равен значению аргументаХ, то...
Вероятностный (, )-полюсник
Номер патента: 842807
Опубликовано: 30.06.1981
Авторы: Антипин, Масленников, Смазнов
МПК: G06F 7/58
Метки: вероятностный, полюсник
...генератора 1 и одновибратора 2, а выход - со входом генера,тора 4 случайных чисел, выходы которого через дешифратор 5 соединены со входами регистра памяти б, выходы которого являются выходами вероятностного (Е,в) -полюсника, вход которого пОдключен ко входу одновибратора 2 и ко входу регистра б памяти.Вероятностный (К,в)-полюсник работает следующим образом.Сигнал опроса сбрасывает регистр б памяти в исходное состояние и запускает одновибратор 2, который открывает элемент И 3 на заданное время Ь 1, В тЕчение этого времени им пульсы от генератора 1 случайного потока импульсов поступают на вход генератора 4 случайных чисел и запускают его.При этом с приходом каждого запускающего импульса на выходе генератора 4 формируется случайное число,...
Генератор псевдослучайной последо-вательности
Номер патента: 842808
Опубликовано: 30.06.1981
Авторы: Никифоров, Щербаков, Яровой
МПК: G06F 7/58
Метки: генератор, последо-вательности, псевдослучайной
...И 5, а вход- объединен со вторым входом первого элемента И 5 и подключен к выходу переключателя 8, входи которого под ключены к шинам + и -ф источника управляющего сигнала .(не показан) .Генератор работает следующим образом. 25Выбирается требуемая длина последовательности двоичных чисел с помощью коммутатора б за счет подключения выхода одного из разрядов реверсивного регистра 2 сдвига к первым входам сумматоров 3 и 4 по модулю два.Посредством переключателя 8 генератор переводится в нужный режим (прямой илн инверсный), что осуществляется путем подключения входов элементов И 5 к положительному или отрицательному полюсу источника питания. Затем извне производится запуск генератора 1 тактовых импульсов. Эта связь для упрощения не...
Датчик случайных чисел
Номер патента: 842809
Опубликовано: 30.06.1981
Авторы: Живетина, Кузнецов, Сергеев
МПК: G06F 7/58
Метки: датчик, случайных, чисел
...запуска первого времязадающего блока 2,(.Работа устройства основана на формировании цифр в разрядах много" разрядного двоичного числа с помощью генератора случайных импульсов. Количество импульсов, появившихся на выходе генератора случайных импульсов за интервал времени Т , распределено по закону Пуассонае1 Т гк. 1 = сопят;интенсивность потока.По известным из закона распределения вероятностям появления единиц в разрядах многоразрядного числа Р, Р, Р, где и - число разрядов, в соответствии с формулойР(Кэ 1) =1-е "где Р;с 31) =Р. 1 - 1 п.определяется- временные интервалы настройки соответствующих времяэадающих блоков.датчик работает следующим образомПосле выставления разрешающего потенциального уровня на клемме 8 фЗапуск устройства...
Двоичный делитель частоты
Номер патента: 842810
Опубликовано: 30.06.1981
Автор: Соловов
МПК: G06F 7/68
Метки: двоичный, делитель, частоты
...с выходом 5на который поступает выходная частоты, а также со входом установкив единицу первого разряда счетчика1 и входом установки в нуль остальных разрядов, счетчика 1, счетныйвход которого;,соединен со вторымвходом элемента И 4 и выходом фор"мирователя 3 импульса, вход которого соединен со входом 6, иа который поступает входная частота.Входы схемы 2 сравнения кодов подключены к разрядным выходам счетчика,1 и к многоразрядномуг входу 7входного кода. 25Делитель частоты работает следующим образом,формирователь 3 Формирует из,входной последовательности короткиеимпульсы, которые, поступая в счетчик1,увеличивают его содержимое Я довеличины Ю,. При этом на выходесхемы 2 сравнения кодов появляетсявысокий потенциал. Благодаря...
Устройство для управления полупровод-никовым накопителем
Номер патента: 842811
Опубликовано: 30.06.1981
Авторы: Каленчук, Новиков, Яковлев
Метки: накопителем, полупровод-никовым
...0запоминается на регистре 5 адреса ивыдается с него на адресные выходи19 по сигналу синхронизации со второго выхода формирователя 4 управляющих импульсов. Код слова поступаетца информационные входы 20 устройства, запоминаетея на регистре 6 сло-,ва и выдается на второй информационный выход 22 устройства при наличииимпульса синхронизации.В режиме регенерации хранимойщинформации требуемый алгоритм регенерации задают соответствующим кодомна управляющих шинах 29,30 и 31,соединенных со входами второго дешифратора 10. Частоту запросов регенерации информации в зависимости от алгоритма регенерации, времени хранения 1 Хр ячейках памяти ) -го накопителя, а также от количества строк- п в кристалле 1-го накопителя задают соответствующим кодом на...
Многоканальное устройство приоритета
Номер патента: 842812
Опубликовано: 30.06.1981
Авторы: Горбачев, Смирнов, Торгашев, Шейнин
МПК: G06F 9/50
Метки: многоканальное, приоритета
...11 в нулевое состояние. Затем каждый блок выдает за-.прос по входу 17 для установкитриггера 6 в единичное состояние,в результате чего в этих каналахотпираются элементы И 10 по сигналу,подаваемому с единичного выхода 13триггера 6 через элемент ИЛИ 9,При этом состояние двухпозиционногопереключателя 7 передается черезкоммутатор 8 и элемент ИЛИ 12 навыход канала в шину 20 через открытийэлемент И 10 на вход триггера 11следующего канала 1. ДвухпозиционныЕпереключатели 7 всех каналов 1,кроме одного, перед началом работыустанавливаются в нулевое состояние,а один переключатель 7 - в единичноесостояние. Так как триггеры 11 всехканалов 1 находятся в нулевом состоянии, то через элемент ИЛИ 12 толькоодного канала 1 будет выдан единичный сигнал,...
Микропрограммное устройство управ-ления c контролем
Номер патента: 842813
Опубликовано: 30.06.1981
Авторы: Барбаш, Тимонькин, Ткачев, Ткаченко, Харченко
МПК: G06F 9/22
Метки: контролем, микропрограммное, управ-ления
...возврата, а счетный триггер27 при наличии разрешения от блоков16 и 43 контроля, устанавливаетсяв единичное состояние, тем самым пеО реводя первый (второй) канал в режсканирования.Если реализуется начальный линей- .ный участок микропрограммы, то принудительное ожидание вводят сразу жепосле считывания первой мнкрокоман 15 ды, так как счетчик 6(33) установлен:в нуль,С единичного выхода 53 счетноготриггера 27 через элемент ИЛИ 1(28)на .блок 7(34) формирования адреса20 подается сигнал формирования адресане по содержимому поля адреса 15(42),а по состоянию счетчика 6(33), а надешифратор микроопераций 20(47) подается сигнал блокировки выдачи мик 2 роопераций на .выход 64 устройства.Сигналом с нулевого выхода 54 счетного триггера 27...
Микропрограммное устройство управ-ления
Номер патента: 842814
Опубликовано: 30.06.1981
МПК: G06F 9/22
Метки: микропрограммное, управ-ления
...ее выполненияв ней могут осуществляться переходытрех видов: естественный, связанный:с увеличением содержимого накапливаю.щего сумматора на +1, безусловный и 15 условный.Рассмотрим выполнение двух последних.При безусловном переходе адрессчитывается непосредственно с выхода 20 блока 1 памяти, откуда он через бло, ки 5 и 6 элементов 2 И-ИЛИ и ЗИ-ИЛИпо управляющему сигналу в вводитсяв накапливающий сумматор 3, с выходакоторого через элемент И 8 по сигналус поступает в блок 1 памяти. Содержимое выбранной ячейки записываетсяв регистр 2 микрокоманд. Так как элемент И 9 по сигналу д закрыт, тоинформация с выхода элемента И 8 непоступает на выход блока распаковкикоманд. 35 40 45 5 О 55 И 14 содержимым регистра 12 нулевоймаски, заменяются на...
Микропрограммное устройство управ-ления
Номер патента: 842815
Опубликовано: 30.06.1981
Автор: Черепанов
МПК: G06F 9/12
Метки: микропрограммное, управ-ления
...позволяет определить наличие или отсутствие в данный момент заданного условия выдачей соответственно единичного и нулевого сигнала на выходе селектора 11, который пода- ется на вход формирователя 1.2.Формирователь 12, сравнивая сиг-. налы, поступившие из селектора 11 .Условий и дешифратора 5 по выходу 17, выдает по выходу 22 сигнал Приращение РАМф, еслИ произошло их несов" падение, т.е. задако отсутствие условия; а оно обнаружено., или сигнал ЗагрузкаРАМ, если заданное условие обнаружено. Сигнал ПриращениеРАМф. увеличивает содержимое регистра 7 на единицу, а сигнал Загрузка РАМ позволяет загружать его содержимым из блока 1 памяти или из блока оперативной памяти в зависимости от заданного кода в поле управления регистра 2Причем, младшие...
Многоканальное устройство приоритета
Номер патента: 842816
Опубликовано: 30.06.1981
МПК: G06F 9/50
Метки: многоканальное, приоритета
...слева выходе триггера 12 запроса указывает на наличие заявкина.триггер 12. При этом сигналом низкого уровня со второго выхода этого40 триггера запрещается распространениесигнала Разрешение элементом ЗАПРЕТ 13 через выход 33. Если натриггере 12 запроса нет заявки, тона первом выходе триггера 12 и навыходе элемента И 11 будет низкийуровень, а сигнал высокого уровняна втором выходе триггера 12 разрешает распространение сигнала Раз-решение" через элемент ЗАПРЕТ 13на выход 33. При отсутствии сигналаРазрешение на входе 26 заявкане выбирается вне зависимости отсостояния. триггера 12 запроса.После выборки заявки сигналом свыхода элемента И 11 управляетсявыдача состояния предварительноготриггера 7 запроса через коммутатор14 состояния в...
Устройство для обслуживания запро-cob b порядке поступления
Номер патента: 842817
Опубликовано: 30.06.1981
Автор: Любинский
МПК: G06F 9/50
Метки: запро-cob, обслуживания, порядке, поступления
...с инверсного .выхода триггера 7. Заявка с запросных входов 28 через группу элементовИ 19, ИЛИ 24 поступает на группыэлементов И 13, 15 и 17 управляемымисигналами, поступающими с выходов а,и, с дешифратора 6. Если обозначитьединичное состояние первого, второго и третьего триггеров регистра 5сдвига через Т, Т Т, а их инверсные состояния через Т Т, ТЗ, тосигналы на выходах а, в, с, й дешифратора можно выразить в виде логи- .ческих функцийа=УАТ а Т.,л ТлтэЬ-ТЛТз й.=Т Т ЛТЕсли все регистры 1-3 свободны и .все триггеры регистра 5 сдвига нахо"5 дятся в нулевом состоянии,то а=О,Ь ОсО, Й=О, и заявка записывается врегистр 3, так как сигнал о поступлении заявки с сигнальной шины 27 .поступает на дешифратор 6, появляетЩ ся ка выходе с дешифратора...
Устройство для контроля последо-вательности импульсов
Номер патента: 842818
Опубликовано: 30.06.1981
МПК: G06F 11/28
Метки: импульсов, последо-вательности
...задерживает импульс, поступающий на первый вход элемента И, на время, равное сумме времени переходных процессов блбка интегрирования, сумматора и нуль-, органа. При таком значении времени задержки появлению импульсов на пер" вом входе элемента И соответствует появление нулевого сигнала на втором входе элемента И, следовательно, на выходе элемента И будет нулевой сигнал.Таким образом, на прямой вход элемента ИЛИ 14 поступает нулевой сигнал, а на инверсные входы " еди" яичные сигналы, в результате чего на выходе элемента ИЛИ получается нулевой сигнал, который говорит о правильной работе контролируемой системы тактирования (фиг.2 а).При выпадании из импульсной последовательности хотя бы одного (или двух и более следующих друг за...
Устройство для контроля дискретныхлогических cxem
Номер патента: 842819
Опубликовано: 30.06.1981
МПК: G06F 11/02
Метки: дискретныхлогических
...сигналов, причем используются прямые и инверсные выходы счетчика, а также прямые и инвертируеьыеблоком 4 выходные сигналы дешифратора 3, Входные сигн .ы для каждойконкретной контролируемой микросхемы набираются посредством наборногополя 1 не показан). Блок 7 производит логическое суммирование выходныхсигналов контролируемой схеьщ, а свыхода блока 7 просуммированныесигналы поступают непосредственно насчетчик 8, а через блок 5 и вентиль10 на вход счетчика 9. Так как навторой вход вентиля 10 подан выходной сигнал генератора 1, то на входе счетчика 9 сформирован сигнал,аналогичный входному сигналу счетчика 8, но промодулированный часто"той генератора. к. запрещающему входугенератора,1 подключен старший выходдешифратора 3 таким...
Устройство для исправления ошибокв системе остаточных классов
Номер патента: 842820
Опубликовано: 30.06.1981
МПК: G06F 11/08
Метки: исправления, классов, остаточных, ошибокв, системе
...в соответствии с (б) контрольногопризнака числа с контрольной частьюкода числа получимг (А) =г (А) -г (АО, (7)Если предварительно рассчитатьтаблицу соответствия между любойвозможной ошибкой в любой иэ группкода числа и величиной разности конт"рольных признаков (7), то по величине разности контрольных признаковиз такой таблицы (таблицы поправок)выбирается адрес и величина группо"вой ошибки, что позволяет произвес"ти ее коррекцию.На чертеже представлено устройст-.во для исправления ошибок к системеостаточных классов, схема.Устройство содержит регистр 1 информационных разрядов кода числа,регистр 2 контрольных разрядов кодачисла, блок 3 памяти, блок 4 сверткипо контрольным основаниям, вычита"тель 5, блок б памяти ошибок, первый...
Устройство для контроля логическихблоков
Номер патента: 842821
Опубликовано: 30.06.1981
Авторы: Руденко, Толкачев, Чмут
МПК: G06F 11/22
Метки: логическихблоков
...длиной теста., т.е,количеством кадров информации, подаваемой на вход проверяемого блока.Под кадром понимается период времени,в течениекоторого выходные сигналыустройства, поступающие на вход проверяемого блока, остаются неизменными. Каждому кадру соответствует односообщение. Тест строится таким образом, что каналы закбммутированные, 40 как выходные, записываются стимулирующие сигналы, подаваемые на входпроверяемого блока, а в каналы, закоммутированные, как входные - информация об ответных сигналах, которыедолжны поступить от проверяемогоблока.При приеме теста первыйбайт, записываемый в регистр:10 в каждомсообщении, определяет режим тестовой проверки. При приеме информационных байтов теста счетчик 18 подсчитывает...
Устройство для контроля цифровыхузлов
Номер патента: 842822
Опубликовано: 30.06.1981
Автор: Ладода
МПК: G06F 11/24
Метки: цифровыхузлов
...элементарных тестов, разрядность которых равна числу внешнихконтактов узла 13.После окончания ввода информации блок 4 организует последователь"ное считывание элементарных тестовиз блока памяти 2 на входы блока3 сравнения и коммутатора 6. Приэтом с помощью информации о внешнихконтактах контролируемого узла 13,хранящейся на втором регистре 5,через коммутатор 6 на блок ключей7 проходит только та часть элементарного теста, которая касаетсявходных контактов контролируемогоузла. Количество ключей в блоке 7соответствует максимально воэможному числу входных контактов контролируемого узла 13 (в их разнообразии), Единичный сигнал, пришедший1 иа ключ с соответствующего ему раэфяда регистра 5, управляет ключом таким образом, что на выход...
Устройство для контроля выполненияпрограммы
Номер патента: 842823
Опубликовано: 30.06.1981
Авторы: Барбаш, Березинец, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/30
Метки: выполненияпрограммы
...17 яиспользуются в режиме Стирание.Элементы И 1.,еее.,18 и И19;,19 предназначены дляФормМРованае сигналов ЗаписьБ ,Б, по сигналам, посту.пающим на входы 2 и 1 соответствен" но. Элемент ИЛИ 23 и элементы 21, 22 задержки позволяют Формировать сигнал сброса регистра 1 после выдачи информации на выход 20. Элемент 24 задержки предназначен для выдачи сигналов Опрос У У1через заданное время после прихода сигнала фСтираниемБлок 4 оперативной памяти служит для хранения информации о зависимос- О ти модулей программы. В столбце, соответствующему модулю щ , записываются единицы в ячейках .строк блока, соответствующих модулей щ ,щ,и ,щ,от которых эависйт щ 15 (после которых выполняется щ)Второй 5 и первый 7 элемейты ИЛИ формирукт сигналы Норма....
Устройство для ввода и предваритель-ной обработки информации
Номер патента: 842824
Опубликовано: 30.06.1981
Авторы: Жеребцов, Мялик, Рыжов
МПК: G06F 17/40
Метки: ввода, информации, предваритель-ной
...устройства, схему 7 сравнения,4 ф узел 8 хранения результатов сравнения, узел 9 сопряжения с вычислительной машиной, входы 10 и 11 запускаи тактов устройства.Узел 1 управления содержит элещ мент И 12, счетчик 13 длины кодаинформации, счетчик 14 количестваслов в цикле, счетчик 15 длины позиционного кода, выходной триггер 16,элемент ИЛИ 17 и триггер 18 пуска.Устройство работает следующимобразом.Со всхода 6 устройства на регистр5 поступает циклическая кодовая инФормация, которая записывается ипродвигается тактовыми импульсами,бО поступающими по входу 11,. на второйвход коммутатора 4. На первый входкоммутатора с выхода регистра 3 по"ступают импульсы циклически повторяющегося эталонного кода. Коли 65 чество разрядов регистра 5 равнодлине...
Устройство для синхронизации двух-процессорной системы обработкиданных
Номер патента: 842825
Опубликовано: 30.06.1981
Авторы: Алексашина, Макаров
МПК: G06F 1/04, G06F 15/16
Метки: двух-процессорной, обработкиданных, синхронизации, системы
...блоков 1 и 2, узлы12 и 13 пересчета блоков 1 и 2, выходные шины 14 и 15 генераторов 4 и5.синхросигналов, выходные шины Хб и17 генераторов 6 и 7 часов, вйходная шина 18 сигнала конфигурации ипервый выход блока .3, выходная шина19 сигнала установки конфигурациии третйй выход блока 3, выходныешины 20 и 21 сигналов конца тактасинхронизации процессов (вторыевыходы) узлов 10 и 11, выходные шины22 и 23 сигнала конца пересчетачасов процессоров (первые выходы)узлов 12 и 13 выходные шины .24 и25 сигналов синхронизации (первые.выходы) узлов 8 и 9, выходные шины26 и 27 сигналов пересчета часов(вторые выходы) узлов 8 и .9.Узлы З.-и 9 подключении генераторов содержат (Фиг,2) элемент 2 задержки, первый элемечт И 29, эле"мент НЕ ЗО второй элемент...
Многоканальная система для анализаэкстремумов
Номер патента: 842826
Опубликовано: 30.06.1981
Авторы: Гупалов, Исмаилов, Кондаков, Павлов, Подборонов, Рева, Сысоев
МПК: G06F 7/00
Метки: анализаэкстремумов, многоканальная
...8 для управления записью и считыванием в первое и второе запоминающие.устройства, вйход. 15 устройства 8 для управления записью регистра, буферное запоминающее устройство 16,управляющий вход 17.системы .для считывания иэ буферного зайоминающего устройства, управляющий выход 18 системы для запрещения считывания из буферного запоминающего устройства, информационный выход 19 системы, коммутатор 20 управляющих сигналов (Фиг.2), выход 21 коммутатора 20 для запрета считывания, выход 22 для.запрета записи, узел управления записью 23, первый элемент 24 задержки, коммутатор 25 управляющих сигналов, реверсивный счетчик 26, счетчик 27 адреса записи, счетчик 28 адреса считывания, узел 29 управления считыванием, коммутатор 30 кодов, второй...
Имитатор дискретных каналов связи
Номер патента: 842827
Опубликовано: 30.06.1981
Авторы: Климов, Хворенков, Чувашов, Юминов
МПК: G06N 7/08
Метки: дискретных, имитатор, каналов, связи
...по приходу которого через блок 1 запускается генератор марковской последовательности на следующий цикл поиска состояния цепи Маркова. А кроме того, тем же сигналом с генератора марковской последовательности запускается генератор пачки импульсов, т.е, дальше работа генератора марковской пос" ледовательности и всех остальных устройств происходит параллельно во времени и независимо. Генератор пачки импульсов вырабатывает щ импульсов по числу каналов. Первый импульс с генератора 4 опрашивает коммутатор б/ который пропускает код состояния цепи Маркова для первого канала, с шифратора 7 в блок 8 промежуточной памяти, в ячейке которого согласно коду состояния хранится соответствующая условная вероятность ошибки, а также поступает на...
Устройство для обработки и регистрацииданных сейсмических колебаний
Номер патента: 842828
Опубликовано: 30.06.1981
Авторы: Гельман, Куликовский, Рева, Тимошин
МПК: G06F 17/00
Метки: колебаний, регистрацииданных, сейсмических
...нулю, Таблица решений вэтом случае выглядит следующимобразом (полагая, что знаки отсчетов сигналов кодируются нулями 25и единицами) .00=11" 0=001=01"1=1При работе сейсмической станциис момента начала регистрации колебаний знак каждого отсчета в виденуля или единица поступает с выходазнакового разряда АЦПУ 2 черезэлемент И 14 на вход односдвигающего регистра 4 имеющего и элементов(по числу каналов). После первогоцикла работы коммутатора 1 каналоввесь регистр 4 будет заполнен,а после третьего цикла будут заполнены все три регистра, причем впервом из них, 4, будут находиться 40знаки 1+1-го отсчета всех каналов,во втором 41 - знаки Е-го отсчетавсех каналов, а в третьем 4 - знаки1+1-го отсчета всех каналов. Поэтомув следующем такте на...
Устройство для вычисления спектрафункций уолша
Номер патента: 842829
Опубликовано: 30.06.1981
Автор: Шмерко
МПК: G01R 23/16, G06F 17/14
Метки: вычисления, спектрафункций, уолша
...отсчетов считывается из блока 10 памяти и умножается в блоке 12 умножения на результат предыдущих операций, хранящихся в локальной памяти последнего.Следовательно, на первом цикле работы устройства выполняются вычисления в соответствии с (2) для заданного значения. Знак и признак действительной или мнимой величины формируется на выходе младшего разряда блока 2 и выходе сумматора по модулю два 3.Следующий цикл работы устройства ,начинается с момента формирования на первом выходе блока 11 импульсного сигнала, по которому счетчик 9 увеличивает на единицу свое состояние, в регистр 4 сдвига записывается прежний код С(г), а циклический регистр сдвига принимает исходное состояние 001.Функционирование устройства на .данном цикле работы...
Коррелометр
Номер патента: 842830
Опубликовано: 30.06.1981
Авторы: Дудков, Корнейчук, Пономаренко, Рахлин, Савченко, Сосновчик, Тарасенко, Торошанко
МПК: G06F 17/15
Метки: коррелометр
...одноготакта равна периоду следования ,.импульсов фазовбго питания динамических регистров (Т Т Тп). В маркерном кольцевом: регистрециркулирует 1 с перибдом сдвигана один; разряд, равным одному циклу,Следовательно, нериод циркуляции1:="3 аь.маркерном регистре составляет6+1 циклов. Состоянке иаркерного.регистра 18 определяет;.расположение.йнФормации в регистрах 1 и 2. В дальнейшем изложении состояния ,регистров 1 и 2 будут описываться для какого-либо определенного положения 1 ф в маркерном регистре 18(например, на его входе). Передприемом -ых значений случайныхвеличин а, и Ь; цепи циркуляцииинформации в регистрах 1 и 2 имеютвид: выход регистра 2 в . элементыИ 7 и ИЛИ 3 - регистр 1 - элементыИ 1 и ИЛИ 4 - регистр 2 (з. = 1,2в,пл -...
Многоканальный коррелометр
Номер патента: 842831
Опубликовано: 30.06.1981
Автор: Фомичев
МПК: G06F 17/15
Метки: коррелометр, многоканальный
Функциональный преобразователь
Номер патента: 842832
Опубликовано: 30.06.1981
МПК: G06F 17/10
Метки: функциональный
...импульсов, две 40из которых поступают на входы триггера 4, выходные сигналы которогопоступают на вход синхронизациисчетчика 5 линеаризации, на информационные и установочные входы которого в различные моменты времени,определяемые состоянием счетчика 2,поступают импульсы с выходов дешифраторов б, элементов И-НЕ 7 итриггеров 8 участков линеаризации.Счетчик линеаризации 5 состоит изпоследовательно соединенных счетчиков с различными коэффициентами пересчета, На различных выходах счетчика 5 линеаризации в разные моментывремени появляются импульсы, воздействующие на первые входы элементовИ группы 10, на вторые входы которыхпоступают сигналы с дешифраторов 6,разрешающие прохождение только одного сигнала через элемент ИЛИ-НЕ 11при...