Преобразователь прямого кода в дополни-тельный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 840879
Авторы: Подольский, Родин, Соснин
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Сфветсннк Соцналнстнческнк Уеслублнк.С 06 Г 5/04Н 03 К 19/08 Государственный комнтет СССР но яелам нзобретеннй н открытнй(088.8) Дата опубликования описания 2306,81(54) ПРЕОБРАЗОВАТЕЛЬ ПРЯМОГО КОДА В ДОПОЛНИТЕЛЬНЫЙ Изобретение относится к вычислительной технике, служит для преобразования прямого кода в дополнительный н может быть использовано в арифметических устройствах и других устройствах обработки цифровой информации.Известны преобразователи прямого кода в дополнительный, построенные на триггерных регистрах 1).Однако известные преобразователи обладают недостаточной надежностью работы.Наиболее близким к предлагаемому является преобразователь прямого кода в дополнительный, построенный на логических элементах и сумматоре 2).Однако схема такого преобразователя достаточно сложна.Цель изобретения - упрощение ус.тройства.Цель достигается тем, что в преобразователе прямого кода в дополнительный, содержащем при преобразовании (и+1)- разрядного кода и элементов И-НЕ и и-разрядный сумматор, шина каждого 1"го разряда входного кода (2 М 4 п) соединена со входом (1-1)-го элемента И-НЕ и со входом 1-го разряда сумматора, с другим, входом которого соединен выход 1-го элемента И-НЕ, вход и-го элемента И-НЕ подключен к шине управляющей константы, выход первого элемента И-НЕ и шина первого разряда входного кода подключены ко входам первого разряда сумматора, шина знака входного кода подключена ко входам всех элементов И-НЕ.. На чертеже представлена функциональная блок-схема преобразователя прямого кода в дополнительный.устройство содержит и элементов 1-1 -: 1-и И-НЕ и и-разрядный сумматор 2 (2-1 в , 2-и). Первая шина знака АЕ входного кода А(-А Н соединена со входами всех элементов 1-1 в , 1-и ИНЕ. Вторая шина первого разряда А( входного кода подключена ко входу первого разряда сумматора 2-1, 1-ая .шина каждого последующего разряда входного кода А;(21 Ез) подключена КО вхОДУ (1-11-ГО элемента И-НЕ и ко входу 1-го разряда сумматора 2. Один вход и-го элемента И-НЕ подключен к (и+1)-ой шине управляющей константы Оф, а выход и-го элемента И-НЕ подключен дополнительно ко входу переноса п-го разряда сумматора.Преобразователь работает следующим образом.Входной разрядный код А=А АА в прямом коде поступает на первые входы соответствующих разрядов сумматора 2 и со сдвигом влево на один разрядниа первые входы элементов б И"НЕ. При поступлении положительного числа ецио знаковый разряд А="О) блокирует элементы И-НЕ, что при подключении выхода и-го элемента И"НЕ ко входу переноса и-го разряда сумма-. (О тора эквивалентно подаче на вторые входы всех разрядов сумматра 2 сигналов 0 ф, при этом иа выходах сумматора выдается входной разрядный код без преобразования т,е, О=А. (5При поступлении отрицательного числа знаковый разряд его кода (А=1) разрешает работу всем элементам И-НЕ, и на входы сумматора поступают входное число в прямом коде и удвоенное (эа счет сдвига влево на один разряд) число в инверсном коде с выходов эле- ментов И-НЕ, причем с выхода младшего (и-го) элемента И-НК сигнал 1 подается на второй вход и на вход переноса младшего (и-го) разряда сумматора 2, Сумматор 2 в этом случае выдает выходное число в дополнительном коде, так как0А-.2 А =-А.При необходимости преобразования 30 инФормации, представленной в обратномкоде, на вход и-го элемента И-НЕпостоянно подаетсясигнал 1 (вме-,сто сигнала 0) . Предлагаемая схема преобразователя проста и позволяет уме.пылить объем оборудования и потребляемую им мощность.Эорюула изобретенияПреобразоватеяь прямого кода в дополнительный,-содержащий при преобразовании (и+1)-разрядного кода и элементов И-НЕ и и-разрядный сумматор, о т:л и ч а ю,щ и й с ятем, что, с целью упрощения устройства, шина каждого 1-го разряда входного кода (24 з.4 йь) соединена со входом (1-1)-го элеМента И-НЕ и со входом 1-го разряда сумматора, с другим входом которого соединен вход -го элемента И-НЕ, вход и-го элемента И-НЕ подключен к шине управляющей константы, выход первого элемента И-НЕ и шина первого разряда входного кода подключены ко входам первого разряда сумматора, шина знака входного кода подключена ко входам всех элементов И-НЕ.Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР9 259472, кл. 6 06 Р 5/02.2. Папернов А.А. ЛОгические основыцифровой вычислительной техники. М
СмотретьЗаявка
2572994, 25.01.1978
ПРЕДПРИЯТИЕ ПЯ А-7866
ПОДОЛЬСКИЙ ГЕННАДИЙ АЛЕКСАНДРОВИЧ, РОДИН ЛЕОНИД БОРИСОВИЧ, СОСНИН АЛЕКСАНДР ИВАНОВИЧ
МПК / Метки
МПК: G06F 5/04
Метки: дополни-тельный, кода, прямого
Опубликовано: 23.06.1981
Код ссылки
<a href="https://patents.su/3-840879-preobrazovatel-pryamogo-koda-v-dopolni-telnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь прямого кода в дополни-тельный</a>
Предыдущий патент: Преобразователь двоично-десятичного кода”12222″ b последовательный код
Следующий патент: Устройство для приведения р-кодов фибоначчик минимальной форме
Случайный патент: Разборный обод для испытания бескамерных пневматических шин