Устройство для обмена информацией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 840871
Авторы: Бобков, Бобров, Веденяпин, Данилушкин, Питерцев, Торгоненко
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ СоюЗ Советских Социалистических Реснублин(22) Заявлено 24.0979 (21) 2819996/18-24 с присоединением заявки Йо Государственный комитет СССР по делам изобретений и открытийДата опубликования описания 230681(54) УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ Изобретение относится к вычислительной технике и может быть использовано для сопряжения оконечныхустройств с процессором циФровойвычислительной машины.Известны устройства для обменаинформацией, содержащие коммутаторшин записи, коммутатор шин адресазаписи, формирователи направленияобмена, информационный регистр ирегистр адреса, узел приоритета, дватриггера, регистры требований, номера устройства и выдачи 1.Недостаток этих устройств - большие аппаратурные затраты,Наиболее близким к предлагаемомупо технической сущности являетсяустройство для сопряжения, содержащее два выходных коммутатора данных, входной коммутатор данных, входные коммутаторы команд и адреса, выходные коммутаторы состояния и адреса, входной и выходной преобразователи, блок сравнения адресов, дешифратор команд, буферный регистр,регистры управляющего слова и словасостояния, дешифратор адреса регистров, причем первый выход дешифратора управляющих сигналов соединенс управляющим входом первого выходного коммутатора данных, второй итретий выходы - соответственно с управляющими входами выходных коммутаторов данных и адреса и коммутатора слова состояния, выходы которыхподключены ко входу выходного преобразователя, а вторые входы - к первому выходу блока управления, входывходных коммутаторов адреса и дан-,ных и коммутатора команд подключенык соответствующим выходам;входного;преобразователя, а выходы - соответственно к первым входам блока сравнения адресов, первого выходного15 коьачутатора данных и дешнфраторакоманд 2 .Недостаток этого устройства состоит в больших аппаратурных затра"тах,20 Цель изобретения - сокращениеаппаратурных затрат.Поставленная цель достигаетсятем, что в устройство, содержащеепервый входной коьанутатор, первый25 и второй выходные коммутаторы, группы выходов которых являются соответ,ственно первой и второй группамиинформационных выходов устройства,н дешифратор управляющих сигналов,30 выходом соединенный с управляющимвходом второго выходного коммутатора, введены второй входной коммутатор, блок формирования контрольного разряда, блок контроля, тактовый распределитель шифратор управляющих сигналов, три группы линейных элементов согласования и два линейных элемента согласования, причем группы входов первого и второго входных коммутаторов являются соответственно первой и второй группой информационных входов устройства, а группы выходов соединены соответственно через первую и вторую группу линейных элементов согласования с группами входов первого и второго выходных коммутаторов, первая и вторая группы входов блока формирования контрольного разряда соединены соответственно с группой входов второго выходного коммутатора и группой вы.-. ходов второго входного коммутатора, вход - с управляющим входом второго выходного коьеюутатора и выходом дешифратора управляющих сигналов, . группа информационных входов которого через третью группу линейных элементов согласования подключена к группе выходов шифратора. управляющих сигналов, группа входов которого соединена с группой выходов тактового распределителя, вход которого является входом пуска устройства, выход блока формирования контрольного разряда соединен через первый линейный элемент согласования с первым входом блока контроля, вторым входом подключенного к первому выходу тактового распределителя, третьим входом - к соответствующему выходу из группы выходов тактового распределителя, а первыйи второй группами входов - соответственнок группе выходов первого входногокоммутатора и группе входов первоговыходного коммутатора, управляющиевходы которых соединены с соответствующими выходами иэ группы выходов тактового распределителя, вторим выходом подключенного черезвторой линейный элемент согласованияк управляющему входу дешифраторауправляющих сигналов, выход .блокаконтроля звляется выходом контрольного разряда устройстваБлок Формирования .контрольного разряда содержит коммутатор, двегруппы входов и вход которого являются соответственно первой и вто."рой группами входов и входом блока,н узел свертки., вход и выход которого соединены соответственно с выходом коммутатора и выходом блока.Блок контроля содержит коммутатор,две группы входов и вход которогоявляются соответственно первой ивторой группами входов и третьим,входом блока, триггер, первым вхо-дом соединенный через. Узел свертки с выходом коммутатора, а вторымсо вторым входом блока и элементЭКВИВАЛЕНТНОСТЬ первым и вторымвходами подключенный соответственнок выходу триггера и первому входублока, а выходом - к выходу блока.Линейный элемент согласованиясодержит транзистор, оптронный элемент и резистор, причем вход оптронного элемента соединен через резистор с шиной положительного источО ника питания, управляющий выход -через транзистор с шиной отрицательного потенциала источника питания,а линейный выход " с выходом линейного элемента согласования, база15 транзистора является входом линейного элемента согласования,На чертеже представлена блоксхема устройства.Устройство содержит линейные эле 20 менты 1, 2 и 3 согласования групп,линейные элементы 4 и 5 согласования, включающие транзистор 6, оптронный элемент 7 и резистор 8, шифратор 9 управляющих сигналов, дешифратор 10 Управляющих сигналов,входные коммутаторы 11 и 12, выходные коммутаторы 13 и 14, блок 15контроля и блок 16 Формированияконтрольного разряда, состоящие изкоммутатора 17,.узла 18 свертки,триггера 19 и элемента 20 ЭКВИВАЛЕНТНОСТЬ, тактовый. распределитель21, шины 22 и 23 первых групп информационных входов и выходов устройства,шины 24 и 25 вторых групп информационных входов и выходов устройства, шина 26 выхода контрольногоразряда устройства и шина 27 входапуска устройства.устройство работает следующим 40 образом.Обмен осуществляется под управлением процессора, задающего напервом этапе адрес приемника илиисточника и направление обмена.На втором этапе передаются данные.На первам этапе процессор выставляет на шины 22 адрес источникаили приемника и запускает по вене27 тактовый распределитель 21, сиг-налами которого стробируется входной коммутатор 11 для выдачи черезлинейный элемент 1 и выходной коммутатор 14 в оконечное устройство.При этом слово на шинах 22 передается несколькими посылками, для каж-дой из которых Формируются контроль.ный разряд в блоках 15 и 16,.причемна шине 26 появляется сигнал, под"тверждающий правильность передачипосылки, Каждая посылка сопровождается сигналом с тактового распределителя 21, каждое состояние которогокодируется шифратором 9, передаетсячерез линейные элементы 3 и декодируется.дешифратором 10, стробирующим выходной коммутатор 14 н блок 16.На втором этапе передается слово данных с шин 22 на шины 24, если вызывался приемник, или с шин 25 на шивы 23, если вызывался источник. Передачи несколькими посылками осуществляются аналогично передаче адреса.Таким образом предлагаемое изобретение по сравнению с известным устройством позволяет осуществлять обмен информации при меньших аппаратурных затратах.формула изобретения1, Устройство для обмена информацией, содержащее первый входной коммутатор, первый и второй выходные коммутаторы, группы выходов которых являются соответственно первой и второй группами информационных вы" ходов устройства, и дешифратор управляющих сигналов, выходом соединенный с управляющим входом второго выходного коммутатора, о т л и ч а" ю щ е е с я тем, что, с целью сок ращения аппаратурных затрат устройства, в него введены второй входной коммутатор, блок формирования контрольного разряда, блок контроля, тактовый распределитель, шифратор управляющих сигналов, три группы линейных элементов согласования и два линейных элемента согласования причем группы входов первого и второго входных коммутаторов являются35 соответственно первой и второй группой информационных входов устройства, Ь группы выходов соединены соответ. - ственно через первую и вторую группу линейных элементов согласования с группами входов первого и второ го выходных коммутаторов, первая и вторая группы входов блока формирования контрольного разряда соеди- нены соответственно с группой входов второго выходного коммутатора и 45 группой выходов второго входного коммутатора, вход - с управляющим входом второго выходного коммутатора и выходом дешифратора управляющих сигналов, группа информационных. входов 50 которого через третью группу линейных ,элементов согласования подключена к группе выходов шиФратора управляющих сигналов группа входов которого соединена с группой выходов тактового распределителя, вход которого является входом пуска устройства, выход блока формйроэания контрольного разряда соединен через первый линейный элемент согласования с первым входом блока контроля, вторым 60 входом подключенного .к первому выходу тактового распределителя, третьим входом - к соответствующему выходу из группы выходов тактовогораспределителя, а первой и второйгруппами входов - соответственнок группе выходов первого входногокоммутатора и группе входов первоговыходного коммутатора, управляющиевходы которых соединены с соответствующими выходами из группы выхо"дов тактового распределителя, вторым выходом подключенного черезвторой линейный элемент согласования к управляющему входу дешифратора управляющих сигналов, выход блока контроля является выходом контрольного разряда устройства.2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок формирования контрольного разряда содержит коммутатор,две группы входови вход которого являются соответственно первой и второй группамивходов и входом блока, и узел свертки, вход и выход которого соединенысоответственно с выходом коммутатора и выходом блока.3. Устройство по и, 1, о т л ич а ю щ е е с я тем, что блок контроля содержит коммутатор, две группы входов и вход которого являютсясоответственно первой и второй группами входов и третьим входом блока,триггер,первым входом соединенныйчерез узел свертки с выходом коммутатора, а вторым - со вторым входомблока и элемент ЭКВИВАЛЕНТНОСТЬ, .первым и вторым входами подключенныйсоответственнб к выходу триггера ипервому входу блока, а выходом - квыходу блока.4. Устройство по и. 1, о т л ич а ю щ е е с я тем, что линейныйэлемент согласования содержит транзи-стор,оптронный элемент и резистор,причем вход оптронного элемента соецинен через резистор с шиной положительного потенциала источника питания,управляющий выход - через транзисторс шиной отрицательного потенциалаисточника питания, а линейный выходс выходом линейного элемента согласования, база транзистора являетсявыходом линейного элемента согласования.Источники .информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРпо заявке Р 2634340/18-24,кл. С 06 Г 3/04, 1978,2. Авторское свидетельство СССР608151 кл. 6 06 Г 3/04, 1976НИИПИ Заказ 4766/7 Филиал ППП фПате г, Уа город 5 Подписное Проектная,
СмотретьЗаявка
2819996, 24.09.1979
ПРЕДПРИЯТИЕ ПЯ А-1639
БОБРОВ АНАТОЛИЙ АЛЕКСАНДРОВИЧ, БОБКОВ ПЕТР АНДРЕЕВИЧ, ВЕДЕНЯПИН БОРИС НИКОЛАЕВИЧ, ДАНИЛУШКИН ЮРИЙ ВАСИЛЬЕВИЧ, ПИТЕРЦЕВ ЕВГЕНИЙ ЕВГЕНЬЕВИЧ, ТОРГОНЕНКО ЮРИЙ МИХАЙЛОВИЧ
МПК / Метки
МПК: G06F 3/04
Метки: информацией, обмена
Опубликовано: 23.06.1981
Код ссылки
<a href="https://patents.su/4-840871-ustrojjstvo-dlya-obmena-informaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обмена информацией</a>
Предыдущий патент: Устройство для ввода информации
Следующий патент: Устройство для сопряжения цифровой вычис-лительной машины c видеотерминалом
Случайный патент: Фотоэлектрическое устройство для контроля отклонений диаметра от заданного размера