Преобразователь двоично-десятичного кода”12222″ b последовательный код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 840878
Автор: Журавлев
Текст
Союз СоветскихСоциалистическихРеспублик ОПИСАНИЕ ИЗОБРЕТЕНИЯ п 1840878(5)М. Кл.з с присоединением заявки Мо,(23) П ио итет С 06 Р 5/02 Государственный комитет СССР по делам изобретений и открытийДата опубликования описания 2306.81(72 Автор изобретения А.И. Журавлев Рязанский завод счетно-аналитических машин(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНО-ДЕСЯТИЧНОГО КОДА 12222 В ПОСЛЕДОВАТЕЛЬНЫЙ КОД Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах для преобразованияинформации.Известен преобразователь параллельного двоично-десятичного кода в унитарный код, содержащий регистр,хранения кода, элемент И, элемент. ИЛИ и элементы задержки 1).Недостаток этого преобразователя состоит в том, что применение фиксированных элементов задержки пои равномерном распределении импульсов в пачке выходного кода не позволяет произвольно изменять частоту следования импульсов опроса.Наиболее близким к предлагаемому изобретению по технической сущности является преобразователь двоичнодесятичного кода 12222 в последовательный код, содержащий входной регистр, группу элементов ИЛИ, группу элементов И, первые входы которых соединены с тактовым входом преобразователя, вторые входы соединены с прямыми выходами соответствующих элементов ИЛИ группы, первый и второй элементы ИЛИ, причем выходы элементов И группы соединены с первыми входами соответствующих элементов ИЛИ группы и соответствуюшими входами второго элемента ИЛИ,первый вход первого элемента ИЛИсоединен с выходом первого элементаИ группы, а выход первого элементаИЛИ является информационным выходомпреобразователя, инверсный выход1-го элемента ИЛИ группы (1=1-;(п,где п число разрядов преобразуемогокода соединен с третьим входом(1+1)-ого элемента. И группы, единичные выходы разрядов регистра соединены со вторыми входами соответствующих элементов ИЛИ группы (2.Недостаток известного преобразователя состоит в сложности схемногорешения, заключающегося в необходимости введения дополнительной группыэлементов И и управляющего триггера.20 кроме того, существенным недостаткомявляется необходимость жесткой фиксации разрядов кода 12222 ф при заполнении регистра, в зависимости отзначения кода. Например, для кода,соответствующего десятичномучислу4, необходимо распределить информацию в виде 01100, где крайний левыйразряд соответствует весу 11 фф,т.е. заполнение регистра ведется ЗО фиксированно, слева - направо. В тоформула изобретения 50 55 е 0 65 же время во многих случаях записывается код в виде 00011.Такое ограничение отсутствует в предлагаемой схеме.Цель изобретения - упрощение устройства и расширение его функциональных воэможностей, заключающихся в обеспечении воэможности регулирования частоты опроса.Поставленная цель достигается тем, что в преобразователь двоичнодесятичного кода 12222 в последовательный код, содержащий входной регистр, группу элементов ИЛИ, груп- пу элементов И, первые входы которых соединены с тактовым входом преобразователя, вторые входы соединены с прямыми выходами соответствующих элементов ИЛИ группы, первый и второй элементы ИЛИ, причем выходы элементов И группы соединены с первыми входами соответствующих элементов ИЛИ группы и соответствующими входами второго элемента ИЛИ, первый вход первого элемента ИЛИ соединен с выходомпервого элемента И группы,а выход первого элемента ИЛИ является информационным выходом преобразователя, инверсный выход 1-го элемента ИЛИ группы (1=1 в : (п, где п - чис" ло разрядов преобразуемого кода сое,динен с третьим входом (1+1)-огоэлемента И группы, единичные выходыразрядов регистра соединены со вторыми входами соответствующих элементов ИЛИ группы, включен элемент И,прямой вход которого соединен с единичным выходом триггера первого разряда регистра, инверсный вход соединен с выходом второго элемента ИЛИ,входом установки единицы триггерапервого разряда регистра.и вторымвходом первого элемента ИЛИ, прямой выход 1"го элемента ИЛИ группы соединен с третьим входом (1+1) -ого элемента ИЛИ группы, выходы элементов И группы соединены с входами установ ки нуля соответствующих разрядов регистра, прямой выход и-ого элемейта ИЛИ группы является выходом окончания преобразования.На чертеже представлена блоксхема преобразователя.,Пробразователь содержит входной регистр 1, состоящий из триггеров, группу элементов ИЛИ 2, группу элементов И 3, первый и второй элементы ИЛИ 4 И 5, дополнителный элемент И б, вход 7 опроса преобразователя, информационный выхбд 8 преобразователя и сигнальный выход 9 преобразователя.Преобразователь работает следующим образом.Если в левый значащий триггер с весом 2 входного регистра 1 зацисана 1 ф, то при поступлении ервого импульса опроса по входу 7 а второй вход элемента И группы соответствующего разряда, на выходе элемента ИЛИ 4 формируется одиночный импульс., который поступает на ин. формационный выход 8. При этом импульс с выхода соответствующего эле 5 мента И группы 3 обнуляет опрашиваемый триггер регистра с весом 2,а импульс с выхода элемента ИЛИ 5устанавливает в ф 1 триггер 1/ весом 1, входного регистра и пост,- пает на инверсный вход элемента И 6,предотвращая ложное срабатываниеэлемента И 3 группы разряда с весом1, После окончания импульса опроса все элементы И 3 группы разрядовс весом 2 по третьему входу за(5 крыты запрещающим потенциалом. Припоступлении второго импульса опросапоследний пройдет через элемент И 3группы разряда с весом 1 и черезэлемент ИЛИ 4 на информационный вы 20 ход 8. При этом триггер с весом 1обнуляется.Таким образом, каждому значащемуразряду регистра с весом 2 соответствуют два импульса на выходе ин 25 Формационной шины 8.далее аналогично происходит опросследующего элемента И 3, соответствующего ближайшему справа значащему разряду с весом 2.Выходной код выдается в виде пачкиимпульсов, равномерно распределенныхво времени.После опроса последнего элементаИ 3 группы входной регистр принимаетнулевые значения во всех разрядах,и на выходе правого крайнего элементаИЛИ группы 2 формируется сигнал "Конец преобразования, который поступает непосредственно на сигнальныйвыход 9 преобразователя.40 Таким образом, структура устройства позволяет при небольшом количествеоборудования получить на выходепоследовательный код в виде пачкиимпульсов, равномерно распределенных45 во времени при любом распределенииинформации в значащих разрядах свесом 2 входного регистра,Преобразователь двоично-десятичного кода 12222 в последовательный. код, содержащий входной регистр, группу элементов ИЛИ, группу элементов И, первые входы которых соединены с тактовым входом преобразователя, вторые входы соединены с прямыми выходами соответствующих элементов ИЛИ группы , первый и второй элементы ИЛИ, причем выходы Элементов И группы соединены с первыми входами соответствующих элементов ИЛИ группы и соответствующими входами. второГо элемента ИЛИ, первый вход первого элемента ИЛИ соединен840878 оставитель М. Аршавский ехред 3. Фанта Ко Редактор Н. Пушненк тор В. Бу каз 4766/7 Тираж 745 ВНИИПИ Государственн по делам изобрете 13035, Иосква, Ж, РПодпиго,комитета СССРий и открытийушская наб., д. филиал ППП Патентф, г. Ужгород, ул. Проект с выходом первого элемента И группы, а выход первого элемента ИЛИ является информационным выходом преобразователя, инверсный выход 1-ого элемента ИЛИ группы (1=1 в ; (п, где п-число разрядов преобразуемого койа соединен с третьим входом (1-;1) - ого элемента И группы, единичные выходы разрядоврегистра соединены со вторыми входами соответствующих элементов ИЛИ груп. пы , о т л и ч а ю щ и й с я тем, что, с целью упрощения преобразователя и расширения функциональных возможностей, заключающихся в обеспечении возможности регулирования частоты опроса, в него включен элеМент И, прямой вход которого соеди нен с единичным выходом триггера первого разряда регистра, инверсный вход соединен с выходом второго элемента ИЛИ, входом установки единицытриггера первого разряда регистра ивторым входом первого элемента ИЛИ,прямой выход 1-ого элемента ИЛИгруппы соединен с третьим входом(1-; 1) -ого элемента ИЛИ группы, выходы элементов И группы соединеныс входами установки нуля соответствующих разрядов регистра, прямойвыход и-ого элемента ИЛИ группыявляется выходом окончания преобразования.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРпо заявке М 2551548/24,кл.С 06 Г 5/04,1977.2. Авторское свидетельство СССРпо заявке У 2671067/24,кл.О 06 Г 5/04,1978.
СмотретьЗаявка
2814335, 28.08.1979
РЯЗАНСКИЙ ЗАВОД СЧЕТНО-АНАЛИТИЧЕСКИХ МА-ШИН
ЖУРАВЛЕВ АНАТОЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоично-десятичного, код, кода"12222, последовательный
Опубликовано: 23.06.1981
Код ссылки
<a href="https://patents.su/3-840878-preobrazovatel-dvoichno-desyatichnogo-koda12222-b-posledovatelnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоично-десятичного кода”12222″ b последовательный код</a>
Предыдущий патент: Устройство для преобразования последовательныхмногорегистровых кодов b параллельные сконтролем
Следующий патент: Преобразователь прямого кода в дополни-тельный
Случайный патент: Устройство коммутации уровней диф-ференциального сигнала