Стыврин
Устройство для обнаружения ошибок в блоках интегральной оперативной памяти
Номер патента: 1605281
Опубликовано: 07.11.1990
Автор: Стыврин
МПК: G11C 29/00
Метки: блоках, интегральной, обнаружения, оперативной, ошибок, памяти
...5, наличие ошибки при поразрядном сравнении, циклы проверкипамяти (записи-считывания и чтения),прямой или инверсный код контрольноготеста и код текущего адреса проверяемой ячейки памяти,Таким оЬразом, повышается достоверность обнаружения неисправностей в 05281 6блоках интегральной оперативной памяти, что позволяет осуществлять функционально-технологический контроль,диагностику и наладку блоков памятипри изготовлении и ремонте, а такжевходной функциональный контроль БИСполупроводниковой оперативной памятив автономном режиме на их рабочихчастотах.Указанные преимущества обусловлены реализацией режимов многократногообращения (циклы записи-считывания)по адресу яцейки памяти с ошибкой,двукратного обращения по каждомуадресу ячеек памяти при...
Транзисторный ключ
Номер патента: 1238229
Опубликовано: 15.06.1986
Автор: Стыврин
МПК: H03K 17/60
Метки: ключ, транзисторный
...значение, установившееся на базе биполярного транзистора 11. Конденсатор 16 заряжается через резистор 14 до тех пор, пока потенциал его левого вывода не достигнет напряжения включения однопереходного транзистора 10.При включении однопереходного транзистора 10 возникает отрицательный перепад напряжений на его эмиттере, который через конденсатор 16 запирает биполярный транзистор 11 и на его коллекторе формируется фронт импульса (высокий уровень напряжения), открывая тем самым через усилитель 2 мощности силовой транзистор 1.1 О Затем конденсатор 16 начинает перезаряжаться через резистор 15. Одновременно в цепь эмиттера биполярного транзистора 11 поступает отрицательный импульс напряжения с датчика 3 тока, шунтированного...
Устройство электронной защиты
Номер патента: 1136133
Опубликовано: 23.01.1985
Автор: Стыврин
МПК: G05F 1/569, H02H 7/12
Метки: защиты, электронной
...усилителя, дополнительный резистор и стабилитрон,один вывод которого подключен к об э45щеи шине, другой - к точке соединения последовательно включенных резистора на выходе триггера и дополнительного резистора, другой вывод которого соединен с входом токопитающего каскада дифференциального усилителя, причем в цепи задержки конденсатор и резистор включены последовательно, к средней точке которых подключен катод диода, анод которого соединен с входом эмиттерного повторителя, а другие выводы конденсатора ирезистора подключены соответственно кобщей шине и выходу стабилизатора. 33 4На чертеже представлена принципиальная схема устройства электронной Устройство содержит имеющие общую шину СН 1 с импульсным или непрерывным...
Устройство электронной защиты
Номер патента: 974358
Опубликовано: 15.11.1982
Автор: Стыврин
МПК: G05F 1/58
Метки: защиты, электронной
...25 и 26 с эмиттером присоединенной к входу защиты стабилизатора напряжения 1 и через резистор 27 - ко второму входу триггера 14 база транзистора 16. Устройство защиты работает следующим образом.В исходном состоянии кнопка 4 замкнута, на первый вход ДУ 3 поступает опорное напряжение со стабилитрона 6, а на второй вход ДУ 3 - контролируемое напряжение с нагрузки 8 через делитель выходного напряжения 7. На третий вход ДУ 3 подается некоторый положительный уровень напряжения с5 9743нагрузки 8 через потенциометр 20 ирезисторы 19, 23, так как в исходном состоянии транзисторы 15 и 16триггера 14 находятся в закрытом состоянии за счет подачи отрицательного смещения в эмиттер транзистора 15р-и-р типа проводимости. На выходахДУ 3 имеется низкий...
Устройство для отображения информации
Номер патента: 941989
Опубликовано: 07.07.1982
Авторы: Соколов, Стыврин
МПК: G06F 3/153
Метки: информации, отображения
...нажимает на блоке 1 ввода информации кнопку режима записи контрольной суммы. При этом в первую знакопозицию каждой тактовой строки записы-ваются контрольные суммы единичных значений бит каждого байта всей данной текстовой строки (фиг.2 ). Формирование контрольной суммы и ее запись в ячейку блока 3 буферной памяти может осуществляться за один кадр регенерации информации без прекращения ее отображения на экране блока 6 индикации, т.е, без изменения. режима считывания информации из блока 3 бу- ферной памяти. В этом кадре при развертке телевизионной строки на вход счетчика 7 координатных сумм последовательно подаются импульсы от единичных значений битов каждого байта данной текстовой строки. Последовательная развертка байта осуществляется...