Преобразователь двоично-десятичного кода в унитарный код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 432487
Автор: Гейдаров
Текст
щ, юФФЮм 1 еатентне -, " ч-сл и лио яа ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУп 11 432487 Союз СоветскинСоциал истически 1Республик(22) Заявлено 14.12,71 (21) 1724737/18-2 М, Кл. С 061 5/ соединением заявки32) Приоритетпубликовано 15.06.74, Бюллетень22 ата опубликования описания 01,11.74 осударственнын комитетСовета Министров СССРоо делам изооретенийи открытии 681,325.53и30 Изобретение относится к области автоматики и вычислительной техники и предназначено для преобразования двоично-десятичного кода 8 4 2 - 1 в унитарный (число-импульс. ный) код. 5Известен преобразователь из любой системы счисления в унитарный код, содержащий счетчик, работающий в исходной системе счисления (например, в двоично-десятичной), в который вводится дополнительный код преобразуемого 10 числа, управляющий триггер и схему совпадения; на вход счетчика подаются тактовые импульсы до его переполнения; поскольку дополнительные коды двоично-десятичных чисел (дополнение до числа 10) не соответствуют 15 их обратным кодам с дополнительной единицеи, то для образования указанных дополнительных кодов требуются дешифраторы (по числу декад) с девятью выходами.Предложенное устройство отличается тем, 20 что выходы каждой счетной декады соединены со входами соответствующей схемы дешифрации числа шесть, выход которой соединен со счетным входом последующей старшей счетной декады, выход схемы дешифрации чи сла шесть последней старшей декады соединен с нулевым входом управляющего триггера, единичный выход которого соединен с управляющими входами всех схем дешифраци числа шесть. Зто позволяет упростить устройство.Схема устройства изображена на чертеже.Устройство содержит двоично-десятичныйсчетчик 1 на счетных декадах 2 (с весами 8-4-2-1), схемы 3 дешифрации числа шесть. управляющий триггер 4 с установочным входом 5, схему совпадения б с шиной 7 подачи тактовых импульсов, выход 8, схему сборки 9 с шиной 10 подачи единичного импульса, входные вентили 11, на которые через шины 12 подаются инверсные значения разрядов двоично-десятичного кода, шину записи 13, шину сброса 14.Устройство работает следующим образом.Импульсом Сброс по шине 14 декады 2двоично-десятичного счетчика 1 устанавливаются в нулевое состояние. Импульсом Запись кода по шине 13 обратный кол лвоичнодесятичного кола по шинам 12 через входные вентили 11 записывается в счетчик 1, Затем импульс Добавления единицы по шине 10 через схему сборки 9 поступает на счетный вход младшей декады 2 тем самым образуя дополнительный кол в счетчике 1 (дополнение до числа 15),После этого импульс Начало преобразования по входу 5 устанавливает управляющий триггер 4 в единичное состояние. С этого мо мента начинается процесс преобразования.Наличие сигнала на единичном выходе триггера 4 разрешает прохождение тактовых иыпульсов с шины 7 через схему совпадения 6 к выходу 8 преобразователя и к счетному входу младшей декады 2 через схему сборки 9. 11 рисутствием сигнала на единичном выходе триггера 4 также разрешается передача импульсов переполнения с выходов схем 3 в тот момент, когда в соответствующих декадах 2 содержится число шесть.Поступление тактовых импульсов как на выход 8 преобразователя, так и на вход младшей декады 2 продолжается до появления импульса переполнения с выхода последней схемы 3, С появлением числа шесть в старшей декаде 2 (соответственно все декады 2 также оудут содержать числа шесть) появляется импульс переполнения на выходе последнеи схемы 3, который сбрасывает триггер 4, тем самым запрещая прохождение актовых импульсов на вход младшей декады 2 и па выход 8 преобразователя.11 а этом цикл преобразования заканчивается. 11 ри появлении очередной информации на шинах 12 цикл повторяется.Допустим, требуется преобразовать двоичнодесятичный код, значение младшеи декады которого равно Л=5=0101.11 осле записи двоично-десятичного кода обратным кодом в двоично-десятичный счечик 1 и дооавления единицы к нему, младшая декада 2 будет содержать число, равное:(15 - Л) + =11=1011.С момента начала преобразования тактовые иыпульсы поступают как на вход младшей декады 2, так и на выход 8 преобразователя. Очевидно, что до появления импульса переполнения на выходе первои схемы 3 необходимо подать на вход ыладшей декады определенное число импульсов Х, 11 ри этом с появлением числа 10 в декаде с помощью внутреннеи обратной связи вычитается число десять из содержимого младшей декады 2 (т, е. декада обнуляется, как это выполняется в обычных двоично-десятичных счетчиках), Если учесть, что импульс переполнения на выходе первой схемы 3 появляется в тот ыомент, когда младшая декада 2 содержит число шесть, то процесс можно описать таким образом: (15 - Ж)+1+Х - 10=6 или 11+Х - 10=6,откуда Х=Ю=5 Таким образом, число импульсов, поступивших на вход младшей декады 2 и на выход 8 преобразователя до момента появления импульса переполнения па выходе первой схемы 3, равно значению младшеи декады преооразуемого двоично-деся гичного кода. 1 чыпульсы переполнения с выхода первой схемы 3 поступаюг на вход последующей декады,Процесс преобразования во всех остальныхдекадах 2 происходит аналогично.Соответственно, число импульсов на выходе8 нреобразоваеля в ечение всго времени преооразования равно значенио преооразуемого диоичпо-десятичного кода.15 момет записи числа девять (1001),обранын код коорого соответствует числу шесть (0110), в какую-лиоо декаду 2 на выходе сооветствуощеи схемы 3 появляется ложныи импульс переполнения. Для предотвращения таких ложных сигналов управляющие входы всех схем,5 подключены к единичному выходу триггера 4.25Предмет изобретенияПреобразователь двоично-десяичного кодав унитарнып код, содержащий двоично-десято тичныи счетчик на сченых декадах, установочные входы которых соединены со входами сооветствующих входных вентилеи, управляощин риггер, единичны выход которо.го соединен со входом схемы совпадения, с З 5 другим входом коорои соединена шина подачи гаконых импульсов, схему соорки, входы котороп соединены с выходом схемы совпадения и шинои подачи единичного импульса, а выход схемы соорки соединен со счетным вхо О дом младшеи сче"нои декады, схемы дешифрации числа шесть по числу счетных декад, отличающийся тем, что, с целью упрощения устройства, выходы каждой счетнои декады соединены со входами соовегст вующеи схемы дешифрации числа шесь,выход которои соединен со счетным входом последующеи старшеи счетноп декады, выход схсыы деширрации числа шесть последней старшей декады соединен с нулевым входом управляющего триггера, единичныи выход которого соединен с управляющими входами всех схем дешифрации числа шесть.432487 Составитель В. Игнатущенко Техред Л. Богданова Редактор Б. Нанкина Корректор Т. Гревцова Типография, пр. Сапунова, 2 Заказ 2957/6 Изд.1737 Тираж 624 ПодписноеЦНИИПИ Государственного комитета Совета Министров СССРпо делам изобретений и открытийМосква, Ж, 1 аушская наб., д. 4/5
СмотретьЗаявка
1724737, 14.12.1971
Ш. М. Гейдаров
МПК / Метки
Метки: двоично-десятичного, код, кода, унитарный
Опубликовано: 15.06.1974
Код ссылки
<a href="https://patents.su/3-432487-preobrazovatel-dvoichno-desyatichnogo-koda-v-unitarnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоично-десятичного кода в унитарный код</a>
Предыдущий патент: Преобразователь двоичного кода в десятичный
Следующий патент: Адаптивный пороговый элел1ентфоед dhs, . iyd i
Случайный патент: Щит опалубки