Преобразователь двоичного кода в двоично-десятичный

Номер патента: 434404

Авторы: Галуза, Полищук, Распутный, Сальникова

ZIP архив

Текст

Союз Советских Социалистических Республиксударстванный комнтеоввтв Министров СССпо долам нзооретвнийи открытий 2) Приоритет 81.325,53088,8)ДВОИЧНОГОСЯТИЧНЫЙ 2 Эти о и тот ж вспомог тетрад, кол ичес На фиг. 1 приведена структурная схема преобразователя; на фиг. 2 - временная диаграмма работы преобразователя.Преобразователь содержит статический регистр 1, содержащий для удобства описания только две полные тетрады, распределитель 2 импульсов, избирательную схему 3, корректор 4 кода, четырехразрядный вспомогательный регистр 5.Статический регистр 1 предназначен для хранения промежуточных значений преобразования, а также для выдачи окончательного результата преобразования в двоично-десятичном коде.Распределитель 2 импульсов формирует импульсы, необходимые для синхронизации работы всех узлов преобразователя. Избирательная схема 3 служит для поочередного пропускания содержимого тетрад на общий корректор кода и представляет собой схемы совпадения для разрядов каждой тетрады.Корректор 4 кода предназначен для анализ оррекции содержимого тетрад и предс ет комбинационную схему, зависимость аик тавля та опубликования описан Преобразователь последовательного двоичного кода в двоично-десятичный предназначендля использования в специализированных логических устройствах, оперирующих в двоичной системе счисления и выдающих результаты обработки информации для восприятия вдесятичной системе,Известны преобразователи двоичного кодав двоично-десятичный, содержащие статический регистр, разделенный на тетрады, выходы которых соединены со входами избирательной схемы, корректор кода, четырехразрядный вспомогательный регистр, распределитель импульсов,Предлагаемое устройство отличается от известных тем, что с целью упрощения устройства выходы избирательной схемы соединенычерез корректор кода со входами четырехразрядного вспомогательного регистра, выходыпервого, второго и третьего разрядов этого 20регистра соединены со входами соответственно вторых, третьих и четвертых разрядов всехтетрад статического регистра, выход четвертого разряда четырехразрядного вспомогательного регистра соединен со входами первых разрядов всех тетрад статического регистра, кроме первой тетрады, выходы распределителя соединены с управляющими входамиизбирательной схемы и статического регистра, 30 личия позволяют использовать один корректор кода и четырехразрядный тельный регистр для анализа всех то упрощает устройство и сокращает во оборудования.434404 Выход 0000 (О) 0001(1) 0010 (2) 0011 (3) 0100 (4) 1000(8) 1001(9) 1010(10) 1011(11) 1100(12) Отсюда следует, что входная комбинация кода, имеющая значение 5, 6, 7, 8, 9, корректором увеличивается на 3.Вспомогательный регистр 5 служит для хранения четырехразрядной скорректированной информации до окончания такта коррекции данной тетрады,Предлагаемое устройство работает следующим. образом.Двоичный код, предназначенный для преобразования в двоично-десятичный, последовательно старшим разрядом вперед по времени Тпоступает на первый элемент памяти 1, статического регистра 1.После этого содержимое тетрад поочередно, начиная со старшей тетрады, поступает через избирательную схему 3 на корректор 4 кода (по времени Т- содержимое второй тетрады, по времени Т- первой тетрады), где анализируются коды тетрад и происходит при необходимости их коррекция. С выхода корректора 4 кода проанализированная информация тетрад поступает затем на вспомогательный регистр 5, где хранится до очередных синхроимпульсов Ти Т, По времени син;. ГУ Л 7.",ЛЫ. Л Х-я л 7 гллюр между входными и торой следующая:Вход0000 (О) 0001(1) 0010(2) 0011(3) 0100 (4) 0101 (5) 0110(6) 0111(7) 1000(8) 1001(9) выходными сигналами кохроимпульса Тинформация второй тетрады, по времени Тинформация первой тетрады из вспомогательного регистра 5 поступает в статический регистр 1 со сдвигом относительно прежнего расположения на один разряд влево,При поступлении на вход первого элемента1, очередного разряда преобразуемого двоичного кода цикл преобразования повторяется.10 Таким образом, после поступления на входпервого элемента 1, последнего разряда двоичного числа в статическом регистре 1 расположится его двоично-десятичный эквивалент.15 Предмет изобретения Преобразователь двоичного кода в двоично десятичный, содержащий статический регистр,разделенный на тетрады, выходы которых соединены со входами избирательной схемы, корректор кода, четырехразрядный вспомогательный регистр, распределитель импульсов, 25 отличающийся тем, что, с целью упрощения устройства, выходы избирательной схе.мы соединены через корректор кода со входами четырехразрядного вспомогательного регистра, выходы первого, второго и третьего 30 разрядов этого регистра соединены со входами соответственно вторых, третьих и четвертых разрядов всех тетрад статического регистра, выход четвертого разряда четырехразрядного вспомогательного регистра соединен со 35 входами первых разрядов всех тетрад статического регистра, кроме первой тетрады, выходы распределителя соединены с управляющими входами избирательной схемы и статического регистра.едак ПодписноеСССР Типография, пр. Сапунова, 2 Составитель А.Техред Н. Кукл аказ 3023/12 Изд.1804 ЦНИИПИ Государственного комитета по делам изобретений Москва, Ж.35, Раушская

Смотреть

Заявка

1826997, 08.09.1972

А. С. Галуза, А. М. Полищук, В. П. Распутный, Л. И. Сальникова

МПК / Метки

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

Опубликовано: 30.06.1974

Код ссылки

<a href="https://patents.su/3-434404-preobrazovatel-dvoichnogo-koda-v-dvoichno-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в двоично-десятичный</a>

Похожие патенты