Преобразователь кода во временной интервал

Номер патента: 430503

Авторы: Борисов, Гетманский, Изобретени, Шкварникова

ZIP архив

Текст

(22) 3 1) 1785534/26 лено 06,05.7 031 13/О присоединением заявк Государственный комитетСовета Министров СССРоо делам изобретениви открытий оритет Опубликовано 30.05.74, Б Дата опубликования оп(53) УДК 681.325(088.8 ллетень М 20 ания 31.01.75 орисов, В. Д. Гетманский и Н. М. Шкварников 1) Заявитель 54) ПРЕОБРАЗОВАТЕЛЬ КОДА ВО ВРЕМЕННОЯ ИНТЕРВАЛкредсъвам тех Изобретение относится кнической кибернетики.Известен преобразователь кода во времеиной интервал, содержащий устройство управления, устройство записи преобразуемого кода, регистр памяти младших разрядов преобразуемого числа, селектор, триггер управления селектором, счетчик, формирователь импульса конца временного интервала, генератор напряжения считьевания и коммутируемую линию задержки.Однако используемые в таком преобразователе для уменьшения дискретности преобразования коммутируемые линии задержки не обеспечивают требуемой точности:преобразования, так как,при прохождении импульсов через линию задержки искажается их форма, что вносит существенную погрешность; для уменьшения искажений необходимо применять широкополосные линии задержки; а это ведет к увеличению габаритов, потребляемой мощности и стоимости аппаратуры; неполное согласование линии вносит дополнительные погрешности; изготовление линий с плавной регулировкой величины задержки наталкивается на определенные трудности технологического и конструктивного характера,Цель изобретения - повышение точности преобразования.Это достигается тем, что в предлагаемый лаг м о выхопа,мяо чис- селекояние.запи- аписи(72) Авторы изобретения Э. Л. Боженов, А,преобразователь дополнительно возведены последовательно соединенные коммутируемые фазосдвигающие каскады и усилитель-ограничитель, при этом выход генератора синусои дального напряжения считывания соединен свходом перьвого фазоодвигающего каокада, выход последнего фазосдвигающего каскада подключен к входу усилителя-ограничителя, выход которого соединен с,входом селектора, уп равляюшие входы фазосдвигаощих каскадовподключены к соответствующим выходам регистра памяти младших разрядов, старт-импульсный,выход устройспва управленпя соединен с входом коммутируемой линии задерж ки, управляющий вход когорой подключен квыходу старшего разряда регистра памяти младших разрядов, а ее выход - к единичному входу триггера управления селектором. 2 На чертеже изображена схема предмого преобразователя.Преобразователь работает следующиразом.Импульсом сброса, поступающим с25 да 1 устройства управления 2, регистрти 3 младших разрядов преобразуемогла, счетчик 4 и триггер б управлениятором устанавливаются в исходное состКод, поступающий 1 на вход устройствазо си 6 преобразуемого кода, импульсом з10 15 20 3с выхода 7 переписывается в регистр памяти 3 и в счетчик 4. При этом в регистр памяти записывается прямой код младших разрядов преобразуемого числа, а в счетчик - обратный код старших разрядов, С выхода генера. тора 8 эталонное синусоидальное напряжение считывания подается на вход последовательно соединенных коммутируемых фазосдвигающих каскадов 9, где производится задержка по фазе этого напряжения. Величина задержки ло фазе напряжения считывания пропорциональна значению кода в младших разрядах преобразуемого числа и определяется вы- ражением и - 1(п ) =п,=р,. (Л,),1=0где (п) - величина фазовой задержки напряжения считывания;и, - значение кода в младших разрядах преобразуемого числа;Л - величина минимального сдвигафазы, соответствующая диокреттности преобразования Л 1 =2 п(Т - период напряжения считывания);360 УрРг (Лс) = 2 л-с - величина фазового сдвигаК-го каскада на частоте,считывания;и - число разрядов регистра памяти 3;1=0,1,2 и - 1 - порядкавый номер разряда;У; = 0,1 - значение, кода в 1-м разряде.Таким образом, напряжение считывания задерживается на время, районное Ж пьС выхода, последнего фазосдвигающего каскада напряжение считывания,поступает на вход усилителя-ограничителя 10, где из синусоидального напряжения формируется прямоугольное напряжение. Это напряжение подается на сигнальный вход селектора 11. Стартимпульс с выхода 12 устройства управления 1 проходит через коммутируемую линию заде 1 ржки 13. При этом, если в старшем разряде регистра памяти, управляющем линией задержки, записана единица, то старт-им 25 30 35 40 45,пульс задерживается на время, равное половине периода напряжения считывания, а если записаи ноль, то старт-импульс проходит без задержки, С выхода линии задержки старт-импульс поступает на единичный вход триггера б, селектор 11 открывается, и на вход счетчика 4 проходят импульсы прямоугольного напряжения, задержанного относительно старт-импульса на время, про 1 порциональное значению кода в регистре памяти 3 младших разрядов, В момент переполнения счетчика 4 формирователь импульса 14 конца преобразования сбрасывает триггер 5 в ноль. Задержка импульса окончания преобразования относительно старт-импульса равна 1=п 1 М+п,Т (где п - значение кода в старших разрядах преобразуемого числа, записываемое в счетчи,к 4). Предмет изобретения Преобразователь кода во временной интервал, содержащий устройство управления, устройство записи преобразуемого кода, регистр памяти младших разрядов преобразуемого числа, селектор, триггер управления селектором, счетчик, формирователь импульса конца временного интервала, генератор напряжения считывания и коммутируемую линию задержки, отличающийся тем, что, с целью повышения точности лреобразования в него введены лоследовательно соединенные коммутируемые фазосдвивающие каокады и усилительограничитель, при этом выход генератора синусоидального напряжения считывания соединен с входом перваго фазосдвигающего каскада, выход последнего фазосдвигающего каскада лодключен,к входу усилителя-ограничителя, выход которого соединен с входом селектора, управляющие входы фазосдвигающих каскадов подключены к соответствующим выходам регистра памяти младших разрядов, старт-импульсный выход устройства управления соединен с входом коммутируемой ливонии задержки, управляющий вход которой подключен к выходу старшего разряда регистра памяти младших разрядов, а ее выход - к единичному входу триггера управления селектором.Составитель И. Бабанов ехред А. Камышникова Изд1632 ИИПИ Государственного комитета по делам изобретений и Москва, Ж, Раушская МОТ, Загорский цех Редактор Е. Караулова Заказ 5361 Тираж 811овета Министрооткрытийаб., д, 4/5 ректор В. Кочкаре одписно

Смотреть

Заявка

1785534, 06.05.1972

изобретени Э. Л. Боженов, А. С. Борисов, В. Д. Гетманский, Н. М. Шкварникова

МПК / Метки

МПК: H03M 1/82

Метки: временной, интервал, кода

Опубликовано: 30.05.1974

Код ссылки

<a href="https://patents.su/3-430503-preobrazovatel-koda-vo-vremennojj-interval.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кода во временной интервал</a>

Похожие патенты