Патенты опубликованные 23.07.1980
Преобразователь двоичного кода в троичный код 1, 0, 1
Номер патента: 750477
Опубликовано: 23.07.1980
МПК: G06F 5/02
Метки: двоичного, код, кода, троичный
...элемента соединен со входами положительного и отрицательного сигналов седьмого 7 троичного элемента.На входные шины Х - Х преобразователя подаются кодовые комбинации в двоичной форме (по шине Х 1 с естественным весом 2, по шине Х - 2, по Шине Х - 2 ),о 2 при этом на выходйых шинах Г 1 и Р преобразователя (на выходах элементов 6 и 7) появляются кодовые комбинации в троичной форме (по шине Р 1 с естественным весом 3, по шине Г - 3 ), однозначно соответствующие входной комбинации сигналов. При подаче двоичного кода на шину Х преобразователя "1 представляется сигналом положительной полярности, а "О - отсутствием сигнала. При подаче двоичного кода на шины Х 2 и Хд преобразователя1" представляется сигналом положительной полярности, а "О"...
Преобразователь целых двоичнодесятичных чисел в двоичные
Номер патента: 750478
Опубликовано: 23.07.1980
Автор: Омельченко
МПК: G06F 5/02
Метки: двоичнодесятичных, двоичные, целых, чисел
...регистра 13 сдвига, первый, второй и третий выходы которого выдают информацию, смещенную на шесть, пять и двепозиции, и соответственно соединены с вторыми входами второго 4, первого 3 и пятого 7 элементов И, Третий выход блока 2управления соединен с первым входом блока 15 памяти, второй вход которого соединенс выходом коммутатора 16, обеспечивающегочтение необходимого двоичного эквивалента.Вход коммутатора 16 соединен с выходнымишинами 17, обеспечивающими поступлениеочередной пары преобразующих тетрад,Преобразование производится по схемеГорнера в соответствии со следующим выражением:А = Э 100100 + Э)1100100 +++ Э;+ ) 1100100 + Э,где А - искомое двоичное число;Э- двоичный эквивалент преобразуемой пары тетрад;- число пар тетрад,...
Шифратор троичного кода 1, 0, 1
Номер патента: 750479
Опубликовано: 23.07.1980
Авторы: Мингалеев, Пластун, Филькин
МПК: G06F 5/02
Метки: кода, троичного, шифратор
...Третий вход шифратора Х соединен со вторым входом троичного логического элемента 2. Четвертый вход шифратора Хсоединен с первыми входами первого 1 и четвертого 4 троичных логических элементов. Истый вход шифратора Х соединен с четвертым входом перво 1 о 1 и с третьим входом второго 2 троичных логнческнх элементов. Шестой вход шифратора Хсоединен с четвертым входом троич 4 О ного логического элемента 2, С вход шяфратора Х 7 соединен со входом первого 1 и с четвертым четвертого 4 троичных логическ ментов. Восьмой вход шифратора 45 динен с четвертым входом троичн гнческого элемента 3. Выход эл 1 соединен со вторым и третьим ми элемента 3, а выход элемент дннен с третьим и четвертым вх50479 6Аналогично, в соответствии с фиг. 1,фиг. 2 и...
Устройство для сравнения чисел с допусками
Номер патента: 750480
Опубликовано: 23.07.1980
Автор: Мадяр
МПК: G06F 7/04
Метки: допусками, сравнения, чисел
...7 и 8, работающих в счетном режиме. Результат, соответствующий количеству поступивших тактовых импульсов, сравнивается схемой 3 сравнения с кодом, поступающим из блока 6 памяти, значение которого равно количеству градаций, на которое разделено поле допуска. Результат сравнения кодов в виде сигнала с выхода схемы 3 сравнения поступает на информационный вход реверсивного счетчика 1 и на вход установки в нулевое состояние счетчика 7. Таким образом, в реверсивном счетчике 1 за один такт совпадения кодов в схеме 3 сравнения значение кода увеличивается на единицу. Этот процесс повторяется периодически до тех пор, пока на информационном входе счетчика 7 существует последовательность тактирующих импульсов При равенстве кода реверсивного...
Устройство для цифровой обработки сигналов
Номер патента: 750481
Опубликовано: 23.07.1980
Авторы: Голинец, Пискорж, Фалькович, Чумаченко
МПК: G06F 7/20
...наблюдения.Затем осуществляется низкочастотная Фильтрация в диапазоне Ге(0,2 Г)выходных сигналов смесителей, чтопозволяет выделить комплексную огибающую сигнала, Обе компоненты огибающей дискретизируются в неравноотстоящие моменты времени, причеммомент взятия К-го отсчета задаетсягенератором 8 сигналов дискретизациисогласно правилу/с,= а, д, =Ы, =4 ФД, 1С помощью двух аналогово-цифровыхпреобразователей второго канала отсчеты огибающей преобразуются в цифровой код. За интервал наблюдения Тв регистре 4 второго канала накапливается Мф 1 Цдискретных отсчетовкомплексной огибающей сигнала,По окончании интервала наблюдения содержимое регистров обоих каналов переписывается в соответствующиебуферные регистры 3 и 4. Сразу же пос.ле этого...
Устройство для извлечения корня
Номер патента: 750482
Опубликовано: 23.07.1980
Автор: Каллиников
МПК: G06F 7/38
Метки: извлечения, корня
...второй замыкатель 15 - к счетному входу управляющего счетчика 7, которьш через замыкатель 15 подключен также к выходу ( г. -1)-го делителя 5, Выходы разрядов управляющего счетчика 7 подключены через третий замыкатель 16 к обьедпненным входам управляющих входов управляемых делителей 4-6 частоты. Вторые входы замыкателя 16 подключены к выходам разрядов регистра 10, которые через группу элементов И 9 подключены к входам разрядов счетчика 11, выход которого подключен через четвертый замыкатель 17, второй вход которого подключен к выходу о -го делителя 6, к выходной клемме устройства 1 8. Выходы разрядов управляющего .счетчика 7 подключены также через группы элементов И 8 к входам разрядов регистра 10,Устройство работает следующим...
Арифметическое устройство
Номер патента: 750483
Опубликовано: 23.07.1980
МПК: G06F 7/38
Метки: арифметическое
...входы55 регистров 1 и 2 с выходами сумматоров-вычитателей 1214 так, чтобызначения сумм (разностей) (и-+2)младшик разрядов координат и угла за30 35 40 45 50 55 5 75писывались в (о - 1+2) младших разря-дов сдвигающих регистров.Значение ; с выхода сдвигающегорегистра 1 подается на второй вход сумматора-вычитателя 12, где в соответствии с )- вычитается (суммируется) с2Ц, поступающим с выхода коммутирующего блока 6, Значение (П-+2)младших разрядов Х 1+4, полученное навыходе сумматора-вычитателя 12, записывается через коммутирующий блок 4в (о+2) младших разрядов сдвигающего регистра 1,Аналогичным образом производитсязапись младших разрядов У+4 и 6;.+4через коммутирующие блоки 5 и 8 в(Г 1 -+2) младших разрядов, сдвигающих регистров 2...
Матричное вычислительное устройство
Номер патента: 750484
Опубликовано: 23.07.1980
Авторы: Зайкова, Тентиева, Шумилов
МПК: G06F 7/38
Метки: вычислительное, матричное
...входы б поступает код элементаполя В разрядности а, составленныйиз коэффициентов многочлена в(х).Число строк матрицы, а также число ячеек в строке, определяются разрядностью перемножаемых элементов поля и равны а.На вход 8 поступает код разрядности а, составленный из а-младших коэффициентов заданного многочлена М(х)степени а. Элементы 3 И ячеек каждойстроки матрицы управляются соответствующим разрядом кода элемента поляна вторые же входы указанных элементов поступают соответствующие разряды кода элемента поля р;,Таким образом, элементы 3 И каждойстроки матрицы формируют частичныепроизведения кода элемента поля Р, насоответствующий разряд кода элементаполя ( начиная от старших разрядов кода элемента поляВ первой строке матрицы...
Матричное вычислительное устройство
Номер патента: 750485
Опубликовано: 23.07.1980
Авторы: Зайкова, Тентиева, Шумилов
МПК: G06F 7/38
Метки: вычислительное, матричное
...третьи выходы базовых ячеек соединены с третьими входами базовых ячеек предыдущих столбцов последующих строк матрицы, а третьи выходы базовых ячеек последней строки матрицы являются выходами МВУ, червертые выходы базовых ячеек строк матрицы соединены последовательно с четвертыми входами предыдущих базовых ячеек тех же строк матрицы, а четвертые выходы базовых ячеек первого столбца матрицы соединены с соответствующими входами сумматоров блока 6 сумматоров, причем выход переноса каждого сумматора указанного блока соединен со входом переноса предыдущего сумматора этого же блока, а выходы сумм всех сумматоров блока являются выходами МВУ,Выходы входного регистра 1 соединены с информационными входами входного коммутатора 2, первые...
Устройство для определения разности
Номер патента: 750486
Опубликовано: 23.07.1980
Автор: Губницкий
МПК: G06F 7/50
Метки: разности
...сви- ДЕТЕ.1 ЬСТВтУЮЩИй ОО ОКОНЧа 11 ИИ ЧИСЛа А. Этот импульс через элемент ИЛИ 5 поступает на счетные входы всех (и+1) разрядов счетчика и переворачивает их в противоположное состояние. В результате этого в и разрядах счетчика 1 окажется записанным число (2 и)-А, а (и+1)-ый (знаковый) разряд окажется в единичном состоянии (при этом предполагается, что длительность импульсов на шинах 8, 9 превышает сумму задержек в первых и разрядах счетчика 1, т.е ,рп с, где - задержка импульса переноса в одном разряде счетчика 1.После этого на вход счетчика 1 с шины 7 через элемент ИЛИ 1 проходит число В.Поскольку для рассматриваемого случая А)В, то в п разрядах счетчика 1 Окажется за 1 хисанным число (2 -1) -и А+В, Для случая А.в .В будет записано...
Устройство для умножения на -разрядов множителя
Номер патента: 750487
Опубликовано: 23.07.1980
Автор: Скрипицина
МПК: G06F 7/52
Метки: множителя, разрядов, умножения
...множителя, выходы т 1 разрядов которого соединены со входами блока 4 Р управления, с блоков произведения мнажимого на константы (2 ря+1) (гдеа -гпО 1 ь (г" ", 2, К 3, Е - О -К, рт 0,1, , Ч, -1, причем выходы-го блока произведения мнякимогоф 5 Источники информации принятые во внимание при экспертизе 1. Авторское свидетельство СССР М 255648, кли 6 06 Г 7/54 1968 и 2. Заявка М 2495731/18-24 кл. б 06. Г 7/39 1977, 5 750487 ьна константу (2 +1), (где 10-2"1-1) соединен с информацношььшвходами блоков выдачи в сумматор произведения множимого на константу со сдвигом на 2 разрядов влево и без сдвига,выходы которых соединены со входамисумматора, о т л и ч а ю щ е е с ятем, что с целью расширения областиприменения путем выполнения...
Устройство управления
Номер патента: 750488
Опубликовано: 23.07.1980
Авторы: Владимиров, Габелко, Коряковцев, Чабуркина
МПК: G06F 9/06
...по входу устройства поступает на регистр1 и н случае наличия сигнала разрешения с выхода элемента И 33 блока3 поступает н регистр 4 для дальнейшей обработки на стадии приема,либо задерживается в регистре 2 ожидая освобождения нужного ФАБ.Анализ признаков выполняется вблоке 3 дешифратором 25 при отсутствии сигнала равенства адреса изкоманды адресу, который вырабатынается в блоке 2 на основе анализасхемой сравнения 11 содержимого адресного поля регистров 1 и 10,С выхода дешифратора 25 информация поступает на входы элементовИ 15, которые формируют сигнал разрешения прохождения КОП на выбранныйФАБ операционного блока 6. Это разрешение пропускает КОП через М нентильных коммутаторов 16 с выходовкоторых КОП поступает на вход соответствующего...
Устройство для связи процессора с оперативной памятью
Номер патента: 750489
Опубликовано: 23.07.1980
Авторы: Аноприенко, Белалов, Лихтер, Мельниченко, Харитонов
МПК: G06F 13/00
Метки: оперативной, памятью, процессора, связи
...может потребоваться запись от одного до восьми байтов. Номера байтов, информация которых будет записана в ОП, задаются единичными значениями соответствующих разрядов маски. Восьмиразрядный код маски формируется блоком 1 и пересылается в ОП через второй выход двумя порциями по четыре разряда одновременно с информационными словами, подлежащими записи. Код маски формируется в зависимости от микрооперации записи, младших разрядов адреса, определяющих адрес байта в границах двойного слова, и дополнительного кода, который при записи переменного числа байтов указывает адрес (номер) последнего записываемого байта. Этот код формируется в устройстве управления ЭЦВМ на счетчике последнего байта при командах, которые обрабатывают операнды...
Устройство управления доступом к общей памяти
Номер патента: 750490
Опубликовано: 23.07.1980
Авторы: Дряпак, Коминаров, Собакин
МПК: G06F 13/06
Метки: доступом, общей, памяти
...на входы общего сбросаблока 1, осуществляет установку вноль регистров этих блоков, При поступлении запросов к ЗУ на вход устройства блок 1 выбирает один из нихв соответствии с принятой в нем очередностью и вырабатывает сигнал управления коммутацией, поступающийна выход устройства, осуществляя подключение к ЗУ информационных, адресных и управляющих шин соответствующего процессора или ВУ. Одновременно с этим сигнал с выхода блока 1поступает. на вход элемента ИЛИ 5, если выбранная заявка исходит от процессора, или на вход элемента ИЛИ б,если заявка исходит от ВУ. С выходаэлемента ИЛИ 5 сигнал поступает навход элемента ИЛИ 12, подготавливаявыдачу в ЗУ сигнала запроса, поступающего на вход элемента ИЛИ 12 ина вход элемента И 10, С выхода...
Устройство для преобразования координат
Номер патента: 750491
Опубликовано: 23.07.1980
Авторы: Кляшторный, Красницкий, Петров
МПК: G06F 17/00
Метки: координат, преобразования
...выход блока 7,Таким образом, заканчиваются всеподготовительные операции, в результате которых получены значения проекций во вспомогательной системе координат, повернутой относительно исходной на 180 а, и начинается непосредственно выполнение "преобразование координат",В последующие моменты временисинхранизирующие импульсы из коммутатора б поступают на регистр 4 дляпреобразования величины, записаннойн нем в параллельном коде, в унитарный код путем списывания ее значенияда нуля, и на управляющие входы сумматоров 15, 17.Схема, состоящая из реверсивныхсчетчиков 12, 14 и сумматоров 15, 17,которые снязаны между собой указанным образом, причем знак переполнения одного йз сумматоров инвертируется, описывается следующим соотношением: харч хм...
Устройство для минимизации логических функций
Номер патента: 750492
Опубликовано: 23.07.1980
Автор: Сидоренко
МПК: G06F 17/10
Метки: логических, минимизации, функций
...элементом индикации означает значение переменной набора, соответствующей этомуэлементу. Положение переключателя 65,при котором к элементам индикашш этого набора подключается клемма + источника питания, соответствует тому, что заданная булевая функция на этом наборе принимает значение, равное 1, а поожение переключателя "Оф при котором 40 к элементам индикации набора подключается клемма ф-" соответствует тому, что заданная булевая функция на этом наборе принимает значение, равное О.Работа устройства иллюстрируется на 45 примере .выделения обязательных букв в наборах функции, заданной таблицей истинности. Переклюдгатели 65 - 80, соответствующие единичным наборам заданной булевой функции, устанавливаются в положение ф 1", при этом клемма...
Цифровой функциональный преобразователь
Номер патента: 750493
Опубликовано: 23.07.1980
Автор: Рейхенберг
МПК: G06F 17/10
Метки: функциональный, цифровой
...1, который определяет передачу на вход квадратора 6 чечврз блок 1 сгвига половину предыдущего значения Х и сложение в сумматоре 5 предыдуще о значения с очередной Константной иэ блока 4 формирования констатн. При выполнении условия Х( 22 с второго выхода блока 3 сравнения выдается сигнал алО, который определяет передачу на вход квадратора 6 через блок 1 сдвига, предыдущее значение Х а в сумматоре 5 сложение не производится, т. е. сохраняется предудущев 0493 4значение, В следующей итерации переданное в квддратор 6 значение возводится в квадрат и снова выполняется вышеописанный процесс. После выполнения 11 итерации, где- число разрядоврезультата, в сумматоре 5 содержитсязначение логарифмд заданного аргумента Х, Ъадрат заданного...
Устройство для быстрого преобразования фурье
Номер патента: 750494
Опубликовано: 23.07.1980
Авторы: Арцатбанов, Гречишников, Телековец
МПК: G06F 17/10, G06F 17/14
Метки: быстрого, преобразования, фурье
...в избыточной двоичной системе счисления, выраженные цифрами Т, 0,1;Х - комплексный весовой коэффициент, выраженный цифрамиТ и 1.Проведение операнда А 1(К) на весовой коэффициент вычисляется по алгоритмуВеА.,(к) уффе К,Я Веа З. А;(у 4 3 аКк) м 1" ь,(к)ке 1-Ве ;(К 11 еч4)Так как каждый разряд комплексного весового коэффициента Я может принимать только значения 1 или 1 то произведения операнда АК) на весовой коэффициент И может быть получено путем формирования суммы или разностиь.Вел,к)Э Ь,(,к),ЙРЙ,К)-З А. (К),вещественной и мнимой частей операн.да А 1(К). Вещественная и мнимая части операнда А(К) подаются поразрядно,начиная со старшего разряда, по входам 1 и 2 в сумматоры 3 и 4. В сум- маторе 3 образуется сумма 51, а в сумматоре 4 -...
Устройство для вычисления синуснокосинусных функций
Номер патента: 750495
Опубликовано: 23.07.1980
Авторы: Леусенко, Морозевич, Немытов
МПК: G06F 17/10
Метки: вычисления, синуснокосинусных, функций
...значениями (знаковым разрядом) сумматора-вычитателя (7). Х = У=о при 0 (О ( 180 Х = о при 0 9180 У = Хо 1-ый шаг. Триггер 13 сигналом с выхода элемента 14 задержки переводится в единичное положение и открывает элемент И 11, на выходе которого появляются импульсы, частота следования которых определяется генератором 12. Первый же из указанных импульсов осуществляет перезапись единицы в старший разряд регистра 10 из триггера 16 и в регистр 10 записывается код 1000. В то же время триггер 16 устанавливается в нулевое положение. Сигнал, соответствующий единичному уровню, появляется на первом выходе регистра 10 и осуществляет передачу кода из второго сумматора 5 в регистр 1. На временной диаграмме указанная микрооперация обозначена как...
Многоканальная система для анализа экстремумов
Номер патента: 750496
Опубликовано: 23.07.1980
Авторы: Гупалов, Исмаилов, Казьмин
МПК: G06F 17/10
Метки: анализа, многоканальная, экстремумов
...реверсивного счетчика соединен с выходом первого запоминающего устройства, первый выход триггера соединен с входом второго запоминающего устройства,На фиг. 1 представлена схема системы; а на фиг. 2 - схема буферного запоминающего устройства.Устройство содержит коммутатор 1, схему 2 сравнения, триггер 3, реверсивный счетчик 4, преобразователь 5 код-напряжение, первое запоминающее устройство 6, выход 7 первого запоминающего устройства, второе запоминающее устройство 8, выход 9 второго запоминающего устройства, генератор 10 тактовых импульсов, устройство 11 управления, выход 12 управления счетчиком номера канала, 13, выход 14 адреса канала, выход 15 управления записью, выход 16 управления записью в первое и второе запоминающее устройство,...
Устройство для вычисления статистических характеристик
Номер патента: 750497
Опубликовано: 23.07.1980
Автор: Уриков
МПК: G06F 17/18
Метки: вычисления, статистических, характеристик
...мере поступления анализируемой информации и 5 1 О 15 2 О 25 ЗО 35 40 45 50 импульсов занесения в соответствующих счетчиках блока 6 после дешифрации на ф 3" накапливаются коды "1",Одновременно в счетчике 4 накапливается информация о количестве анализируемых слов. После окончания поступления информации на вход устрой"ства. на третий вход подается импульс пуска, на выдачу результатовна выходы устройств. При этом элемент И 5 блокируется, а И 10 открывается, Импульсы, вырабатываемыегенератором 9 тактовых импульсов,через элемент И 10 поступает вшину сдвига блока 6 счетчиков-регистров, на входы делительного устройства и счетчика зон, Делимым для блока деления 11 является информация,поступающая с блока 6, делителемзначение, накопленное на...
Усилитель вероятности
Номер патента: 750498
Опубликовано: 23.07.1980
Авторы: Добрис, Федоров, Яковлев
Метки: вероятности, усилитель
...5 элемента Запрет" и управляющцй вход 13 первого 4 элемента "Запрет" образуют вход 14 устройства, а его выкодом 15 является выход старшего разряда реверсивного счетчика 1.На фиг, 2 показаны статические передаточные характеристики 1 ц 2 усилителя вероятности, полученные экспериментальцо при разрядностисчетчика, равной соответственно двум и трем, Для сравнения штриховыми линиями показаны кривые, характеризующие прототип и полученные путем расчета по формуле (1) при тех же значениях Г Усилитель работает следующим обра-. зом.Вкодная случайная последовательность "нулей" ц "единиц, поступающая на вход 14 усилителя вероятности, инициирует появление несовместных случайных бинарнык последовательностей на входак 6 и 7 реверсивного счетчика 1....
Устройство для статистической обработки информации
Номер патента: 750499
Опубликовано: 23.07.1980
Авторы: Бабогло, Герусов, Демченко, Зубович
МПК: G06F 17/18
Метки: информации, статистической
...этом в каждом адресесекции блока 5 памяти будет накопленоЙ значений аО и после й -го прохода автоматически производится делениена й накопленной суммы.Ординаты точек контрольной числовойпоследовательности и результаты обработки точек контрольной числовой послецовательности одновременно отражаются на(фиг. 3). Количество диодных сборок определяет разрядность кода ординаты, которая устанавливается в зависимости отсхемной реализации устройства статистической обработки информации. Наличиеперемычки между шиной дешифратора иодним из диодов сборки при выборе этойшины вызывает появление логической 1"на выходе сборки, отсутствие перемычкилогического "0", Таким образом длякаждой ординаты (шины дешифратора)набирается необходимый двоичный кодна...
Вкладыш для гидроинтегратора
Номер патента: 750500
Опубликовано: 23.07.1980
Автор: Коновалов
МПК: G06G 5/00
Метки: вкладыш, гидроинтегратора
...вверху на стенках сосуда (начертеже не показан).Каждая пластина, вытесняя определенное количество воды, создает необходимуюна данном уровне рабочую площадь поперечного сечения Сосуда,Толщина пластин может быть различной, но в наборе должны быть пластиныразличной площади, имеющие толшину,соответствующую точности определениятемпературы грунта в натурных условиях,например 0,2 С,Поскольку при предлагаемой формевкладыша соотношение высот в гидравлическом процессе и температур в тепловом может быть каким угодно, удобновыбрать следующий масштаб 1 см -1 С,Тогда минимальная толщина пластин должна быть не более 2 мм.Максимальная рабочая плошадь поперечного сечения должна быть на отметке,соответствующей температуре начала замерзания грунта...
Устройство для извлечения квадратного корня из суммы квадратов напряжений
Номер патента: 750501
Опубликовано: 23.07.1980
Авторы: Беркутов, Пузанчиков
МПК: G06G 7/12
Метки: извлечения, квадратного, квадратов, корня, напряжений, суммы
...напряжений постоянного тока О , О,1, Оп на выходе его появится последовательность видеоимпульсов (фиг. 2) с амплитудами О, 0,1,-,О и (падением напряжения на коммутаторе 1 пренебрегаем ввиду его незначительности), Период повторения последовательности Т равен длительности одного цикла работы коммутатора 1, Длительность видеоимпульсовопределяется временем, в течение которого каждый из входов коммутатора 1 соединяется с его выходом. При использовании электронного коммутатор а 1750501 ия видеотную прин нататора 1 ломаной е детектора значение н татора 10прясиеия оппряже ением Действу ределяется"э - т ,О ни ма напря приторое применительнказанным на Фиг, 2д: 1), получи Подставляя (2 ии, ксперт тво СС1972. тво СС1958 зеР-"ус "яр 7 г иа малым...
Устройство для решения экстремальных комбинаторных задач
Номер патента: 750502
Опубликовано: 23.07.1980
Авторы: Бастриков, Гутенмахер, Янина
МПК: G06G 7/122
Метки: задач, комбинаторных, решения, экстремальных
...напряжения подключен к выходу источника напряжения, а инверсный выкод суммирующего операционного усилителя через аналоговый ключ соединен с вкодами соответствуюшик суммируюшик операццоннык усилителей моделей дуг, входящих в- ю вершину графа, и с соответствующими входами суммирующих операционных усилителей моделей дуг, выходящцк из 1 -ой вершины графа. 30На фиг, 1 показана дуга с 1; графа, соединяющая 1-а вершину графа с ) -ой, и выделены все дуги графа, Модели которык подключаются к дуге Д на фиг, 2 представлена модель одной из дуг графа,Устройство содержит источник 1 напряжения, суммируюший операционный усилитель 2, регулируемый делитель 3 напряжения и аналоговый ключ 4. Напряжение, снимаемое с регулируемого делителя 3 напряжения....
Вычислительное устройство для решения задач сетевого планирования
Номер патента: 750503
Опубликовано: 23.07.1980
Авторы: Додонов, Хаджинов, Шишмарев, Щетинин
МПК: G06G 7/122
Метки: вычислительное, задач, планирования, решения, сетевого
...устройство работает следующим бразом.Предварительно из блока 1 ввода-вывода производится ввод исходных данных. При этом в формирователь 9 временного интервала записывается число импульсов, пропорциональное длительности моделируемой работы, в задатчик 11 адреса начального узла - число импульсов, пропорциональное номеру узла, из которого выходит данная работа, в задатчик 12 адреса конечного узла - число импульсов, пропорциональное номеру узла, в который входит данная работа, в счетчик 24 ячейки 17 стоимостноресурсного ограничения записывается число импульсов, пропорциональное интенсивности потребления одного из видов ресурсов. Все триггеры устройства устанавливаются в нулевое состояние.Для запуска всех моделей...
Устройство для сложения сигналов в системе остаточных классов
Номер патента: 750504
Опубликовано: 23.07.1980
Авторы: Закидальский, Нифонтов, Рогов, Синьков
МПК: G06G 7/14
Метки: классов, остаточных, сигналов, системе, сложения
...или к шиненулевого потенциала, или к источникунапряжения 11. Результат суммированияснимается с выхода 15 дифференциального усилителя 7 и через масштабныйрезистор 13 подается на инвертирующий вход 6 дифференциального усилителя 7. 25Устройство работает следующим образом, Входные сигналы О и Оот источников нходных сигналов 1 и 2 суммируются на резисторах 3 и 4, Результат суммирования подается на неинвертирующий вход 6 дифференциального усилителя 7 и на один из входов компаратора 8. На второй вход компаратораподается сигнал 0/2 от источника на пряжения 12, где Ц-напряжение, пропорциональное модулю ц 1. При равенстве резисторов 3 и 4 напряжение навходе усилителя 7 будет равно И 7 л+У)2,Таким образом, если (020) /2 меньше,чем О, /2, т.е.ОО( 1Х...
Делительное устройство
Номер патента: 750505
Опубликовано: 23.07.1980
Автор: Метс
МПК: G06G 7/16
Метки: делительное
...интервала интегрирования тактовый генератор 19 замыкаетключи 3 и 5 и размыкает ключ 18. Входные напряжения делимого Ц (1 ) и делителят (С) поданы на входы 1 и 2 соответственно. Начинается интервал интегрирования Т.В течение интервала Т первым ин 45тегратором 6 интегрируют напряжениеделимого У,(1) за время Т 1 в соответствии с выражением:Чф,К(с,)(а = К, 31 Т ЦСгде 1. ( 1. ) =- ток заряда первого ннкттегратора;У . - среднее значение тока заряда первогоинтегратора;Р - входной масщтабныйрезистор первогоинтегратора. 05 4Заряд первого интегратора в конце интервала интегрирования Т,Йинт 2 =,В то же время Т, интегрируют напряжение делителя Ь 1( С ) с помощью второгоинтегратора 15 в соответствии с выражением: где Стт - емкость интегрирующего...
Устройство для выполнения арифметических операций
Номер патента: 750506
Опубликовано: 23.07.1980
Автор: Ибрагимов
МПК: G06G 7/161
Метки: арифметических, выполнения, операций
...3 экспоненциального напРТТЖОЕТПЯ",ТЕ - опорное напряжение на третьемвходе 12 устройства;- постоянная времени генератора33 экспоненциального напряжения,Вначале срабатывает тот из компараторов 1 и 2, на который подано большееиэ входных напряжений с первого 10 ивторого 11 входов.,Если напряжение первого сигнала, подаваемого на первый вход 10 устройства;больше напряжения второгосигнала, подаваемого на второй вход 11 устройства,то в момент срабатыванияФ,-ЬоО-О,(С,):О е ьэ 4- момент срабатывания первогокомпаратора 1. Импульс срабатывания первого компара-тора 1 через логический элемент ИЛИ 4 Ет переводит первый триггер 5 в положениелогической единицы. В результате чеговторой ключевой элемент 8 размыкаетсяи напряжение третьего сигнала,...