G06F 15/00 — Цифровые компьютеры вообще
Микропрограммный процессор
Номер патента: 1211746
Опубликовано: 15.02.1986
Авторы: Жиляев, Иванов, Кладов
МПК: G06F 15/00
Метки: микропрограммный, процессор
...хранятся в блоке 9 памяти микрокоманд с выхода которого поступают на.информационный вход РМК 2. Запись в РМК 2 производится по положительному фронту синхроимпульса Ф 2 при наличии на управляющем входе РМК О - го уровня сигнала сбоя с выхода триггера сбоя 18. Адрес микрокоманды, извлекаемой из блока 9 памяти микрокоманд, передается на вход блока 9 памяти микрокоманд свыхода РАМК 8.РАМК 8 содержит адрес,очередной.микрокоманды,выполняемойпроцессором.При нормальном функционированииаппаратуры процессора триггер 18 Фиксации сбоев установлен .в логический"0",Рассмотрим функционирование процессора при выполнении одной команды, В конце йредыдущей микропрограммы из поля НК 3 РМК 2 выдается "1"сигнала НК,по которому с выхода первого...
Процессор
Номер патента: 1213485
Опубликовано: 23.02.1986
Авторы: Калмыков, Кириченко, Кривоносов, Меховской, Супрун, Сычев, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/00
Метки: процессор
...адреса на регистр 5.Если необходимо считать данные в процессе обработки из памяти 2, то в этом случае аналогично адрес обращения записывается в регистр 5. С блока 3 выдается микрооперация, открывающая блок 18 и блок 17. После этого выдается микрооперация обращения к памяти 2. При этом данные с блока 2 через блок 17 поступают на шину 2 и далее через блок 18 на шину 20.Обработка реакций и выдача результатов в систему высшего уровня после завершения микропрограммы контроля осуществляется аналогично описанному коду управлением соответствующих микропрограмм.Обработка запросов, поступающих во время работы текущей микропрограммы, осуществляется на микропрограммном уровне следующим образом.Если поступает запрос, не обладающий наивысшим...
Устройство считывания и преобразования записей
Номер патента: 1215115
Опубликовано: 28.02.1986
Авторы: Боровик, Кляшторный, Красницкий, Макушин, Мельников, Сергеев, Тетерюк
МПК: G06F 15/00
Метки: записей, преобразования, считывания
...на входе 45 делителя 15 частоты переполнениеявляется тактовым синхросигналом,которым переносятся в выходной регистр 18 как данные о полете, сни"маемые с выходов старших разрядов 50 сдвигающего регистра 16 через элемент И 14, .так и вспомогательнаяинформация в виде кадрового синхросигнала, Формируемого уровнем логической единицы на выходе (с +27-го 55 разряда сдвигающего регистра 16 ипередаваемого через элемент И 12;субкадрового синхросигнала, формируемого при условии появления логических1Ф121515 О 5 20 25 30 45 единиц на выходах первого и ( +2)-горазрядов регистра 16 и поступающего на вход через элемент И 11, т.е.условием появления субкадрового синхросигнала является наличие логичес-"ких единиц в разрядах вспомогательного поля...
Микропрограммное вычислительное устройство
Номер патента: 1229761
Опубликовано: 07.05.1986
Авторы: Верстаков, Игнатова, Преснухин
МПК: G06F 15/00, G06F 9/22
Метки: вычислительное, микропрограммное
...подается на входА/В регистра 1 (сигнал (А/В), фиг,7)Таким образом сигнал С записываетв регистр 1 данные со входов А, т.е.поле 02 - адрес безусловного перехода. В остальном микрокоманда выполняется, как в случае КОП = 000.КОП = 010, условный переход.Внешнее условие поступает с входа15 на вход элемента 3,12, другой входкоторОго стробируется третьим выходом дешифратора 3.2, при совпадениисигналов (условие выполнено) на входе А/В регистра 1 появляется логическая "1", что обеспечивает записьв него поля Р 2, где записан адресусловного перехода. Если условие невыполнено, запись следующего адресав регистр 1 происходит с направленияВ, дальнейшее выполнение микрокоманды аналогично случаю КОП = 000.КОП = 011, загрузка. блока 4 памяти.Данные,...
Вычислительная система
Номер патента: 1233159
Опубликовано: 23.05.1986
Авторы: Козюминский, Мятликов
МПК: G06F 15/00
Метки: вычислительная
...этого режима на вход десссифратора 2 подается адрес А 1= 1 (на вход 16), на вход 6 - двоичнаяинФормация 1 , на вход 9 сумматоракод настройки О, соответствующий операций а , Сигналы на остальных входах системы равны нулю. Операциявыполняется только в том блокевход элемента 22 которого подключенк возбуждаемому выходу дещифратора 2,что определяется кодом А = 1, поступающим на вход дещифратора 2, По аигналу синхронизации С, подаваемому навход 10, производится запись результата операции в регистр 21 -го блока 1,Режим 2, Операция выполняется в-ом блоке 1 в соответствии с выражениемсВ. С : =Ж С .СК С ,2 О где К С.- содержимое регистра 21Ф3-го блока, 1 Ф В отличие от предыдущего режима работы в этом режиме входная информа 1 цИя Зхх На...
Матричный параллельный процессор
Номер патента: 1233169
Опубликовано: 23.05.1986
Авторы: Кухарев, Новоселов, Ржанов, Черепов
МПК: G06F 15/00, G06F 17/16
Метки: матричный, параллельный, процессор
...на их информационный вход, либо пропускать данные с входа на выход. Это позволяет, управляя состоянием ОЭ, выполнять в модулях целый ряд преобразований (фиг. 6 - 11). Например, при подаче на входы 6 - 9 управ- гО ляющих сигналов "1111" все модули процессора выполняют преобразование Уолша-Пэли, В этом случае данные Х и Х , поступающие. на первыйеаи второи вход ОЭ первого столбца пер вой строки каждого ФППЭ первого столбца Г -й строки, сложатся и появятся на первом выходе ОЭ первого столбца первой строки, а их разность - на втором выходе этого ОЭ. Таким образом,20 на первом выходе ОЭ первого столбца первой строки каждого модуля первого столбЦа г: -й стРоки полУчаем Х Е о+ро + Х, а на втором выходе - Хе+ оХ,+.25.ОЭ первого столбца второй...
Многофункциональный модуль
Номер патента: 1238098
Опубликовано: 15.06.1986
МПК: G06F 15/00
Метки: многофункциональный, модуль
...шинах 9 и О данных. 25При реализации операций второй группы сигнал на входе 7 равенвсегда логическому нулю и в каждом такте машинного времени (аналогично укаэанному) формируются результаты операций, задаваемых кодом на группе управляющих входов 11. К операциям второй группы относится и операция сдвига вправо, реализуемая в предлагаемом устройстве иначе, чем все ос 35 тальные операции. При вычислении ре" зультата операции сдвига вправо, в отличие от прочих операций, не используются мультиплексоры 5 и 6. При поступлении кода операции .сдвига вправо на группу управляющих входов 11 срабатывает элемент И 21, выходной сигнал которого переключает мульти" плексоры 19 и 20. В результате этого. образуется прямая цепь сдвига вправо, в которой...
Устройство обработки данных
Номер патента: 1239725
Опубликовано: 23.06.1986
Авторы: Волков, Малышев, Окулов
МПК: G06F 15/00
Метки: данных
...65 и 66 вырабатывают соответственно сигналы ТИ 1.и ТИ 2, а в коммутаторе 7 открываются 10 элементы 70 и 71. Результатом поиска1являются значения 7, Хв, Ч на выходах 43-45 элементов 3 ш-го столбца блока 2. В зависимости от совокупности этих значений различают несколько случаев Дальнейшей обработки двоичного числа, хранящегося на регистре 1. 75бке увеличивается на "единицу" за счет увеличения значения А.ИТретий случай - АХ - 1, Ас Х+ + 1 в 1 с-й строке блока 2., Тогда согласно (1)-(3) на выходах 43-45 ш-го элемента 3 Е - й строки появля;отся сигналы 7. = "7 =: 7, = О, т.". значение двоичного числа Х попадает в чксло 1 вой,интервал, заданный границами А, А, включая и сами границы. В результате согласно (5) с выхода элемента 70 коммутатора 7...
Микропроцессор
Номер патента: 1242975
Опубликовано: 07.07.1986
Авторы: Громов, Захаров, Панферов
МПК: G06F 15/00
Метки: микропроцессор
...блока 51 приоритетного прерывания производит приоритетное сравнение сигналов запроса на прерывание с текущим приоритетом микропроцессора, С этой целью каждой линии входа-выхода 16 присвоен жестко конкретный уровень приоритега, Это сравнение обычно осу - ществляется в определенной точке микропрограммы, которая выделяется выдачей блоком 9 микропрограммного управления управляющего сигнала по цепи 17.По выходу 20 блок 9 микропрограммного управления для обеспечения занесения в блок 12 памяти адреса вектора прерывания из блока приоритетного прерывания 10 по цепи 11 выдает следующую функцию управленияУ =А К,У,которая обеспечивает запись информации по входу 11 блока 12 памяти в ячейку промежуточных данных АДанная Функция управления также как и...
Микропроцессорная система с контролем
Номер патента: 1242976
Опубликовано: 07.07.1986
Авторы: Баженов, Болотенко, Карнаух, Самарский, Тимонькин, Ткаченко, Топорков, Харченко
МПК: G06F 11/07, G06F 15/00
Метки: контролем, микропроцессорная
...проверки,микропроцессорная система переходитк реализации основной рабочей про"граммы.Микропроцессорная система функционирует следующим образом.В исходном состоянии все элементы памяти схемы контроля находятсяв нулевом состоянии (входы начальнойустановки элементов памяти на чертежах условно не. показаны).При выставлении на шине 21 адресакода адреса первой команды тестовойконтрольной программы в первом циклевыполнения команды, На шине 24 данныхвыставляется код слова состоянияпроцессора и из блока 3 памятипрограмм считывается код первого байта команды МОЧ (М, г ) (кода опера 35ции). На выходе 26 регистра 4 состояния появляется единичный сигнал,который поступает на вход записи первого буферного регистра 5 и разрешает40запись по...
Процессор
Номер патента: 1246108
Опубликовано: 23.07.1986
Авторы: Асцатуров, Пронин, Хамелянский, Цесин
МПК: G06F 15/00
Метки: процессор
...сбое, запрещая дальнейший прием информации в регистр 44 путем блокировки элементов И группы 48. Сброс регистра 45 осуществляется по сигналу из блока 20 при удовлетво,рении запроса. Триггер 52 сбрасывается после сброса регистра 45. Сброс регистра 44, регистра 46 признаков и триггера 53 осуществляется микро- программно по дешифрации микрокода.Блок 20 презназначен для принудительной передачи управления микропрограммы обработки по вопросам от блока 19 или по запросам от каналов, поступающим по входу 43. Запросы45ется микропрограммно путем установкитриггера 70 блока 40,В блоке 11 хранятся программы,т.е.команды и операнды, в соответствии с 50 ющим буфером, в котором хранятсяоперанды, обрабатываемые в устройстве 7. В блоках 1 и 2 памяти...
Устройство для ввода информации
Номер патента: 1247855
Опубликовано: 30.07.1986
МПК: G06F 15/00, G06F 3/00
Метки: ввода, информации
...код с регистра 24 (для отрицательных входных сигналов) или с регистра 25 (для положительных входных сигналов).Перепись производится после на-.чального сброса счетчика 23 и установки триггера 18 с задержкой, определяемой элементом задержки 9, на время переходных процессор в мультиплексоре 14 перед занесением дополняющей единицы на счетный вход счетчика 23 через элемент задержки 10 (время задержки определяется временем переписи кода с регистров 24 и 25 на счетчик 23). Перепись кодов М, (с регистра 24) и И (с регистра 25) в инверсном виде и дополнение их единицей по счетному входу позволяет получить на счетчике 23 величину (-Б) или (-1 ), представленную в дополнительном коде (для последующей операции вычитания). Далее снекоторой...
Процессор
Номер патента: 1247884
Опубликовано: 30.07.1986
Авторы: Асцатуров, Запольский, Лопато, Подгорнов, Пронин, Пыхтин, Смирнов, Чалайдюк, Шкляр
МПК: G06F 15/00
Метки: процессор
...через арифметико-логический блок 11 без изменений. Операнд через шину 65, третий коммутатор 22, шину 53 поступит на вход блока 14 где через первый коммутатор 190 будет помещен в сдвиговый регистр 193. После занесения операнда в сдвиговый регистр 193 блок 12 начнет выполнять "двиги, как было описано в описании работы блока, После за-, несения операнда процессор перейдет на микрокоманду анализа регистра состояния 136, в котором по шине 61 блоком 14 будет установлен признак окончания сдвигов, При анализе содерь жимое регистра состояний 136 по шине 68 поступает на коммутатор адреса микрокоманды 113, где под управлением дешифратора 113 адрес микрокоманды не изменяется (повторяется выполняемая микрокоманда), если отсутствует признак...
Микропроцессор
Номер патента: 1257657
Опубликовано: 15.09.1986
МПК: G06F 15/00
Метки: микропроцессор
...признаков операционного блока 5.Сигнал с выхода признаков опера,ционного блока 5 поступает на ин формационный вход блока 9 проверки условий, на управляющий вход которого поступает поле проверки условий операционной части микрокоманды с. третьего выхода мультиплексора 9. зоВ поле проверки условий содержит- . ся номер проверяемого условияи бит, . указывающий на предлагаемое значение проверяемого условия. Номер проверяемого условия поступает на управляющий 5 Входные сигналы (откуда поступают, их смысловое значение) 8вход мультиплексора 55, в результате чего последний подключает на первый вход сумматора 56 по модулю два сигнал соответствующего условия. На вто.рой вход сумматора 56 по модулю два поступает бит, указывающий на предполагаемое...
Микропрограммное устройство управления
Номер патента: 1262516
Опубликовано: 07.10.1986
Авторы: Костинский, Мойса, Подгорнов, Шугаев
МПК: G06F 15/00, G06F 9/22
Метки: микропрограммное
...состояние триггер 9 блокировки, который, в свою очередь, блокирует прием новой информации из памяти 3 в выходной регистр 25 и блокирует изменения сос - тояния триггера б выбора слова. Состоянйе этого триггера обеспечивает повторную выборку данной микрокоманды из выходного регистра 25, исключая обращение к памяти 3, Одновре12625 менной сигнал с выхода элемента2 И-ИЛИ 10 поступает на выход 17 дляуменьшения длительности цикла процессора на время, неоГходимое для обра"щения к памяти. Количество повторений данной микрокоманды определяетсясостоянием счетчиков 12 и 13. Приобнулении счетчиков через, выход 17выдается сигнал увеличения циклапроцессора и сбрасывается триггер9 блокировки, который разрешаетприем очередной микрокоманды из О 20...
Микропроцессорное вычислительное устройство
Номер патента: 1269145
Опубликовано: 07.11.1986
Автор: Табашников
МПК: G06F 15/00
Метки: вычислительное, микропроцессорное
...опе- .рации записан на место исходного (первого) операнда в буферную память 7,а в регистре 27 находится признак результата операции,По пятой микрокоманде формируетсяадрес следующей команды, а по шестой - чтение команды иэ основной памяти (не показана) на регистр 1 команд и сброс триггеров 10-12,Блок 3 формирует начальный адресмикропрограммы, соответствующийвновь принятому коду операции, и циклработы устройства повторяется.Выполнение вычитания отличаетсяот выполнения сложения только первоймикрокомандой. В операции вычитанияпо первой микрокоманде значение второ,го операнда, определяемого полем А 2команды, передается в аккумулятор блока 8 в дополнительном коде, а в триггер 11 через элементы И 20 и ИЛИ 24записывается прямое значение...
Вычислительная машина
Номер патента: 951991
Опубликовано: 23.11.1986
Авторы: Злибман, Петрунек, Рухадзе, Сальков, Свительская, Черняк
МПК: G06F 15/00
Метки: вычислительная
...выход которого подключенк входу дешифратора тактов, второйвход блока соединен с входом регистра операций, выход которого подключен к входу коммутатора операций,первый и второй входы выходного коммутатора соединены с выходами соответственно дешифратора тактов и коммутатора операций, а выход выходногокоммутатора - с выходом блока,Блок управления памятью содержит счетчик адреса и коммутатор адреса, причем вход блока соединен с входом счетчика адреса, выход которого под 95199ключен к входу коммутатора адреса, авыход коммутатора адреса соединен свыходом блока.На фиг. 1 приведена структурнаясхема машины, на фиг, 2 - функциональная схема блока управления подготовкой команд, на фиг. 3 - функциональная схема блока управления сложением,...
Микропроцессор
Номер патента: 1273939
Опубликовано: 30.11.1986
Автор: Ваврук
МПК: G06F 15/00
Метки: микропроцессор
...имеет несколькополей, коды которых задают режим работы блоков микропроцессора. Для управления блоком 4 используются кодыпервого и второго выходов регистра3 микрокоманд, которые поступают соответственно на вход дешифратора 40микроопераций и мультиплексора 38.Код с третьего выхода регистра 3 микрокоманд управляет процессом обменаинформацией между блоком 1 и блоком4 (запись через вход переноса блока 411 в коммутатор 28 сигналов переносаиз блока 4 и выдачу сигналов с выхода коммутатора 28 (выход 11) навход 15 блока 4. Последний получаетинформацию с входа 7 микропроцессора 4через мультиплексор 37 и производитее обработку в сумматоре 36. Результаты с выхода регистра 32 выдаютсяна выход данных блока 4, а с выходарегистра 33 - на выход...
Микропрограммный процессор
Номер патента: 1275457
Опубликовано: 07.12.1986
Авторы: Иванов, Сыров, Черевко
МПК: G06F 15/00
Метки: микропрограммный, процессор
...разряд 14 признака перехода, и работа микропро- З 5граммного процессора происходит аналогично рассмотренному случаю.Таким образом, в блоке 1 памятиданных хранятся массивы данных ипрограмм базовой системы команд.Микропрограммы базовой системы команд хранит блок 8 микропрограммнойпамяти, Блок 16 буферной памяти содержит как данные и программы, таки микропрограммы, содержащие одну 45.или некоторое множество микрокоманди предназначенные для ускоренноговыполнения некоторого алгоритма.Блок 16 буферной памяти имеет. общуюсистему адресации как с блоком 1 50памяти данных, так и с блоком 8 микропрограммной памяти, При обращении по первому адресному входу блок16 буферной памяти является продолжением адресного пространства блока 1 памяти данных,...
Процессор
Номер патента: 1280378
Опубликовано: 30.12.1986
Авторы: Ваврук, Захарко, Мельник, Цмоць
МПК: G06F 15/00
Метки: процессор
...поступающий на вход элемента 17 И, В последней микрокоманде команды управляющей про -граммы записан признак перехода насервисную подпрограмму (например,считывание внутренних регистров операционного блока), который по соответствующему входу блока 6 управления режимами записывается в триггер16 и через элемент 17 И поступаетна стробирующий вход дешифратора 18.На информационные входы дешифратора18 поступает информация с шестоговыхода (поле маски функции перехода) регистра 3 микрокоманд, указывающая маску управления коммутацией,т.е. с выхода дешифратора 18 маскируются на элементе И 13 некоторыеразряды адреса следующей микрооперации, т,е, Формируется переход на сервисную программу,Алгоритм контроля процессора приведен ца фиг, 3. При...
Микропроцессор
Номер патента: 1290340
Опубликовано: 15.02.1987
Авторы: Генина, Гришин, Ярошевский
МПК: G06F 15/00
Метки: микропроцессор
...заключается в запоминании слова состояния микропроцессора на данный момент времени, идентификации типа ошибки и передачи управления программам операционной системы для анализа сообщения и принятия соответствующего решения. 40Повьппенная устойчивость к сбоям при операциях обмена информацией позволяет использовать микропроцессор в изделиях, где предъявляются жесткие требования к живучести системы. Формула изобретения 406блока микропрограммной памяти, входом управления признака переноса блока формирсвания адреса и признака переноса, входом управления выдачей признака переноса блока Формирования адреса и признака переноса, входом кода операции операционного блока, выходом управления обращением и памяти микропроцессора, вход начальной...
Устройство для накопления и обработки информации
Номер патента: 1295408
Опубликовано: 07.03.1987
МПК: G06F 15/00, G06J 1/02
Метки: информации, накопления
...вход блока памяти и считывает код команды во внутренние регистры операционного блока. В циклах М и 25 М выполнения команды импульс с вы 3хода 27 дешифратора 8 блокирует коммутатор 2 и через коммутатор 18 передает на его выход 26 адрес из счетчика 9 - адрес информационного канала 30 АЦП. Операционный блок выполняет команду 1 БКМ, но с данными из ячейки блока памяти, адресуемой содержанием счетчика 9. Если после выполнения указанной команды переполнения данной ячейки блока памяти нет, то импульс с выхода 28 дешифратора поступает на элемент И 11 и с его выхода 34 через элемент ИПИ 15 (выход 36) на преобразователь 4, устанавливая его в исход ное состояние, а триггер 19 - в состояние "0", выход 33 которого блокирует системный...
Вычислительное устройство
Номер патента: 1312593
Опубликовано: 23.05.1987
Автор: Александер
МПК: G06F 15/00
Метки: вычислительное
...в виде последовательности показателей для основных единиц, при этом содержимое регистра 8 автоскриптивной единицы складывается в сумматоре 14 и запоминается в ре гистре 8 автоскриптивной единицы.В процессе обработки автоскриптивнойвеличины участвуют сумматор 14, регистры числа 3 и автоскриптивной единицы 8, накопители числа 24 и автоскриптивной единицы 25.Для осуществления операций с величинами клавиатура ввода имеет клавишы суммирования, вычитания умножения, деления, возведения в степень, и извлечения корня (по отдельности не изображены).55 Схема складывает или вычитает без ограничения вида величин одной системы - две автоскриптивные величины одного вида, умножает или делит две автоскриптивные вели 1312593чины одного и того же или...
Микропрограммный процессор
Номер патента: 1312595
Опубликовано: 23.05.1987
МПК: G06F 15/00, G06F 9/22
Метки: микропрограммный, процессор
...разрешения информации блока 3. Содержимое соответствующих полей микро- команды с регистра 2 поступает на управляющие входы регистра 9 и регистра 10, разрешая запись на них информации, находящейся на выходе 12. Затем путем изменения содержимого разряда регистра 2, определяющего считывание микрокоманды из блока 1 или из блока 5, происходит переход в микроподпрограмму выполнения команды, записанной в блоке 1. Старший разряд мультиплексора 7, являясь управляющим сигналом для мультиплексора 8, переключает на входы управления адресом следующей микрокоманды блока 1 соответствующие выходы либо блока 1, либо блока 5.Микроподпрограмма выполнения команды из блока 1 исполняется до момента выдачи сигнала схемой 6 сравнения. Это произойдет в случае...
Процессор цифрового фильтра
Номер патента: 1314349
Опубликовано: 30.05.1987
Авторы: Воробьев, Фирстов, Цеханский
МПК: G06F 11/07, G06F 15/00
Метки: процессор, фильтра, цифрового
...блока 12 производится извлечение из ячейки накопителя 3 частичной суммы с адресом, соответствующим инверсному коду среза, который получается путем переключения блока 1 инвертирования в режим инвертирования кода, установленного на входе устройства. Код частичной суммы записывается в регистр 8 и складывается в сумматоре 9 с содержимым регистра 7. Затем осуществляется сравнение полученного результата с постоянной величиной,равной сумме всех коэффициентов фильтра в схеме 10 сравнения. Если в ячейках, хранящих частичные суммы, соответствующие прямому и инверсному кодам срезов, сбоев не произошло, то в результате их суммирования образуется число, равное сумме всех коэффициентов фильтра, В случае наличия сбоев схема 10 индицирует несовпадение...
Параллельный процессор
Номер патента: 1315989
Опубликовано: 07.06.1987
Авторы: Веремко, Клебанова, Салий, Шнеер
МПК: G06F 15/00
Метки: параллельный, процессор
...программной диспетчеризации управляющий сигнал Сменитьстраницу" по связи 61 поступает насчетный вход счетчика 56, увеличиваяего содержимое на единицу, и на входтриггера 59, устанавливая его в состояние "1" (занята страница), Еслисоцержимое счетчиков 56 и 57 окажется равным, т.е. блок 2 программнойдиспетчеризации запрещает страницу,которая еще занята блоком 3 программного управления, та триггер 59 останется в состоянии 1". При этом паиэ -нак занятой страницы с выхода тригг: -ра 59 поступает в блок 2 программнойдиспетчеризации, блокируя рабату последнего, Триггер 59 сбрасывается всостояние О (незанята. страница)кагц блок 3 паогр."минаа ;чоавле 1 лния вдалняет коман)тумерить с р )5989 6ницу". Управляющий сигнал "С" .нитьстраницу" по связи...
Вычислительное устройство
Номер патента: 1327118
Опубликовано: 30.07.1987
Автор: Гладштейн
МПК: G06F 15/00
Метки: вычислительное
...- дубликат описанной микрокоманды. Микрокоманда "Умножение закончег.но" в операционном устройстве никаких действий не реализует; в этомтакте управляющее устройство анали-,зирует уровень сигнала на выходе 13признака окончания умножения. Пос-.кольку счетчик 12 инкрементируется вкаждом цикле умножения, то после и13271 Я б 5 10 15 20 25 30 35 40 45 50 55 циклов он переполняется и изменяет сигнал на выходе 13. Если эта ситуация еще не наступила, то умножение не закончено и управляющее устройство сложения соответствует граф-схеме микропрограммы сложения (см.Жиг.3,1, Каждый блок этой схемы соответствует одной микрокоманде и выполняется за один такт. Коды микрокоманд приведены в табл.2. Код первого операнда поступает из памяти машины на...
Микропроцессор
Номер патента: 1330634
Опубликовано: 15.08.1987
Авторы: Литвиненко, Покровский, Шумейко
МПК: G06F 15/00
Метки: микропроцессор
...команды начального пуска и процедуры прерыванияпрограммы.1Накопительный регистр 13, регигистры 14 общего назначения, счетчик15 команд и дополнительный блок 47регистров образуют единый узел регистров (УР), в котором накопительный регистр 13 и его продолжение вблоке 47 регистров обеспечивает выполнение операций и промежуточноехранение операндов, регистры 14 и ихпродолжения в блоке 47 регистровиспользуются как универсальные программно доступные регистры для построения эффективных программ, а счетчик 15 и его продолжение в блоке 47330634 При поступлении команды по магистралям 17 на вход УП 9 на магистрали12 разворачивается соответствующаяей последовательность микрокоманд,обеспечивающая обработку операндов 25 находящихся в регистрах...
Процессор
Номер патента: 1332328
Опубликовано: 23.08.1987
Авторы: Калиш, Каневская, Ткаченко
МПК: G06F 15/00
Метки: процессор
...блока 4 памяти микрокоманд поступает адрес пусковой микрокоманды через первые входы данных коммутатора 21 15 начальной установки. Разрешается чтение микрокоманды из блока 4 памяти микрокоманд через элемент ИЛИ 22 и устанавливается в "1" разряд регистра 16, соответствующий коду адреса 20 первой микрокоманды вызываемой микропрограммы, Одновременно на входы 35-41 начинают поступать синхроимпульсы. Сигналы с входов начальной установки снимаются, когда пусковая 25 микрокоманда переписана на регистр 5 микрокоманд, При этом коммутатор 21 начальной установки переключается на прием информации по вторым входам данных. Пусковая микрокоманда опра- ВО шивает ре-истр 16 внешних переходов и через блок 18 и блок 14 памяти адресов переходов (синхровходы...
Микропроцессор
Номер патента: 1336023
Опубликовано: 07.09.1987
Авторы: Галкин, Минутин, Попов
МПК: G06F 15/00
Метки: микропроцессор
...остановка микропроцессора) достига ется прекращением подачи синхроимпульсов на соответствующий вход микропроцессора. Частный случай остановки - такт с растянутой длительностью (при работе с медленно действующими внешними устройствами); для реализации которого достаточно задержать поступления очередного синхроимпульса на микропроцессор.При условном переходе из поля условия микрокоманды в регистр 6 (фиг. 2) поступает номерпризнака (1=1п), по состоянию которого происходит условный переход. Код этого поля записывается в регистр 6, дешифрируется узлом 7 и состояние 1-го признака через 1-й элемент И 8 - 1 поступает на элемент ИЛИ 9. Если 1-й признак равен логическому О, то на выходе элемента 9 будет логический О, а на выходе элемента НЕ 10 -...