G06F 15/00 — Цифровые компьютеры вообще

Страница 8

Логическое устройство для обработки информации

Загрузка...

Номер патента: 1339578

Опубликовано: 23.09.1987

Авторы: Александров, Балабанов, Гусельников, Плетенский, Скуратов, Сорокин

МПК: G06F 15/00

Метки: информации, логическое

...этого импульс с выхода третьего элемента И 22 проходит через элемент 24 задержки и увеличивает содержимое адресного счетчика 2. Таким образом, устройство; подготовлено к приему следующего кода продукта.Для предотвращения переполнения блока 3 введена первая схема 20 сравнения. При достижении адресным счет чиком 2 максимально возможной велиЧИны схема сравнения срабатывает и блокирует работу устройства через третий элемент И 22.После того, как весь заказ введен, ЗО покупатель нажимает клавишу ".Набор закончен", при этом срабатывает одно- вибратор 13 и переключается триггер 15, выход которого формирует потенциал "Запрос на обмен". После приема35 кода одного продукта по шине "Данные" процессор вырабатывает импульс "Такт посылки данных", по...

Процессорный модуль

Загрузка...

Номер патента: 1343421

Опубликовано: 07.10.1987

Авторы: Ефремов, Кравцов, Мельников, Никонов, Самошин

МПК: G06F 15/00

Метки: модуль, процессорный

...35.5 - поле адреса передачи результата;35.6 -поле разряда необходимости передачирезультата; 35.7 - поле кода операции модуля, а также элементы И 36,ИЛИ 37, одновибратор 38 (по фронтуимпульса ), элемент 39 задержки.Блок 3 (фиг. 6 ) содержит группыблоков 40.1-40.8 памяти "Первым приЗБшел, первым обслужен", счетчик 41,триггер 42 К 5-типа, мультиплексор 43,дешифратор 44, элемент И 45, группуэлементов И 46.1-46,8, первый элемент ИЛИ 47, элемент ИЛИ-НЕ 48, второй элемент ИЛИ 49, первый одновибратор 50 (по срезу импульса ), второйодновибратор 51 (по срезу импульса ),третий одновибратор 52 (по Фронту импульса ) и элемент 53 задержки.45Блок памяти "Первым пришел, первым обслужен" группы блоков 40,1 13434211343421 ЬЯбВ Конемп- н...

Процессорный модуль однородной вычислительной структуры

Загрузка...

Номер патента: 1345207

Опубликовано: 15.10.1987

Авторы: Золотовский, Карпенко, Коробков, Степанян

МПК: G06F 15/00

Метки: вычислительной, модуль, однородной, процессорный, структуры

...па сигналу 14 происходит увеличение адреса на единиЕуВ четвертом такте включается коммутатор 4, подаются сигналы 5 и б и сигнал приема на один из операционных узлов. Считывание из памяти данных операнды заносятся в регистрыоперационного узла. Запуск операциипроизводится па заднему фронту сигнала приема данньгх,В пятом такте адрес из регистра 2 Б 13 переписывается в регистр 12.В шестом такте результат из апера -ционного узла записывается в память данных, причем коммутатор настраивается так, что одна из шин, первая или вторая, подключается одновременна к входам блоков 5 и б. Подачей сигналов 5, и 6. результат по адресу А 2 записывается как в блок 5, так и в блок 6. Одновременно с записью результата считьвается новая команда и...

Устройство для обработки данных

Загрузка...

Номер патента: 1352498

Опубликовано: 15.11.1987

Авторы: Жмыхов, Макаров, Ткачев, Чуркин

МПК: G06F 15/00

Метки: данных

...приема команд, который проходя через элемент И 35 и элемент ИЛИ 45, разрешает прием кода второй команды, проходящего через мультиплексор 55, мультиплексор 31.К, в дополнительный регистр ЗО,К команд. Одновременно код первой команды из основного регистра 29.(К) команд через мультиплексор 31.(К), где К ) 1, переписывается в регистр 30,(К). После того как снимается код второй команды на линиях информационного входа 24, снимается и сигнал на входе 62 разрешения приема команд, в результате чего на выходе элемента И 34 вновь .появляется сигнал, проходящий через элемент ИЛИ 46 и разрешающий перепись команд с регистров 30 в соответствующие регистры 29, а также увеличивающий состояние счетчика 58 на "единицу".1Если массив команд содержит...

Модуль однородной вычислительной структуры

Загрузка...

Номер патента: 1359782

Опубликовано: 15.12.1987

Авторы: Богачев, Вольперт, Дычаковский, Михайлов, Мухин, Осокин

МПК: G06F 15/00

Метки: вычислительной, модуль, однородной, структуры

...однородной вычислительнойструктуры, содержащий арифметико-ло26команд, вторые управляющие входы с первого по четвертый выходных блоков коммутации подключены соответственно к группам выходов с третьей по шестую поля выходного адреса сдвигового регистра команд, управляющий вход третьего входного блока коммутации под- ключен к пятой группе выходов поля входного адреса сдвигового регистра команды, о .т л и ч а и щ и й с я тем, что, с целью повышения быстродействия, в него введены блок формирования константы, четвертый элемент задержки, блок управления дополнительной задержкой, блок управления транзитом, блок расширенного транзита, первая группа выходов поля задержки регистра команд подключена к первому управляющему входу блока формирования...

Микропроцессор

Загрузка...

Номер патента: 1361572

Опубликовано: 23.12.1987

Автор: Минутин

МПК: G06F 15/00

Метки: микропроцессор

...но,так как это состояние неокажется равным состоянию сигналапереносафС 1, то сформированный адресявляется недостоверным. К приходувторого синхроимпульсй СБМУ операционный блок 3 выдаст достоверный .сигнал переноса С 1; по второму синхроимпульсу СБМУ будет сформирован ужедостоверный адрес, с появлением которого начинается достоверная выборкаследующей микрокоманды, По сравнениюс рассмотренными тактами эта выборканачинается позже, что вызывает увеличение длительности такта. Сигнал дляблока 4 синхронизации, идентифицирующий режим "длинного" такта, выдаетблок 6 фиксации, который фиксируетразличное состояние своей конвейер-.ной памяти (оно равно состоянию ПР)и состояние сигнала переноса С 1 переключением своего первого выходав лог....

Микропрограммный процессор

Загрузка...

Номер патента: 1365091

Опубликовано: 07.01.1988

Авторы: Данилин, Мельников, Пересыпко, Пономарев, Щербак

МПК: G06F 15/00

Метки: микропрограммный, процессор

...контроляформирует признак отказа операционного канала. Этот признак с выхода блока 10 контроля через элемент ИЛИ 26устанавливает триггер 18 отказа вединичное состояние. На выходе одновибратора 27 формируется импульс,который через элемент ИЛИ 25 устанавливает триггер 17 запуска в нулевоесостояние. На этом процессор заканчивает свою работу.Если в очередном такте работы устройства в сформированной нанокомандеошибка не обнаружена, то процессорпродолжает функционирование аналогично описанному.При выдаче последней микрокомандымикропрограммы выдается признак окончания работы. Этот признак через элемент ИЛИ 25 устанавливает триггер 17запуска в нулевое состояние, а такжеразрешает запись очередной командыиз регистра 4 команд на регистр 5 адреса...

Процессор для обработки массивов данных

Загрузка...

Номер патента: 1381532

Опубликовано: 15.03.1988

Авторы: Байда, Кривоносов, Супрун, Тимонькин, Ткаченко, Харченко

МПК: G06F 15/00

Метки: данных, массивов, процессор

...выходом блока хранения условий и блокировки.3. Процессор по п. 1, отличающийся тем, что блок анализа содержит мультиплексор, первый и второй сумматоры по модулю два, элемент И-НЕ, причем первый, второй, третий и четвертый информационные входы блока анализа соединены соответственно с первым информационным входом мультиплексора, первыми входами первого и второго сумматоров по модулю два и первым входом элемента И-НЕ, выход которого является первым информационным выходом блока анализа, вход знака результата блока анализа соединен с вторыми входами второго и первого сумматоров по модулю два, выход которого соединен с вторым входом элемента И-НЕ и вторым информационным входом мультиплексора, выход второго сумматора по модулю два, шина...

Процессор для выполнения математических операций

Загрузка...

Номер патента: 1381533

Опубликовано: 15.03.1988

Авторы: Касьянов, Чепурнов

МПК: G06F 15/00

Метки: выполнения, математических, операций, процессор

...блок 7 ззгруж;гсцкодом ошибки, если оцз ичла мело црц выполнении операции. Если оцибок це обнаружено, в блок 7 записывается цуль.45 Рассмотрим использование блока памяти12 адресов и констант. В процессвычисл- ния, например БПФ, элементарных функций возникает необходимость в использовании различных математических постоянных.Так, для вычисления БПФ разчернстц Х 50 необходимо иметь Х/4 значений отсчтоцкосинуса на интервале О, л 2. 11 рц вычислении значений элементарных функций через разложение последних в ряд цсобходичо ичеть коэффициенты ряда. Такие величины, как2, л часто использунтся кзк мзсцтзбирующие множители. Для сдвига дзццых на определенное число разрядв ц) жцо вцзчале установить программный ччик ццкла, загрузив в него...

Устройство для обработки и сжатия информации

Загрузка...

Номер патента: 1381572

Опубликовано: 15.03.1988

Авторы: Воловик, Грибок, Исаев, Солецкий

МПК: G06F 15/00, G08C 19/28

Метки: информации, сжатия

....,1 на выход 30 Болыие узла 2 означает, что в старших разряда х олержи хос реги срз 1 больше 5 1 О 15 20 25 30 35 40 45 50 55 содержимого блока 3. Наличие единичного сигнала на выходе 24 прямого переноса сулматора 7 означает, что в младших разрядах содержимое регистра 1 больше содержимого блока 3 без учета инверсии этого кода). Поскольку содержимое регистра 1 болыпе как в младших, так и в старших разрядах, выборка является существенной. Гри этом величина кода на информационных выходах 23 сумматора 7 не играет никакой роли. В данном варианте импульс с выхода 20 Больше узла 2 и единичный игнал с выхода 24 прямого переноса сумматора 7 попддакт на элемент И 16. С выхода элемента И 16 импульс поступает на вход элемента ИЛИ 11. Работа...

Вычислительное устройство

Загрузка...

Номер патента: 1430962

Опубликовано: 15.10.1988

Авторы: Калиш, Каневская, Ткаченко, Хетагуров

МПК: G06F 15/00

Метки: вычислительное

...буферной памяти. Информация, которую нужно передать из д-гопроцессора 1 в (х+1)-й процессор 1,поступает с выходов х-го процессора 101 по цепям 22 (т,е, по первому информационному выходу процессора) на ин-формационные входы х-го регистра 2,а (+1)-й процессор 1 считывает ее с,выходов регистра 2 на свои информаци оиные входы по цепям (первому информационному входу процессора) 17, Управление конвейерной передачей информации иэ -го процессора 1 в (+1)-йпроцессор 1 осуществляют х-й триггер 20 3 и х-й дешифратор 4, На первый вход-го дешифратора 4 поступает сигналзаписи информации в -й регистр 2 иэх-го процессора 1 (цепь (выход) 20).На второй вход -го дешифратора 4 поступает из (+1)-го процессора 1 сиг.нал чтения информации, записанной вх-ом...

Вычислительное устройство

Загрузка...

Номер патента: 1434449

Опубликовано: 30.10.1988

Авторы: Борисенко, Возыкин, Калкин, Тохтамыш

МПК: G06F 11/00, G06F 15/00

Метки: вычислительное

...операции, и формируютсигналы признаков сравнения К, которые поступают с вторых выходов сумматоров 8-10 на входы дешифратора 19и элемент И 18 выход которого подключен к выходу 29 устройства, приэтом состояние регистров 14-16 неизменяется. В случае сравнения результатов операции в сукаторах 8-10элемент И 18 выдает сигнал разреше"ния, в соответствии с которым в четвертом такте производится запись результатов операции из регистров 1415 либо 16 через блок 17 в блок. 1 памяти по управляющему сигналу на входе 22 разрешения приема. Запись результатов операции в блок 1 осуществляется по адресу А , синхронно подаваемому на входы 20, 21,При сбое или отказе одного из вы"числительных узлов устройства в соответствующих сумматорах...

Вычислительная машина со структурной интерпретацией входного языка

Загрузка...

Номер патента: 513567

Опубликовано: 23.11.1988

Авторы: Вероцкий, Глушков, Егоров, Зинченко, Лосев, Орлова, Погребинский, Попов, Пуляткина, Эдельштейн

МПК: G06F 15/00, G06F 17/27

Метки: входного, вычислительная, интерпретацией, структурной, языка

...записываются в свободнуюзону памяти, Для дальнейшего выполнения программы необходимо изменениеи дополнение таблиц составленныхпри предварйтельной обработке исходной программы. Эти изменения выполняются без перемещения информации впамяти, что обеспечивается блокомавтоматического распределения памяти 23.Блок 23 работает следующим образом. К моменту первоначального составления таблиц в блоке 23 зафиксирован адрес последней ячейки памяти,При составлении таблиц их элементызаписываются в память, начиная с последней ячейки памяти, при этом заполнение очередной ячейки памяти сопровождается уменьшением на единицуадреса, фиксированного в блоке 23,что производится с помощью сигналов,поступающих в этот блок из...

Устройство обработки информации

Загрузка...

Номер патента: 1451710

Опубликовано: 15.01.1989

Авторы: Гвинепадзе, Мартынов, Мыскин, Торгашев, Чугунов

МПК: G06F 15/00

Метки: информации

...двухбайтовой константы. позволяет записывать (считывать)Таким образом, запись двухбайтовой в блоки 1 и/или 2 массивы последоваконстанты в регистровую память 10 тельно организованной информациичерез регистр 11 констант (из самой или работать с блоками 1 и/или 25 14 в режиме стекаУправление сигналами записи - чтения в блоках 1 и 2(сигнал записи в блок 1 стробируется сигналом 14-го разряда, в блок 2 -15-го разряда регистра 9 общего назначения) позволяет независимо обращаться к блокам 1 и 2: осушествлять побайтовую запись (чтение) в(из) каждый блок, либо одновременно обращаться к двум блокам 1 и 2 по записи (чтению) двухбайтового слова информации. Эту возможность можно эффективно использовать при вводе-выводе для упаковки...

Программируемый контроллер

Загрузка...

Номер патента: 1453404

Опубликовано: 23.01.1989

Авторы: Витковский, Склема

МПК: G06F 15/00, G06F 9/00

Метки: контроллер, программируемый

...элемента И выФход третьего элемента И подключен квторому входу шестого элемента ИЛИ ик второму входу пятнадцатого элемента И, выход которого подключен к пер вому входу двадцатого элемента И,второй вход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первыйи второй входы которого подключенысоответственно к выходу мультиплексо ра и к первому выходу второго дешифратора, выходы с первого по шестойкоторого подключены соответственно кпервому и второму входам седьмого ик входам с первого по четвертый восьЗ 0 мого элементов ИЛИ, третий выход второго дешифратора подключен к.вторымвходам девятого и тринадцатого элементов И, четвертый выход второгодешифратора подключен к вторым входамдесятого и двенадцатого элементов И,пятый и шестой...

Микропрограммный процессор

Загрузка...

Номер патента: 1462339

Опубликовано: 28.02.1989

Авторы: Астахов, Галич, Иванов, Сыров, Труфанов

МПК: G06F 15/00

Метки: микропрограммный, процессор

...45адрес в регистре 19 и сигналы управления на первом и втором входах коммутатора 14. Если же сигнал обращенияпо микрокоманде приходит во времяобращения к блоку 1 со стороны внешних входов микропрограммного процессора, на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 21 имеется сигнал с деапратора 22, В результате триггер 17не перебрасывается и срабатываетэлемент 23, подающий сигнал на второй вход генератора 18. Генератор 18приостанавливается, задерживая выполнение микрокоыанды на время, .пока не снимется сигнал на первом вхо" де элемента 21. После его снятия срабатывает элемент 21, триггер 17 сбрасывается, снимается сигнал на выходе элемента 23, и генератор 18 продолжает работать. Происходит чтение или запись в блок 1 по микрокоманде. Если...

Устройство для контроля датчика информации

Загрузка...

Номер патента: 1465889

Опубликовано: 15.03.1989

Авторы: Барулин, Дымарский, Климова, Морозов, Николаева

МПК: G06F 15/00

Метки: датчика, информации

...к запрещенномуподмножеству, то на втором выходе со ответствующего дешифратора 9 появляется управлякиций сигнал, поступающийна соответствующий выход устройства. С выхода коммутатора 5 ход пользователя через элемент ИЛИ 6 поступает на информационный выход устройства.Управляющие выходы первого и второго входных регистров 3 и 7 соединены со счетными входами соответствующих счетчиков 1 и 8.С помощью устройства определяется количество ключевых кодов, поступивших в регистр 3 (содержимое счетчика 1) количество кодов пользователей, поступающих в регистр 7 (содержимое счетчика 8) факт поступления в регистр 7 кода, запрещенного для работающего пользователя.Использование подобных устройств позволяет существенно повысить криптостойкость...

Процессор аппроксимационной обработки информации

Загрузка...

Номер патента: 1501089

Опубликовано: 15.08.1989

Авторы: Веревкин, Дорский

МПК: G06F 15/00, G06F 17/17

Метки: аппроксимационной, информации, процессор

...ся в него сигналом с второго элемента задержки 9 и т.д. В результате во всех сумматорах 2 и 8 будет записана величина Г(-Б). Следующий тактовый сигнал с входа 19 может посту пить до окончания суммирования во всех сумматорах Я, но задержка должна быть такой, чтобы новый тактовый сигнал не помешал процессу суммирования на предшествующем такте. Поскольку разрядность сумматоров 8 увеличивается по мере удаления от входа устройства, максимальное время суммирования будет у последнего сумматора 8. Это время и определяет максимальную скорость приема информации.Второй информационный код Г(-0+1) на комбинационном сумматоре 22 сумматора 2 складывается с содержимым ре 89 6гистра 23, а второй тактовый сигнал записывается в регистр 23 сумматора 2...

Программируемый контроллер

Загрузка...

Номер патента: 1509887

Опубликовано: 23.09.1989

Авторы: Базылев, Витковский, Мазаник, Сенюк, Склема, Шпаковский

МПК: G06F 15/00, G06F 9/00

Метки: контроллер, программируемый

...в блоке 1 (фиг.8). Синхроимпульсы БУМС обеспечивают синхронную35работу блока 5 с выполнением командв блоке 1.Сигнал И по цепи 103 формируетсяпри включении питания и .обеспечиваетустановку узлов контроллера в исходноесостояние.Сигнал сброса по цепи 120 образует.ся в блоке 5 по завершении обработкиинструкций ВХОД, ВЫХОД, ВЕТВЬ. Данный сигнал обеспечивает ускоренный 45переход блока 1 на обработку следующей инструкции рабочей программы(РП),минуя выход из обработки через подпрограмму перехода.На выходе 115 блока 5 образуетсясигнал управления модификаций адреса,обеспечивающий переключение входовкоммутатора 12, что позволяет блоку 1адресоваться к блоку памяти, еслисигнал имеет состояние лог "1", илиадресоваться к блоку 2 или 4 памяти,если...

Микропрограммный процессор

Загрузка...

Номер патента: 1517034

Опубликовано: 23.10.1989

Авторы: Дрель, Мугинштейн

МПК: G06F 15/00, G06F 9/22

Метки: микропрограммный, процессор

...разрядов с регистра 12 начетырехразрядный счетчик 9, а такжеобнуление старших пяти разрядов адреса операнда, Обнуление старших пятиразрядов адреса операнда производится путем логического умножения константы с нулями в четырех старшихразрядах на содержимое регистра 12связи с блоками памяти, что осуществляется в операционном блоке 1,В четвертой и пятой микрокомандахпроизводятся прием результата логического умножения, полученного насумматоре 28, на регистр 11 адреса,обнуление регистра 15 констант, выдача сигнала обращения эа операндомпо управляющему выходу 26, а такжевыдача управляющего сигнала навход мультиплексора 16, переключаяего для работы с информационного вхо 5да 27 процессора.В шестой микрокоманде производятся прием...

Многофункциональное устройство

Загрузка...

Номер патента: 1520503

Опубликовано: 07.11.1989

Авторы: Викентьев, Гофман, Клюкин, Лепихина

МПК: G06F 15/00, G06F 7/00

Метки: многофункциональное

...20 устройства должен принять значение "Лог. 0", чтообеспечит сохранение записанных вЭ-триггеры 3 и ч значений переносовиз нулевого и первого разрядов соответственно и пропускание синхронизи"рующего сигнала через элемент 9 запрета.на тактовые входы 0-триггерови 2 (нулевого и первого разрядов).В этом такте машинного временимультиплексоры 5 и 6 формируют зна"чение результата операции, заданной8-разрядным кодом.на группе настроечных входов 19 в зависимости от значений сигналов на входах 10 и 11данных, на выходах коммутаторов 7 и8 и на выходах 0-триггеров 1 и 2.По Фронту тактового сигнала, поступающего с второго тактового вхо15 да 21 устройства через элемент 9запрета на тактовые входы Р-триггеров 1 и 2, происходит запись результатов...

Электронная вычислительная машина

Загрузка...

Номер патента: 1520533

Опубликовано: 07.11.1989

Авторы: Гайворонский, Пушкарев

МПК: G06F 15/00

Метки: вычислительная, электронная

...значениисигнала 66 мультиплексор 22 передает на свой выход содержимое счетчика 19, при единичном значении сигнала 66 - содержимое счетчика 18.При исполнении микрокоманды (строка 13, табл,6) производится сравнениепервых слов реального и эталонногоимен. При их равенстве сигнал 67 равен 1, в микрокомандах (строки 13и 14,.табл.б) организуется проверка:последнее ли слово анализируемогополя (в данном случае имени) проверено, Для этого организуется сравнение конечного адреса данных с текущим (строки 14 и 15,табл,6). При ихнеравенстве (для случая, когда анализируемое поле содержит более одного слова) сигнал 67 имеет нулевоезначение, в микропрограмме осуществляется возврат (на строку 9, табл.6) 25для считывания и проверки следующихслов...

Преобразователь кодов

Загрузка...

Номер патента: 1547071

Опубликовано: 28.02.1990

Авторы: Борисенко, Мирошниченко, Соловей

МПК: G06F 15/00, H03M 7/04

Метки: кодов

...С выхода регистра 1 текущей выборки на первый входсумматора 7 и на второй вход блока 8поступает число 3, а с выхода Формирователя 5 на второй вход сумматора 7и первый вход блока 8 - число 1. Приэтом блок 8 выдает на первый входблока 6 синхронизации, т,е, на инФормационный вход триггера 20, сигнал"Больше или равно (3)1).Отрицательный Фронт синхросигналапо входу 12 преобразователя записывает сигнал Больше или равно" в 71 6триггер 20 и открывает элемент ИЛИИ Е 21, Таким об раз ом, сиги ал с инверсного выхода триггера 20 поступает на третий (управляющий) вход сум-.и иматора 7 в виде команды Вычитаниет.е, на выходе сумматора 7 имеетсяразность двоичного кода числа 3 спервого входа и числа 1 с второговхода, т,е, 3-1=2. Одновременно этотсигнал...

Микропрограммный процессор

Загрузка...

Номер патента: 1553984

Опубликовано: 30.03.1990

Авторы: Дрель, Мугинштейн, Шварц

МПК: G06F 11/26, G06F 15/00

Метки: микропрограммный, процессор

...42 сдвига с выхода блока 7 и их хранение до следующего приема. С момента приема запросана выходе блока 15 приоритета находится зашифрованный код запроса. Подуправлением сигнала с выхода элемента И 43 блок 15 приоритета выдает навыход сигнал, определяющий момент.начала обработки запроса.Микропрограмма выполнения любойкоманды предполагает в последней ми: микрокоманце анализ запросов, и вслучае их,"наличия производится ветвление микропрограммы по коду зап" роса с выхода блока приоритета с переходом в начало микропрограммы обработки соответствующего запроса, приэтом следующая команда невыполняется, а ее адрес хранится в одном из регистров операционного блока 1Поокончании обработки запроса ввода(вывода) или группы запросов производится...

Информационное устройство

Загрузка...

Номер патента: 1564066

Опубликовано: 15.05.1990

Автор: Козубов

МПК: B65G 1/137, B65G 60/00, G06F 15/00 ...

Метки: информационное

...В момент равенства чисел при помощи компаратора 37 (фиг. 2, ф) информация 1 или О датчика с выхода блоков 2 элементов ячеек регистра (фиг. 2, л) записывается в регистр и запоминается до следующего момента определения равенства чисел в другом цикле (фиг. 2, х), В блоке 2 элементов ячеек регистра в информационной последовательности считываемых импульсов за информацией последнего датчика сдвигается тестовый единичный импульс с последующими за ним нулями (фиг, 2, ж, з, и, к,л). Единичный и следующий за ним нулевой импульсы в конце цикла записываются в регистр 25, а при помощи дешифратора на элементах ИЛИНЕ 26, И 27, ИСКЛЮЧАЮЩЕЕ ИЛИ 28 выделяются сигналы для индикации работоспособности блоков 2, элементов ячеек регистра и для разрешения...

Аналого-цифровой нелинейный процессор

Загрузка...

Номер патента: 1575194

Опубликовано: 30.06.1990

Авторы: Мироновский, Трахтенберг, Шор

МПК: G06F 15/00, G06F 17/17

Метки: аналого-цифровой, нелинейный, процессор

...10 и 11 останутся в нулевом состоянии. По следующему импульсу с гене ратора 1 в регистры 4 и 5 занесутся коды х и счетчика 2, затем.из кода счетчика 2. вычитается единица и компараторы 10 и 11 установятся соответственно в единичное и нулевое состояние, блокируя при этом выход генератора 1 на счетный вход счетчика 2 В связи с тем что триггер 8 установлен в нулевое состояние, муль. - типлексор 7 подключен к входам блока 6 памяти и цифроаналогового преобразователя 20 счетчик 2 и установятся каэйфиииеитыаа,аай и индекс пй(Я), соответствующие первому участку аппроксимации. Блок 9 перейдет в режим слежения и воспроизведения фуНкции в соответствии спервым. участком аппроксимации.На остальных участках аппроксимации аналого-цифровой...

Микропрограммируемый векторный процессор

Загрузка...

Номер патента: 1594557

Опубликовано: 23.09.1990

Авторы: Вейц, Денисенко, Дятчина, Жуков, Криворучко, Левертов, Малюгин, Прангишвили, Соколов, Сперанская, Шевцов

МПК: G06F 15/00

Метки: векторный, микропрограммируемый, процессор

...управления кон вейером, выход 25 управления направлением обмена, седьмой выход 252 кода адреса, выход 353 чтения, выход 354 записи, выход 355 записи, выход 356 чтения, управляющий выход 357, выход 358 записи, выход 359 чтения, выход 360 записи, выход 361 чтения, первый 362 и второй 363 управляющие выходы, первые информационные входы-выходы 364-367, вторые информационные входы-выходы 368-371, третьй информационные входы-выходы 372 и 373, четвертые информационные входы- выходы 374 и 375, шестнадцатый выход 376 управления конвейером, пятые информационные входы-выходы 377-380, информационные входы-выходы 381-384, первый вход 385, второй вход 386, г третий вход 387, входы 388-391 чтения входы 392-399 записи, входы 400-403 чтения, управляющие...

Потоковый параллельный процессор

Загрузка...

Номер патента: 1608682

Опубликовано: 23.11.1990

Автор: Александров

МПК: G06F 15/00

Метки: параллельный, потоковый, процессор

...данных, исключая их запись к 3, что позволяет увеличить одействие процессора и сокраобъем памяти, занимаемый проой.каждом такте работы процессора руется на выходах регистров 9 Т 1 групповой пакет результата, ый по Т 9 переписывается в реги-14, по Т 2 в блок 3 записываданные с выхода регистра 9 по у, содержащемуся в регистре ибо по ТЗ формируется группоакет данных на выходах регист-22, который в следующем такТ 4 передается н блок 2 для отки, либо если это невозможно, прос с выходов регистров 12 ступает в конец очереди блока Т 6, а первый из очереди запрос пает в регистр 5 по Т 9.еменные диаграммы тактовых имов представлены на фиг.10, где время задержки одного логиче элемента, "; - длительность работы устройстваРаботу схемы...

Систолический процессор дискретного преобразования фурье

Загрузка...

Номер патента: 1615741

Опубликовано: 23.12.1990

Авторы: Кухарев, Тропченко

МПК: G06F 15/00, G06F 17/14

Метки: дискретного, преобразования, процессор, систолический, фурье

...из регистра в регистр данного второго Яла35, с выхода последнего регистра"36данного узла поступают на первый выход 3 блока 8, а дальше на,третийвход 19,соответствующего блока 5 сис.1 ятолической матрицы 4 (при 1 ) 2) илина третий вход 19 блока 2 (при 1=1).В течение следующих М тактов работты процессора в блоке 2 нли в блоке5 с номером (1-1)(У 1 Е 2, М) систолической матрицы 4 формируются окончательные результаты в соответствии свыражениями (1) и (2). Каждый результат Споступает при этом уже в первую секцию узла 34 соответствующего1 блока 8, таккак на (М)М-м тактеработы вторым дешифратором 52 счетчи.ка 50 Формируются управляющие сигналы у = 0 и у = 1, которые сохраняются до такта 1 = ММ с начала обработки данных х; в...

Устройство для обработки информации мультипроцессорной системы

Загрузка...

Номер патента: 1619288

Опубликовано: 07.01.1991

Автор: Коссовский

МПК: G06F 15/00

Метки: информации, мультипроцессорной, системы

...повышения быстродействия, оно содержит второй блок управления, блок памяти признаков, блок памяти готовых сегментов, блок памяти готовых результатов, блок памяти ад" ресов, селектор адреса, селектор команд, блок модиАикации признаков, блок фиксации единиц, генератор такЮ товых импульсов, дешиАратор, блок сравнения, арбитр магистрали, с пер,вого по третий ключи, с первого по трзтий триггеры, первый и второй триг-. геры готовности приема, триггер готовности выдачи, триггер запроса прямого доступа, регистр признаков, счетчик адресов записи, счетчик адресов чтения, первыи и гторой счетчики адресов, счетчик количества слов, . блок Аиксации нулей и триггер признака захвата, причем выход генератора тактовых импульсов подключен к тактовым...