Номер патента: 1432505

Авторы: Варшавский, Гольдин, Кондратьев, Цирлин

ZIP архив

Текст

(51 ЫЙ КОМИТЕТ СССРРЕТЕНИЙ И ОТКРЫТИЙ ГОСУДАРСТВЕН ПО ДЕЛАМ ИЗО ОПИС Е И АВТО ТВУ ОМУ СВИДЕТ ОДНОРАЗРЯДНЫЙ СУММАТОР Бюп. У 39кий электротехничВ.И,Ульянова(57) Изобретение относится к вычислительной технике. Цель изобретения - упрощение сумматора. Одноразрядный сумматор содержит первый и вторый элементы РАВНОЗНАЧНОСТЬ 1 и 2, диод 10, первый и второй функциональные МОП-транзисторы 11 и 12, нагрузочный ИОП-транзистор 13. Одно разрядный сумматор формирует на выходе суммы логическую функцию Б;= = х;у; Ы С; а на выходе пере" носа - логическую функцию С; =1(х 1 О+ у 1) у х у е 1 ила лди о ССС 1986СССР 1986(21) 4176157/ (22) 06.01,87 (46) 23.10,88 (71) Ленингра кий институт (Ленина) (72) В,И.Варщ А.Ю.Кондратье (53) 681.325. (56) Авторско 9 1325465, клАвторское У, 1357945, кл вский, Н.А.Г и Б.С.Цирли (088.8) свидетельст С 06 Р 7/50видетельство С 06 Р 7/50 ОБРЕТЕНИ 13 "теЦ ВЯХдл,Изобретение относится к вычислительной технике и может бьггь использовано в процессорах ЭЙМ,Цель изобретения - упрощение одно"5 разрядного сумматора.На чертеже представлена Функциональная схема одноразрядного сумматораОдноразрядный сумматор содержит. 10 пЕрвый 1 и второй 2 элементы РАВНО 311 АЧНОСТЬ,шину 3 питания, первый элемент РАВНОЗНАЧНОСТЬ содержит два Ф нкциональных МОП-транзистора 4 и 5 и нагрузочный МОП-транзистор 6, 15 в орой элемент РАВНОЗНАЧНОСТЬ " два Фнкциональных МОП-транзистора 7 и 8,и нагрузочиый МОП"транзистор 91 диод 10, Функциональные 11 и 12 и нагрузочный 13 МОП"транзисторы,входы 20 11 и 15 первого и второго слагаемых х и у;, вход 16 перекоса С;" выход 17 суммы Б;, выход 18 переноса С;.Одноразрядный сумматор работает сйедующим образом. 25На выходе 17 суммы одноразрядного сумматора с помощью элементов РАВНОЗНАЧНОСТЬ Формируется логическая Функция30Б; =х,.У у,. Я С = х,4 т, Й,; При .нулевом значении на входах обоих слагаемых (х у,=О) на затворе транзистора 12 имеется единичное значение с выхода первого элемента РАВНОЗНАЧНОСТЬ 1, открывающее этот транзистор, и нулевое значение с входа одного из слагаемых через этот открытый транзистор поступает на выход переноса (С;=О) . Если при этом на выходе суммы имеется единичное значение (Б;=-.1), открьгг транзистор 11, но нулевое значение с выхода переноса не пропускается на выход первого элемента РАВНОЗНАЧНОСТЬ диодом 10.Если на входе одного из слагаемых имеется единичное значение, а на входе другого слагаемого - нулевое значение (х =1, у;= О или х;=О, у;=1), на выходе, первого элемента РАВНОЗНАЧНОСТЬ 1 - нулевое значение, которое, поступая на затвор транзистора 12, закрывает его. Если при " этом на выходе 17 суммы имеется единичное значение (Б,=1), что возможно только при нулевом значении на входе переноса (С , =0), то открыт транзистор 11 и нулевое значение с выхода первого элемента РАВНОЗНАЧНОСТЬ 1 через этот открытый транзистор и диод 10 поступает на выход переноса (С 1=0). Если на выходе суммы имеется нулевое значение (Б,=О), что возможно только при единичйом значении переноса (С 1, 1), транзистор 11 закрыт и на выходе переноса имеется единичное значение (С =1) .11 ри единичном значении слагаемых (х =у,=1) на стоках транзисторов 11 и 12 имеются единичные значения и на выходе переноса тоже единичное значение (С,=1).На выходе 18 переноса формируется логическая функцияС =Б, (х, Жу ) ч (ху. ) хБ х; чБ. (х,43 у,. ) ч х, (х;Юу; ) =- х;у,ч х,.С;, ч у;С;.,Формула изобретенияОдноразрядный сумматор, содержащий два элемента РАВНОЗНАЧНОСТЬ, два Функциональных и один нагрузочный МОП-транзисторы, причем входы первого и второго слагаемых сумматора соединены соответственно с первым и вторым входами первого элемента РАВНОЗНАЧНОСТЬ, выход которого соединен с первым входом второго элемента РАВНОЗНАЧНОСТЬ, второй вход которого. соединен с входом переноса сумматора, выход суммы сумматора сое. динен с выходом второго элементаРАВНОЗНАЧНОСТЬ, исток нагрузочного МОП-транзистора соединен с шиной питания сумматора, а сток - с входом переноса сумматора и с истоками первого и второго Функциональных МОП-транзисторов, затворы которых соединены соответственно с выходами первого и второго элементов РАВНО" ЗНАЧНОСТЬ, сток первого Функциональ" ного МОП-транзистора соединен с входом первого слагаемого сумматора, о т л и ч а ю щ и й с я тем, что, с целью упрощения, в него введен диод, анод котоРого соединен со стоком второго Функционального МОП-транзистора, а катод - с выходом первого элемента РАВНОЗНАЧНОСТЬ.

Смотреть

Заявка

4176157, 06.01.1987

ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА

ВАРШАВСКИЙ ВИКТОР ИЛЬИЧ, ГОЛДИН НИКОЛАЙ АЛЕКСАНДРОВИЧ, КОНДРАТЬЕВ АЛЕКСЕЙ ЮРЬЕВИЧ, ЦИРЛИН БОРИС СОЛОМОНОВИЧ

МПК / Метки

МПК: G06F 7/50

Метки: одноразрядный, сумматор

Опубликовано: 23.10.1988

Код ссылки

<a href="https://patents.su/2-1432505-odnorazryadnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядный сумматор</a>

Похожие патенты