Одноразрядный сумматор на моп-транзисторах

Номер патента: 1381490

Авторы: Варшавский, Мараховский, Тимохин, Цирлин

ZIP архив

Текст

%М 1,г .;3 л ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(71) Ленинградский электротехнический институт им, В.И.Ульянова (Ленина)(56) Заявка Франции В 2528596, кл. С 06 Г 7/50, опублик. 1983,Авторское свидетельство СССР Мф 1325465, кл, С 06 Р 7/50, 03,03,86,(54) ОДНОРАЗРЯДНЫЙ СУММАТОР НА МОПТРАНЗИСТОРАХ(57) Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ. Цель изобретения - упрощение устройства. Одноразрядный сумматрр содержит два элемента РАВНОЗНАЧНОСТЬ 1, 2, нагрузочные МОП-транзисторы 3, 4, функциональные МОП-транзисторы п-типа 5-12,входы 13, 14,. 15 разрядов соответственно первого, второго операндов ипереноса, выходы 16, 17 соответственно переноса и суммы. 1 ил.1381490 8;=С+х,+У; 50 55 Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ,Цель изобретения - упрощение сум 5матора.На чертеже изображена функциональная схема одноразрядного сумматорана МОП-транзисторах,Одноразрядный сумматор на МОПтранзисторах содержит два элементаРАВНОЗНАЧНОСТЬ 1 и 2, нагрузочныеМОП-транзисторы 3 и 4, функциональные МОП-транзисторы д-типа 5-12,входы 13-15 разрядов соответственнопервого, второго операндов и переноса, выходы 16 и 17 соответственнопереноса и суммы,Одноразрядный сумматор на МОПтранзисторах работает следующим образом.На затворе транзистора 5 единичное значение появляется только тогда,когда на обоих входах слагаемых имеются либо нулевые, либо единичные 25значения ( х, = у; = 0 или х; = у,- 1). При этом транзистор 5 открыти единичное значение на выходе суммы(Б, = 1) возможно только, если навходе переноса также имеется единичное значение (С;,= 1). Если на затворе транзистора 5 имеется нулевоезначение и он закрыт, что возможнопри нулевом значении на одном из входов слагаемых и одиночных значенийна другом ( х, = О, у, = 1 или х = 1,у, = 0), то единичное значение навыходе суммы (5, = 1) возможно, еслизакрыт и транзистор 6, т,е. при нулевом значении на входе переноса (С= 40= О). Таким образом, на выходе суммыреализуется логическая функция При нулевом значении на входах слагаемых (х, = у, = О) на затворе транзистора 8, как и на затворе транзистора 5, имеется единичное значение, открывающее транзистор, и на выходе переноса - нулевое значение (С; = 0). Если на входе одного из слагаемых имеется единичное значение а на входе другого - нулевое значение ( х, = О, у = 1 или х; = 1, у, = О), то на затворе транзистора 8 будет нулевое значение, закрывающее этот транзистор. Если при этом на выходе суммы имеется нулевое значение (Я; = О), что возможно только при единичном значении на входе переноса (С;., = 1), то закрыт и транзистор 9 и на выходе переноса - единичное значение (С; = 1). Если на выходе суммы имеется единичное значение (8; = 1), что возможно только при нулевом значении на входе переноса (С;, = 0), то транзистор 9 открыт.Кроме того, открыт и транзистор 10, на затворе которого имеется единичное значение, вследствие того, что транзистор 7 закрыт нулевым значением, поступающим с выхода элемента РАВНОЗНАЧНОСТЬ 1, В результате на выходе переноса будет нулевое значение (С; = О)При единичном значении на входах обоих слагаемых (х,у = 1) на затворе транзисторов 8 и 5 имеется единичное значение. Транзистор 5 будет открыт, но из-за того, что такое же значение и на стоке этого транзистора, это вызывает уменьшения значения на выходе переноса. Теперь при нулевом значении на выходе суммы, что возможно только при нулевом значении на входе переноса (Г;,= 0), транзистор 9 закрыт и на выходе переноса будет единичное значение (С, = 1). При единичном значении на выходе суммы (Б; = 1), что возможно только при единичном значении на входе переноса (С;, = 1), транзистор 9 открыт, но закрыт транзистор 10, на затворе которого - нулевое значение, вследствие того, что транзистор 7 открыт единичным значением, поступающим с выхода элемента РАВНОЗНАЧНОСТЬ 1, Итак, на выходе переноса (С;) реализуется логическая функция С =С (х +у) Чх 1 У формула изобретения Одноразрядный сумматор на МОП- транзисторах, содержащий первый и второй элементы РАВНОЗНАЧНОСТЬ, два нагрузочных МОП-транзистора и четыре функциональных МОП-транзистора п-типа, причем входы первого и второго операндов сумматора соединены соответственно с первым и вторым входами первого элемента РАВНОЗНАЧНОСТЬ, выход которого соединен с затвором первого функционального МОП-транзистора и первым входом второго элемен-1381490 Составитель М.ЕсенинаТехРед М.Дидык Корректор М.Демчик Редактор А.Ревин Заказ 1184/44 Тирах 704 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 та РАВНОЗНАЧНОСТЬ, выход которогосоединен с выходом суммы сумматора,второй вход второго элемента РАВНОЗНАЧНОСТЬ соединен с входом переносасумматора, исток второго функционального МОП-транзистора через первый нагрузочный МОП-транзистор соединен сшиной питания сумматора, исток третьего функционального МОП-транзисторасоединен с выходом переноса сумматора и через второй нагрузочный МОПтранзистор - с шиной питания сумматора, сток четвертого функциональногоМОП-транзистора соединен с шиной нулевого потенциала сумматора, о т -л и ч а ю щ и й с я тем, что, с целью упрощения сумматора, вход первого операнда сумматора соединен состоком первого функционального МОПтранзистора, исток которого соединенс истоком третьего функциональногоМОП-транзистора, сток которого соединен с истоком четвертого функционального МОП-транзистора, затвор которого соединен с истоком второго функционального МОП-транзистора, сток которого соединен с шиной нулевогопотенциала сумматора, выходы первогои второго элементов РАВНОЗНАЧНОСТЬсоединены с затворами соответственновторого и третьего функциональныхМОП-транзисторов.

Смотреть

Заявка

4104906, 14.08.1986

ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА

ВАРШАВСКИЙ ВИКТОР ИЛЬИЧ, МАРАХОВСКИЙ ВЯЧЕСЛАВ БОРИСОВИЧ, ТИМОХИН ВЛАДИМИР ИВАНОВИЧ, ЦИРЛИН БОРИС СОЛОМОНОВИЧ

МПК / Метки

МПК: G06F 7/50

Метки: моп-транзисторах, одноразрядный, сумматор

Опубликовано: 15.03.1988

Код ссылки

<a href="https://patents.su/3-1381490-odnorazryadnyjj-summator-na-mop-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядный сумматор на моп-транзисторах</a>

Похожие патенты