Прангишвили

Способ изолирования пазов магнитопровода

Загрузка...

Номер патента: 1774435

Опубликовано: 07.11.1992

Авторы: Герсамия, Дзагнидзе, Миндели, Прангишвили

МПК: H02K 15/10

Метки: изолирования, магнитопровода, пазов

...для нанесения первого слоя позволяет получить в пазу равномерное по толщине покрытие, включая острые кромки, создает условия для надежного соединения первого слоя с вторым и повышения пробивного напряжения изоляции паза,золирования пазов магнитоществляется следующим обра- Составитель В,Ьалыбердин Техред М.Моргентал Корректор А.Долинич Редактор Т, Иванова Заказ 3932 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 Магнитопровод с нанесенным на него первым слоем изоляционного покрытия отверждают при 180 - 190 С в течение 90 мин, после чего охлаждают до температуры ниже температуры...

Способ определения конца проварки ванчесов при производстве строганого шпона

Загрузка...

Номер патента: 1728004

Опубликовано: 23.04.1992

Авторы: Арганашвили, Гонадзе, Лобжанидзе, Петровский, Прангишвили, Хазарадзе, Чохели, Чхиквадзе, Шубладзе

МПК: B27K 5/04, B27K 5/06

Метки: ванчесов, конца, проварки, производстве, строганого, шпона

...я тем, чтопроварки, втсов осуществпричем на 1соды. ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ(56) Авторское свидетельство СССРМ 1653956, кл, В 27 К 5/04, 1988. Изобретение относится к деревообработке, может быть использовано в фанерной промышленности, в производстве строганого шпона и является усовершенствованием изобретения по авт.св, Рв 1653956.Цель изобретения - ускорениса проверки ванчесов.Поставленная цель достигазультате предварительногованчесов в воде при 40 С и последующего прогрева в водном растворе пищевой соды при 88 - 95 ОС,На каждый 1 м ванчесов добавляют 0,5 мг соды. При этих условиях процесс пластификации ускоряется в среднем на 4 - 5 ч. Продолжительность прогрева в воде при 40 С 40 ч, а в водном растворе...

Микропрограммируемый векторный процессор

Загрузка...

Номер патента: 1594557

Опубликовано: 23.09.1990

Авторы: Вейц, Денисенко, Дятчина, Жуков, Криворучко, Левертов, Малюгин, Прангишвили, Соколов, Сперанская, Шевцов

МПК: G06F 15/00

Метки: векторный, микропрограммируемый, процессор

...управления кон вейером, выход 25 управления направлением обмена, седьмой выход 252 кода адреса, выход 353 чтения, выход 354 записи, выход 355 записи, выход 356 чтения, управляющий выход 357, выход 358 записи, выход 359 чтения, выход 360 записи, выход 361 чтения, первый 362 и второй 363 управляющие выходы, первые информационные входы-выходы 364-367, вторые информационные входы-выходы 368-371, третьй информационные входы-выходы 372 и 373, четвертые информационные входы- выходы 374 и 375, шестнадцатый выход 376 управления конвейером, пятые информационные входы-выходы 377-380, информационные входы-выходы 381-384, первый вход 385, второй вход 386, г третий вход 387, входы 388-391 чтения входы 392-399 записи, входы 400-403 чтения, управляющие...

Оптоэлектронное устройство вычитания десятичных чисел

Загрузка...

Номер патента: 1539754

Опубликовано: 30.01.1990

Авторы: Гигаури, Имнаишвили, Кобесашвили, Натрошвили, Прангишвили

МПК: G06E 1/04

Метки: вычитания, десятичных, оптоэлектронное, чисел

...выходе 29 регенеративного бистабильного оптрона 3поступающего на вход элемента И 8, при присутствии единичного сигнала на выходе элемента И 7, что возможно в случае, когда на выхоФормул а изобретенияОптоэлектронное устройство вычитания десятичных чисел, содержащее регенератирный бистабпльный оптрон ипервый и второй оптоэлектронные регистры, содержащие элемент И, элемент ИЛИ-НЕ,и разрядные ячейки почислу десятичных Разрядов, каждая из 25 которых содержит два оптоэлектронныхквантующих модуля и два модулятора,причем в каждой разрядной ячейкеобоих оптоэлектронных регистров первые электрические входы первого и ЭО второго квантующих модулей соединеныс электрическими выходами соответственно первого и второго модуляторов,а вторые электрические...

Оптоэлектронный модуль

Загрузка...

Номер патента: 1466011

Опубликовано: 15.03.1989

Авторы: Белан, Кожемяко, Прангишвили, Тимченко

МПК: H03K 23/78

Метки: модуль, оптоэлектронный

...ключа 11 . Следовательно, ток в оптоэлектронном ключе 11 протекает от шины 14 питания через резистор 25 и фотоприемник 26, напряжения,на входе усилителя 24 понижается, что запирает его. Источник 27 света оптоэлектронного ключа 11 не излучает свят . Надежное зап иран ие усилителя 24 оптоэлектронного ключа 11 и любого разряда 8.1, 8.28.2 М модуля осуществляется за счет того, что усилитель представляет собой транзистор и - р - п-типа, в цепь эмиттера которого введено положительное смещение, необходимое для обнуления оптоэлектронного ключа 11 и регенеративных оптронов разрядов 8.1, 8,28.2 И в случае, если на вторых 1 9 и шестых,) (3) (2: Т г Обнуление 3 сех ВОзбу)(э,енньтх раз СЗГОВ (г . э кроме стареР 1" с всзбужОен .)-,Го...

Устройство для отображения информации

Загрузка...

Номер патента: 1462410

Опубликовано: 28.02.1989

Авторы: Колесницкий, Красиленко, Марончук, Прангишвили

МПК: G09G 3/32

Метки: информации, отображения

...1 первой строки первого столбца, а ключ 11 размыкается, напряжение со всех светоизлучающих фототиристоров 1 исчезает и светоиэлучающий Фототиристор 1 первой строки первого столбца перестает излу" чать свет, т.е. происходит сдвиг светящейся точки на одну ячейку вниз. Если же в следукеций момент времени единичный сигнал появляется не на втором выходе блока 16, а на пятом,ото светящаяся точка сдвигается вверх на одну ячейку (фиг,2). Появление единичного сигнала на третьем выходе приводит к сдвигу влево на одну ячейку, а на четвертом выходе - к сдвигу вправо на одну ячейку. Таким образом, управляя последовательностью единичного сигнала на выходах блока б развертки, можно производить сдвиг светящейся точки в одном из четырех...

Оптоэлектронный сумматор

Загрузка...

Номер патента: 1427364

Опубликовано: 30.09.1988

Авторы: Имнаишвили, Кобесашвили, Кожемяко, Лысенко, Натрошвили, Носов, Прангишвили, Саникидзе

МПК: G06F 7/56

Метки: оптоэлектронный, сумматор

...к второй шине питания 339, а аноды шестого 336 и ЗО восьмого 338 фотодиодов подключены кпервому управляющему входу 340 второго одновыходного квантрона 341,второй управляющий электрический вход342 которого подключен к первомууправляющему электрическому входу 103блока 1, Оптический выход 343 квантрона 341 подключен к оптическомувыходу 182 элемента 2-2 И-ИЛИ. Операнды представляются в единично-позицион ном кодУстройство работает следующим образом.На выходы устройства 5-14 и 15-24подаются входные сигналы операндов 4 хо х и у(, у 9 соответственно. Еслина управляющем входе 102 присутствует высокий потенциал, близкий к Енапряжение первой шины питания 330,т.е. выполняется режим "Работа",устройство. готово к работе.Информационные сигналы...

Оптоэлектронный сумматор

Загрузка...

Номер патента: 1386992

Опубликовано: 07.04.1988

Авторы: Имнаишвили, Кобесашвили, Натрошвили, Прангишвили

МПК: G06F 7/56

Метки: оптоэлектронный, сумматор

...на выходе первого элемента И первой подгруппы 14третьей группы, то высокий потенциал с его выхода подается на второй оптический вход 34 первого регенеративного оптрона 11без промежуточных логических элементов.Гри этом открывается второй фотоприемник 26 1-го оптрона 11;, высокий потенциал с г(ервого управляющего входа 37 открывает транзистор 29 и зажигается источник 28 света, т.е. оптрон 11; переходит в единичное состояние. После этого сигнал разрешения снимается с входа 8 сумматора. Регенеративный оптрон 11; остается в единичном Оостоянии благодаря положительной обратой связи, которая осушествляется с помощью источника 28 света и третьего фоториемника 27 регенеративного оптрона 11;.Прием в сумматор второго слагаемого осуществление...

Многопроцессорная вычислительная система

Загрузка...

Номер патента: 1168960

Опубликовано: 23.07.1985

Авторы: Борисенко, Гантман, Горинович, Жилиев, Игнатущенко, Караванова, Костелянский, Лехнова, Лобак, Прангишвили, Прохорова, Рабинович, Резанов, Трахтенгерц, Щербаков

МПК: G06F 15/177

Метки: вычислительная, многопроцессорная

...Система по п. 1, отличающаяся тем, что узел формирования режимов содержит два элемента И, два элемента НЕ и триггер, причем третий и четвертый входы узла соответственно через первый и второй элементы НЕ подключены к первым входам пер1168960 вого и второго элементов И, к вторым входам которых подключены соответственно второй и первый входы узла, выходы первого и второго элементов И подключены соответственно к единичному и нулевому входам триггера, прямой и инверсный выходы которого соединены соответственно с первым и вторым выходами узла. 4. Система по п. 1, отличающаяся тем, что 1-й узел анализа готовности векторных операндов 1;-го операционного блока содержит триггер и элемент И, причем управляющий вход 1:-го узла соединен с...

Управляющая векторная вычислительная система

Загрузка...

Номер патента: 1120340

Опубликовано: 23.10.1984

Авторы: Бабичева, Березенко, Вейц, Вепхвадзе, Гоголадзе, Голубев, Гудушаури, Денисенко, Зверков, Зрелова, Иванов, Корягин, Левертов, Малюгин, Прангишвили, Соколов, Тодуа, Шкатулла

МПК: G06F 15/177

Метки: векторная, вычислительная, управляющая

...устройства. 2наченных для решения задач управления в реальном масштабе времени и различного рода вычислительных задач.данных блока системных регистрови первому выходу второго блока памяти микропрограмм а второй выход данных блока системных регист",ров соединен с входом второго блокабуферных регистров 3.Нецостатками известной системыявляются большая величина времениреакции на прерывание и малое быстродействие при обработке скалярныхвеличин, низкйй коэффициент использования оборудования,Цель изобретения - повышение производительности управляющей векторной вычислительной системы.Укаэанная цель достигается тем, что управляющая векторная вычислительная система, содержащая векторное арифметико"логическое устройство, три блока буферных...

Многопроцессорная вычислительная система

Загрузка...

Номер патента: 751238

Опубликовано: 15.07.1983

Авторы: Бирюков, Виленкин, Головань, Жуков, Затуливетер, Итенберг, Костелянский, Медведев, Набатов, Пивоваров, Прангишвили, Резанов, Фищенко

МПК: G06F 15/16

Метки: вычислительная, многопроцессорная

...управления, информационнойшиной и буферной памятью, второйвход которой соединен с седьмымвходом процессора, память и буферная память соединены двустороннейсвязью между собой, а узел загрузки содержит счетчик, коммутатор,шифратор и регистр, причем, первый и второй выходы счетчика соединеныс первым и вторым выходами узла, первый вход которого через последовательно соединенныерегистр и шифратор соединены с первым входом коМмутатора, второй вход которого является вторым входом узла, а третийвход соединен со вторым выходомсчетчика, выход коммутатора соединен с входом счетчика и третьим. выходом узла.Функциональная охема многопроцессорной вычислительной системы представлена на чертеже и содержит следующие блоки: процессоры 1, операционный...

Элемент однородной структуры

Загрузка...

Номер патента: 826337

Опубликовано: 30.04.1981

Авторы: Базанов, Березенко, Вепхвадзе, Голубев, Корягин, Малюгин, Певцов, Прангишвили, Шкатулла

МПК: G06F 7/00

Метки: однородной, структуры, элемент

...входами первого блока коммутации, второй управляющий вход кото 40рого соединен с вторым управляющим входом второго блока коммутации и подключен к входной управляющей шине элемента однородной структуры.На чертеже изображена схема элемента однородной структуры.Элемент однородной структуры содержит блокэлементов И, коммутационный регистр 2, блок Э коммутации, многофункциональный логический элемент 4, регистр 5 функций, триггер 6 режима, блок 7 коммутации и блок 8 элементов И.Элемент однородной структуры Функционирует следующим образом.При наличии сигнала на управляющем 55 входе настроечная информация записывается в коммутационный регистр 2 и регистр 5 функций. После окончания записи возможны два различных варианта работы, Если в регистр...

Однородная вычислительная среда

Загрузка...

Номер патента: 798801

Опубликовано: 23.01.1981

Авторы: Малюгин, Прангишвили, Ускач

МПК: G06F 7/00

Метки: вычислительная, однородная, среда

...памяти. Вход 4 каждой матрицы памяти соединен с (общим) регистром 5 кода операций. Количество матриц программируемой памяти равно количеству элементов среды.Устройство работает следующим образом. В каждую матрицу заранее, записываются коды функций, которые элемент должен выполнять при реализа-ции всего набора операций. Код, сни" маемый с регистра, поступает в каждую матрицу памяти. Информация, записанная в матрицу памяти и считанная по,ступающим кодом, однозначно определя ет функцию, реализуемую элементом среды.В кажд,ется инфоконкретноодному ко ую матрицу памяти записывармация, предназначенная дляго элемента, поэтому поду, снимаемому с регистра,798801 Формула изобретения ставитель М.ускачхредН. Ковалева ректор Н. Гри горун ктор...

Однородный параллельный процессор

Загрузка...

Номер патента: 736107

Опубликовано: 25.05.1980

Авторы: Мышкин, Норкин, Паишев, Прангишвили

МПК: G06F 15/00

Метки: однородный, параллельный, процессор

...имеюшие более сжатый вид, чем аналогичные микропрограммы известного процессора, хранятся в постоянном736107 30 запоминающем устройстве микропрограммного устройства.В блоке памяти хранится множестворазличных сочетаний команд (микропрограммы), которые встречаются в5данной задаче и задают режимы работустройств обработки в каждом тактеработы процессора. Например, строкамассива может иметь следующий смысл:первому устройству обработки выполнить 10сложение, второму - умножение, третьему - деление и т. д а 3 ц -му - ничего не делать. В следующем тактесочетание команд в строке будет другоеи, соответственно, устройства обработкибудут работать уже в других режимах.Каждое сочетание команд для устройствобработки записывается в блок памятиодин раз...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 720510

Опубликовано: 05.03.1980

Авторы: Прангишвили, Чудин

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...устройство может быть использовано в качестве процессора в однопроцессорных или многопроцессорных вычислительных машинах для выполнения как пользовательских, так и системных программ, Рассмотрим каким образом в устройстве выполняются пользовательские программы,Устройство работает следующим образом, В начале работы в устройство вводится программа, подлежащая выполнению. Ввод программы осуществляется с помощью накопителя 8 последовательно по словам и параллельно по разрядам. После заполнения накопителя 8, его содержимое переписывается в соответствующий накопитель 12 за один такт работы устройства. После частичного или полного заполнения информацией накопителей 12 начинается выполнение программы, Для этого содержимое одного из...

Способ программного управления объектом

Загрузка...

Номер патента: 652534

Опубликовано: 15.03.1979

Авторы: Ануашвили, Быховский, Прангишвили

МПК: G05B 19/38

Метки: объектом, программного

...кодовую маску 4. ИМодулированный обьектом предметныйпучок 5 попвдвет нв регистрирующуюмвтрицу 6, На эту же матрицу через кодовую мвску попвдвет кодироввнный опорный пучок 7, и записывается голограмма, ИПри этом кодовая маска (изобрвжение )предстввляет с 06 ОЙ прогрвмму упрввльния для данного обьектв (или данного состояния Обьектв). Этим же спос 060 м нвту же среду с наложением записыввютсягопогрвммы для других объектов или других сОстОЯний обьектв.Процесс управления обьектом звключается в том, что когерентное изпучечие1 освешвет обьект упрввпения 2, отрв- Збженный от объекта пучок 8, пройдя черезгопогрвмму мвтрицы 4, восствнввпивветсоответствуюшее иэобрвжение 9, т,е,опорный пучок, кодированный соответствуюшей программой...

Вычислительная система

Загрузка...

Номер патента: 530333

Опубликовано: 30.09.1976

Авторы: Адельсон-Вельский, Арлазаров, Варпаховский, Ведешенков, Волков, Дагурова, Деза, Зенкин, Зенкина, Лебедев, Леман, Лихонинский, Лысиков, Макаров, Прангишвили, Семенов, Сорокин, Трапезников, Фараджев, Фурман

МПК: G06F 15/16

Метки: вычислительная

...чисел разбить. наблоки и хранятся в оперативном запоминаюшем устройстве 3, По мере решения задачи по запросу от устройств управления 61 -6 очередные блоки программы и массивовчисел через коммутатор 4 передаются всоответствующие сверхоперативные запомипмэшие устройства 5 - 5, Устройствауправления 6 - 6 пнепосредственно иличерез коммутатор 12 и соответствуюшийблок 7 - 7, хранения слова состоянияпрограммы выбирают очередную команду блока программы из соответствуюшего сверхоперативного запоминающего устройства5 - 5 п Эга команда запоминается в соотвстствуюшем блоке хранения слова состояния программы, а устройство управления6, 6, . или 6 лвызвавшее команду,производит сс обрабэтку (модифицирует адреса эпсрапдэв, определяет физические...

Малая управляющая цифровая вычислительная машина

Загрузка...

Номер патента: 525099

Опубликовано: 15.08.1976

Авторы: Бабичева, Вейц, Левертов, Малюгин, Певцов, Прангишвили, Прохорова, Соколов, Ускач, Шкатулла

МПК: G06F 15/20

Метки: вычислительная, малая, управляющая, цифровая

...констант. Блок управления памятью 3 предназначен для управления обменом операндов между оперативным запоминающим устрой ством, регистрами памяти и другими блоками малой управляющей цифровой вычислительной машины. Регистры памяти 4, 5 и 6 используются для хранения и обмена операндами между арифметико-логическим блоком и устройством ввода-вывода. Блок управления 7 формирует необходимые управляющие сигналы ддя постоянного запоминающего устройства программ, постоянного зап( мигающего устройства команд и блока на= стройки по сигналам счетчика команд 12. Постоянное запоминающее устройство про грамм 10 содержит константы, коды операций, адреса операндов, внешних устройств и указатель размерности обрабатываемого массива. В постоянном...

Вычислительная система для обработки данных

Загрузка...

Номер патента: 525097

Опубликовано: 15.08.1976

Авторы: Медведев, Прангишвили, Чудин

МПК: G06F 15/16

Метки: вычислительная, данных

...входных переменных, значе- ,5 ния которых должны быть приняты соответствующими регистрами 14; и пусть модифицированный адрес связи, поступающий на один из входов устоойства сравнения 27, образу 20 ется путем логического сложения содержимого младшего разряда регистра 23 со значением регистра 25 модификации адреса связей сумматором 26 адреса связей; в регист - рах 24 признака модификации адресных связей тех процессоровкоторые принимают данные лишь по условию от соответствующих управляющих звеньев, записан признак "1", указывающий на модификацию связи в регистре 23 этого процессора; в регистрах 20 настройки оператора занесены настроечные коды, определяемые матрицей связей и устанавливающие позиционную и временную связь соответствующих...

Ассоциативный параллельный процессор

Загрузка...

Номер патента: 479114

Опубликовано: 30.07.1975

Авторы: Медведев, Прангишвили, Чудин

МПК: G06F 15/00

Метки: ассоциативный, параллельный, процессор

...решаемых задач,Метод структурного моделирования алгоритмов решения задач можно проиллюстрировать на примере использования разностныхуравнений вида;у и =а,х, и - гТ (1)или формул Горнера:- +(2)Подбором коэффициентов а; через выражения (1), (2) можно вычислять интегралы,определять значение элементарных тригонометрических функций и т. д.Задачи статистической обработки данных,цифровой фильтрации случайных процессов,моделирование импульсных систем и регуляторов и многие другие задачи целиком или почастям могут быть представлены совокупностью уравнений (1) и (2).Настройка процессора, используемого длярешения задач, выраженных через уравнения(1) и (2), выполняется с учетом того обстоятельства, что матрица 1, используется дляввода...

Запоминающее устройство

Загрузка...

Номер патента: 475658

Опубликовано: 30.06.1975

Авторы: Еремин, Лементуев, Никишин, Прангишвили, Сонин

МПК: G11C 5/00

Метки: запоминающее

...логического нуля.Транзисторы элементов считывания 11 - 12 и опроса 13 - 16 находятся в непроводящем состоянии.Запись информации в триггер осуществляется путем одновременной подачи логической единицы на шину разрешения 17 и на одну из шин записи 18 или 19 соответствующего плеча триггера.Считывание информации осуществляется при подаче логической единицы на шину 17, которая соединена с затворами транзисторов 5, 6. При этом потенциалы узловых точек А и Б триггера через открытые транзисторы 5, 6 передаются на затворы транзисторов 11, 12, стоки которых подключены к соответствующим шинам считывания 20 и 21.Опрос информации осуществляется при подаче логической единицы на шину 19 или 18. При этом на затвор транзистора 15 или 16,...

Запоминающее устройство

Загрузка...

Номер патента: 466548

Опубликовано: 05.04.1975

Авторы: Прангишвили, Стецюра

МПК: G11C 11/16

Метки: запоминающее

...на поверхность пластины 6, Поверхность пластины 6 с расположенными на ней носителямп закрываются герметичным кожухом 7, предохраняющим их от пыли и влаги. Блок управления записью 8 выдает сигналы в узел записи, который осуществляет фазовый сдвиг частиц, и в блок 4, инвертирующий направление вращения поля.Узел записи представляет собой соленоид, расположенный над одной из ферромагнитных аппликаций, На фиг. 2 пунктиром показаны расположенные на пластине 1 известные аппликации 1 - и Т-образного типа и положение соленоида по отношению к ним. Выходы соленоида подключены к блоку 8. Блок 8 пропускает через соленоид импульсы тока, достаточные для фиксирования элементарного носителя, находящегося в поле действия соленоида.ЗУ работает...

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 427336

Опубликовано: 05.05.1974

Авторы: Артюхов, Копейкин, Ордена, Прангишвили, Ускач, Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...объединены и сое-. динены с общим входом модуля, а второй вход управляющей схемы каждого ключевого элемента соединен с соответствующим входом М ОДУЛ 51.1-1 а чертеже приведена функциона схема предлагаемого модуля, состоящ пяти ключевых элементов.епогоф 1 нкцпональныи лоп 1 чес 11 п модуль содержит 5 почевые элементы 1, каждый нз которых имеет исполнительную схему 2 и управляющую схему 5. Цифр.",ми 4 - 9 ооозначены входы-выходы модуля, ц 11 фрамп 10 - 1 О - его входы.Для построения, например, одновыходного устройства, реализующего все бссповторные булевы функции от пяти переменных, напря427336 жение питания подается на вход-выход 4, прямые или инверсные значения логических переменных Х 1 - Х 5 подаются, соответственно, на входы И...

333142

Загрузка...

Номер патента: 333142

Опубликовано: 01.01.1972

Авторы: Бродзели, Модебадзе, Прангишвили

МПК: C03C 3/062, C03C 8/24

Метки: 333142

...а именно, к составам стекол,Известны стекла, содержащие 810 з, Т 10 з,Ма 20, А 1,0 з, ВаО,С целью соединения стекла с алюминиемоно содержит указанные компоненты в следующих количествах, вес, о/с:ЯО, 38 - 41Т 10 в 7,5 - 8,5ХазО 21 - 24А 190 з 2 - 3ВаО 5 - 6и, кроме того,КзО 19 - 21Стекло является силикатным и имеет близкий к алюминию коэффициент термическогорасширения (а стекла = 19,2 10- - 21,410-о град - , а алюминия 22,4 10-о град - 1).Предлагаемое стекло относится к числулегкоплавких с очень высоким содержаниемщелочных окислов (40 - 45 вес. с/о),Стеклообразование протекает бурно. Дляпредупреждения потерь стекломассы следуетпроводить варку в больших тиглях или засыза малыми пор 200 С. Темперапать шихту в тигле ция ми. Те мпер...

Ячейка памяти на транзисторах со структурой металл диэлектрик-полупроводник12

Загрузка...

Номер патента: 330490

Опубликовано: 01.01.1972

Авторы: Еремин, Лементуев, Ордена, Попова, Прангишвили, Сонин, Талов, Телемеханики, Фетисова, Черенкова

МПК: H03K 3/3565

Метки: диэлектрик-полупроводник12, металл, памяти, структурой, транзисторах, ячейка

...элемент записи выполнен в виде логического элемента И, входы которого подсоединены к раздельным шинам разрешение записи и запись. На чертеже приведенасхема предлагаемого устройУстройство содержит триный на транзисторах 2 - 6си на транзисторах 6 - 9. Эния, опроса и ускоряющиетеже не показаны. Затворы транзисторов 0 в качестве ключей разре мации в триггер 1, а тра пользуются в качестве кл мации в этот триггер. П 6, 8 и 7, 9 образуют л 5 И для соответствующи Устройство работаетВ исходном положении триггеся в одном из устойчивых состояжение на затворах транзисторовмомент соответствует уровнюнуля.Информновременнотшину разрпись соотв ация записывается только при одподаче логической единицы на ешение записи и на шину заетствующего плеча...

Резервированное устройствоe: ijv. -,

Загрузка...

Номер патента: 314206

Опубликовано: 01.01.1971

Авторы: Доманицкий, Институт, Копейкин, Москов, Прангишвили, Рудерман, Телемеханики, Ускач

МПК: G06F 11/18

Метки: резервированное, устройствоe

...сиг;ялов И ПО)СХ, ВКЛК)52 К)Т СООТВС"ГСГВ 1 ОиИС ЭЛСХСЦ- ты 5 памяти. Управляющий сигнал с элемента 5 памяти подастся на соотвстствуОпи элемент 6. Если В качеств" элементов 6 использ 50 ТС 5 Э,)смсты 11 ТО ц лсвой с 5 ГЯл 0 поступающий с элемента 5 памяти запрсщасгпрохождецис сиц 2 ла с цсиспрЯВцо 0 блоса 1 ца ВО 7, Если в качестве элементов 6 ис;)ользуются ИЛП, то единичный сигнал, поступающий с элемента памяти 5. проходит ца 2 з входы ВО 7 и уменьшает их пороги;я 1.Допустих, и=7 и порог 1=-2. После отказ пяти резервируемых блоков 1 срабатывяюг пять элементов 5 памяти и через элементы И 6 отключается пять неисправных блоков. зо Устройство продолисает работать при дву.с314206 Составитель В. КомароваТекред Т. Р, Курилко Корректоры Т....

312292

Загрузка...

Номер патента: 312292

Опубликовано: 01.01.1971

Авторы: Жуковский, Копылов, Ларин, Михайлов, Прангишвили

МПК: G08C 15/06, G08C 19/16

Метки: 312292

...в соответствующие выходные блоки, и блок промежуточной памяти 2 б освобождается для приема информации следующей группы каналов телеуправ 5 10 15 20 25 30 35 40 45 50 55 60 65 4ленпя. Команды телесигнализации форми роются на ИП блоком 1 б и определяются состоянием его входов, па которые подаются сигналы от датчиков и сигнализаторов, На ДП телесигнализация принимается блоком 9 и записывается также в блок промежуточной памяти 11, а после формирования сигнала разрешения исполнения передается в соответствующие выходные блоки.Временное разделение каналов с распределительным принципом избирания осуществляется при помощи синхронно и синфазно движущихся двух ступеней распределителей ДП и ИП. Вторая ступень каждого распределителя управляется с...

269599

Загрузка...

Номер патента: 269599

Опубликовано: 01.01.1970

Авторы: Антон, Демченко, Москов, Пейкин, Прангишвили, Рудерман, Скороходов, Старынкевич, Ускач, Фетисова

МПК: H03K 19/00

Метки: 269599

...на чертеже.Модуль содержит десять логических входов 1, два выхода 2, являющихся вза(имно инверсными, четыре элемента НЕ т, (восьмивходовый элемент И 4, два четырехвходовых элемента И 5, два трехвходовых элемента И б, четыре двухвходовых элемента И 7, три собирающих элемента ИЛИ 8, выходной элемент ИЛИ 9, четыре выходных элемента И 10,269."99 Путем фиксации, т. е. подключением некогорых входов модуля к шинам питания (Х; =1 либо Х, =0) и путем объединения входов (Х, =Х,) можно получать различные логические функции от меньшего числа переменных, причем с выходов модуля снимается прямое и инверсное значение реализуемой функции,Двадцати четырем наиболее часто встречающимся на практике бесповторным логиче ским функциям от,восьми...

Комбинационный сумматор

Загрузка...

Номер патента: 236858

Опубликовано: 01.01.1969

Авторы: Прангишвили, Телемеханики, Шаипов

МПК: G06F 7/49

Метки: комбинационный, сумматор

...такт) за время т, и являются результатами поразрядного50 сложения согласно следующим трем системамлогических уравнений;для группы5;=Х,У,+Х;У,135 С 1-1.1: Х ДА; 1=О17группы 1, П илп П 1, в зависимости от значения Си Ав первой позиции группы 1.Так как С;=1, А, . - О совпадает созначением С, А, для ьторой группь 1, то зца 11ченце С., Сзи А 2 совпадает со значениеми52 = 1, Сз 1: О и Аг 1=0. АналогПио этомупутем анализа значений переносов С; 1 и А; зна нечетных позициях заполняют остальныечетные столбцы групп 11, 1 и Л, а значениесумм 5, в нечетных позициях групп 111, Ъ и151, переписывают соответственно нечетнымпозициям групп 1, 11 и 11.Рассмотрим определение значений 5;, С;А;,1 группы 111. Значения 5 =- О, 5 зи =-. - .1получают простым...

Матричное арифметическое устройство

Загрузка...

Номер патента: 236856

Опубликовано: 01.01.1969

Авторы: Прангишвили, Телемеханики, Шаипов

МПК: G06F 15/80, G06F 7/38

Метки: арифметическое, матричное

...ПРОМЕЖУТОЧ)ЫХ РЕЗМЛЬЯТОБ умножения. 1-1 а одпи зходы 22 дешифратора подясся множ:лое, я ца др;гие 28 - лПО:китель, ВьХоды с каждо 0 (одого) р 5)да 24- 28 дешифратора подаются ца входы ОЗУ соо- ВСТГТЗУ 10 ЦГИ 51)Ей Кц МЯТРИЦЫ. Та КЯК Кс 1 ЖДЫЙ ИОГ СДЛОЦцй РЛЕЦ)пфРс)т/РЯ (,ВЦ 1 Я(.1 (3/130) ЛЦОЖЦ;О(. Цс 03 и РЯСР 5;), ЦГ/;)св/7 ТО; 51 ).; л л ) 0 ж г )5) ) от ) г б лг т г 5 //1 =- 2ячсск, КЯ)кдя 51 )2 и-ряз;)ядцьх )игел. Еглц;)я;о умножить двя и-разрядных числа црц цалцчцц п-разрядных я еск в матрице, то необход- мо црц полощц электронных кНочей цопаро обьс,цц)гь Ячейги в ряды так, чтобы обьсдицсцны (укрунспцыс) ячейки могли Богцрцнцмать 2 /1-)азр 51,пь)х чисел (г.)о 3).Очевидно, цри цалцчш 5 егкольких идс:)- тцчных дсшифраторов ц...