Одноразрядный двоичный сумматор

Номер патента: 1411736

Автор: Дьяченко

ZIP архив

Текст

2Р = (А 9:) В = (А 9)чВ;С = (АЩ)ЧВ = (АЮЯ)В 1 С = СоРСоС СоА 9 Ц)нВ)Ч(А 9 Я)В. Функции Р и С являются вспомогательными, расширяющими функциональные возможности сумматора, позволяет организовать ускоренный перенос при органиэации многоразрядного сумматора. Формула и з о б р е т е н и я 45Реализуемые сумматором на выходах9 - 12 функции соответственно суммы,распространения переноса, генерациипереноса и переноса таковы:8 = (Лйа)ВС,=АЕВК.; Я Составитель В.Б Техред 11. Хода нРедак тор В, Пе траш Заказ 3655/44 Тираж 704 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может использовать ся при проектировании цифровых уст ройств обработки данных и интегральных микросхем,Цель изобретения " расширение функциональных возможностей эа счет воэможности реализации функции вычитания,10На чертеже представлена схема сумматора,Сумматор содержит узел 1 формирования сигнала суммы, узел 2 формирования сигнала распространения переноса, узел 3 формирования сигнала генерации переноса, коммутатор 4, узел5 управляемой инверсии входы 6 и 7первого и второго операндов, вход 8переносар Выход 9 сигнала суммы, выход 10 сигнала распространения переноса, выход 11 сигнала генерации переноса, выход 12 сигнала переноса,вход 13 управления режимом работы,В представленной схеме подаваемый 25на вход 6 первый операнд эадан в прямой форме А, подаваемый на вход 7второй операнд задан в инверсной форме В, а подаваемый на вход 8 переносзадан в прямой форме С, в связи счем узел 1 выполнен на псслецовательно включенных элементах РАВНОЗНАЧНОСТЬ 14 и НЕРАВНОЗНАЧНОСТЬ 15, узел2 - на элементе И-НЕ 16, узел 3 - на,элементе ИЛ 1-НЕ 17 узел 5 - на эле 335менте НЕРАВНОЗНАЧНОСТЪ 18.Сумматор работает следующим образом.При подаче на вход 13 сигнала Я=1выполняется операция "А плюс В", гдеоперанды А и В представлены в прямыхкодах. При Я=О сумматор выполняетоперацию "А минус В" также в прямыхкодах. Одноразрядный двоичный сумматор, содержащий узел формирования сигнала суммы, узел формирования сигнала распространения переноса, узел формирования сигнала генерации переноса и коммутатор, причем вхоцы узла формирования сигнала суммы соединены с входами первого и второго операндов и переноса сумматора, а выход - с вы" ходом сигнала суммы сумматора, первые входы узлов формирования сигнала распространения переноса и узла формирования сигнала генерации переноса соединены с входом второго операнда сумматора, а выходы подключены к выходам сигнала распространения .переноса и,сигнала генерации переноса сумматора, выход коммутатора соединен с выходом сигнала переноса сумматора, управляющий вход подключен к входу переноса сумматора, а информационные входы коммутатора соединены с выхо" дами узлов формирования сигнала распространения переноса и сигнала генерации переноса, о т л и ч а.ю - щ и й с я тем, что, с целью расширения функциональных возможностей за счет возможности реализации функции вычитания, в сумматор введен узел управляемой инверсии, информационный вход которого соединен с входом пер" вого операнда сумматора, управляющий вход подключен к входу. управления ре- жимом работы сумматора, а выход подключен к вторым входам узлов формирования сигнала распространения переноса и сигнала генерации переноса. ерезкинич корректор В.Бутяга

Смотреть

Заявка

4184764, 21.01.1987

ПРЕДПРИЯТИЕ ПЯ М-5199

ДЬЯЧЕНКО ЮРИЙ ГЕОРГИЕВИЧ

МПК / Метки

МПК: G06F 7/50

Метки: двоичный, одноразрядный, сумматор

Опубликовано: 23.07.1988

Код ссылки

<a href="https://patents.su/2-1411736-odnorazryadnyjj-dvoichnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядный двоичный сумматор</a>

Похожие патенты