Патенты с меткой «двоичных»

Страница 17

Генератор случайных равномерно распределенных двоичных цифр

Загрузка...

Номер патента: 1200286

Опубликовано: 23.12.1985

Автор: Сергеев

МПК: G06F 7/58

Метки: генератор, двоичных, равномерно, распределенных, случайных, цифр

...12-гогенератора импульсов является выхододного из элементов НЕ 11, 11,..,11 1 (например, 11 ,)Причем23 и.число элементов НЕ 9, 9,926 н1для каждого 1 -го генератора 11 им, пульсов первой группы некратно какчислу элементов НЕ 9, 9"921для каждого-го генератора 1 импульсов первой группы ( 3, = Г,в ,1), так и числу элементов НЕ 11112у 111 и 11 9 11 Яэ ф фф1 1для каждогого и 1 с гогенераторов 2 1 и 2импульсов второйгруппы ( 3 = 1,в ),Работа генератора случайных двоичных цифр основан на свойстве взаимно флуктуирующих.структурно-сложныхпоследовательностей, поступающихна входы логического элемента,порождать случайную асихронную последовательность на выходе этогоэлемента,.Т =ьЭ.р.ср. 10 где Р - число элементов НЕ 9, 9,9 д 1 или 11 1111 ,1, в...

Преобразователь двоичных кодов в двоично-десятичные

Загрузка...

Номер патента: 1200428

Опубликовано: 23.12.1985

Авторы: Коробков, Ларченко, Холодный, Ялинич

МПК: H03M 7/00

Метки: двоично-десятичные, двоичных, кодов

...Программирование ПЛМ осуществляется в соответствии с табл, 1. Применение ПЛМ позволяет сократить количество используемых корпусов, а применение 3"-триггеров в количество выходов иэ ПЛМ. б-триггер 9 предназначен дляуправления подачей сигналов во времени на шифратор 2 либо с информационных Входов в устройства,либо с блоков 5 коррекции,Элемент И-НЕ 1 О формирует дляблока 8 управления сигнал "Необходима коррекция результата в накапливающем сумматоре".Преобразователь работает следующим образом.В исходном положении преобразова-теля блок 8 управления находитсяв начальном состоянии, т.е. 91=Я ==О, где Я 1 и Я - состояния соответственно первого и второгоЭК-триггеров блока управления. Навход 11 поступают.тактовые импульсы,а на входе 12...

Генератор двоичных чисел

Загрузка...

Номер патента: 1201827

Опубликовано: 30.12.1985

Авторы: Баранов, Смичкус

МПК: G06F 1/02

Метки: генератор, двоичных, чисел

...действуют нулевые сигналы, а на их управляющие входы поступает единичный сигнал инверсного выхода триггера 14.Запуск генератора двоичных чисел осуществляют подачей сигнала логической единицы на запускающий вход 27 устройства, который соединен с управляющим входом генератора 17 одиночных импульсов. Из последовательности импульсов п-го разряда распределителя 2 импульсов генератор 17 одиночных импульсов выделяет одиночный импульс, который устанавливает триггер 14 в единичное состояние. Единичный сигнал прямого выхода триггера 14 открывает элемент И 19, через который на вход сумматора 5 начинает поступать последовательность импульсов первого разряда распределителя 2 импульсов. Регистр 3 сдвига, содержащий п разрядов, совместно с сумматором 5...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1201855

Опубликовано: 30.12.1985

Авторы: Бутов, Морозевич

МПК: G06F 7/02

Метки: двоичных, сравнения, чисел

...входа 8 заносятся исходные числа,подлежащие сравнению, а в регистр 1 О - код 111 (во все разряды - единица), При поиске максимального числа на вход 7 задания режима устройства подается уровень логического нуля, а при поиске минимального числа - уровень логической единицы.Устройство находит экстремальное 1,максимальное или минимальное) число за в тактов, где П- число разрядов каждого из регистров 1. В течение очередного -го такта, гдеф ,2в, анапизируется напичие хотя бы одной единицы в одноименных (ш+1)-х разрядах сравниваемых чисел, и, если в этих разрядах содержится хотя бы одна единица, то на выходе первого элемента ИЛИ 3 появляется уровень логичской единицы (в -м такте работы в старших щ-х разрядах регистровциклического сдвига...

Устройство для сравнения -разрядных двоичных чисел

Загрузка...

Номер патента: 1203507

Опубликовано: 07.01.1986

Автор: Козлов

МПК: G06F 7/04

Метки: двоичных, разрядных, сравнения, чисел

...входят элементы И 5-8 и элементы ИЛИ 9 и 10.Блок анализа содержит также триггеры 11 и 12, элемент ИЛИ 13 разрешения выдачи, элемент ИЛИ 14 исключения числа, элемент И 15 фиксации нуля, выходной элемент И 16 ч элемент И 17 режима, информационные выходы 18 -18, адресный выход 19,25 информационные входы 20 -20 и 21 -21, передачи информации первой и второй групп соответственно, информационные выходы 22,-22, и 23 -23, передачи информации первой и второй групп ЗО соответственно. Устройство содержит фтакже тактовые входы 24-24 вход 25 выбора режима, вход 26 управления циклами35 сравнения и вход 27 начальной установки. с первым входом элемента И режимаданного блока анализа, выход элемента И режима соединен с входом установки второго триггера...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 1203514

Опубликовано: 07.01.1986

Авторы: Рыжов, Семотюк, Троц

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...управления; на фиг. 3 - временная диаграмма работы генератора тактовых импульсов,Устройство для деления (фиг,1) содержит регистр 1 делимого, регистр 2 делителя, первый счетчик 3, сумматор 4, вспомогательный регистр 5, регистр б коррекции, группу 7 элементов И, преобразователь 8 унитарного кода в двоичный, генератор 9 тактовых импульсов, блек 10 управления, второй счетчик 11, дешифратор 12.Блок 10 управления (фиг.2) содержит пять триггеров 13 - 17, три четвертого элемента И и прямым выходом третьего триггера, вход установ. ки которого соединен с выходом первого элемента ИЛИ, второй вход которого соединен с вторыми входами четвертого и шестого элементов И, первым входом пятого элемента И и выходом восьмого элемента И, второй вход...

Устройство для измерения краевых искажений двоичных сигналов типа “преобладаний

Загрузка...

Номер патента: 1215186

Опубликовано: 28.02.1986

Авторы: Ильин, Марковский

МПК: H04L 11/08

Метки: двоичных, искажений, краевых, преобладаний, сигналов, типа

...триггера 3 разрешает работу блока 8 сравнения и поступает на первый дифференцирующий элемент 12 импульс с выхода коЗ 5 торого устанавливает в нулевое состояние анализатор 13 перед началом измерения. Так как информационные выходы счетчиков 6 н 7 подключены к входам блока 8 сравнения, а вы ход блока 8 сравнения - к входуустановки в "О"(й) счетчика 6, то при поступлении на счетчик 6=10, ( ) 45 3 .12151 импульсов задающего генератора 5 егосостояние совпадет с состоянием счетчика 7 и ка выходе блока 8 сравнения появится импульс, который обнулит счетчик 6, затем счетчик 6 вновь продолжает подсчет импульсов задающего генератора 5 до совпадения с состоянием ечетчика 7 и так далее,Для возможности сравнения состояний счетчиков 6 и 7 блоком 8...

Устройство для выделения экстремального из, -разрядных двоичных чисел

Загрузка...

Номер патента: 1218379

Опубликовано: 15.03.1986

Авторы: Буткин, Ярусов

МПК: G06F 7/02

Метки: выделения, двоичных, из, разрядных, чисел, экстремального

...таблицей истинности,Групповая работа узлов анализа1; , 1, элементом 5; аналогична вышеописанной. работе элементов6 . 6 с элементами 5,-9Сигналы, сформированные на выходах узлов анализа 1(в - 1),1( п 1" 1), управляют прохождениеммладших разрядов чисел на элемент5 ш. При этом на выходе 8 и, устройстванулевой сигнал сформируется, еслина входах хотя бы одного элемента 7окажутся единичными разряд числа иуправляющий сигнал,В результате работы устройствана выходах 8, 8 д формируетсязначение экстремального (максимального) числа в инверсном коде.Рассмотрим работу устройства напримере вьделения максимального числа из 3, 5-разрядных двоичных чисел: 1) 01010, 2) 01101, 3) 00110.При поступлении старших разрядов(О, 0; 0) анализируемых чисел...

Выделитель составной комбинации двоичных сигналов

Загрузка...

Номер патента: 1223411

Опубликовано: 07.04.1986

Авторы: Аполенова, Виноградова, Кулаковский, Липатов

МПК: H04Q 1/32

Метки: выделитель, двоичных, комбинации, сигналов, составной

...2 маски и через второй элемент ИЛИ 13 на второй вход рециркулятора 1 сигнала, осуществляют рециркуляцию маски и сигнала. Прп этом ва выходах рециркулятора 13 1 сигнала последовательно появляются биты выборочной комбинации, на выходе рециркулятора 2 маски - биты маски, Биты выборочной комбинации поступают параллельно на соответствующие входы выделителей частичных комбинаций 9 - 9 , каждый из которых в и разрядных регистрах 14 маски и регистрах 15 эталона содержит маску и эталон частичных комбинаций, прйнадлежащей алфавиту. Биты вь.борочной комбинации и биты эталонов, профильтрованные в элементах 16 - 16 и 17, - 17, маской частичной комбинации, поступают на входы блока 18 сравнения, который формирует на своем выходе сигнал...

Ассоциативное суммирующее устройство -разрядных двоичных и двоично-десятичных чисел

Загрузка...

Номер патента: 1233134

Опубликовано: 23.05.1986

Авторы: Исмаилов, Кокаев

МПК: G06F 7/50

Метки: ассоциативное, двоично-десятичных, двоичных, разрядных, суммирующее, чисел

...Т = и + 1 од(11+1), если И16, 1233134где( - разрядность регистра промепр 1). )жуточного результата;разрядность слагаемого 1- 4),1) - количество суммируемых слагаемых.При подаче на третий тактовый вход 17 синхронизации устройства импульса происходит передача информации с регистра 9 промежуточного результата через элементы И 20 четвертой группы на вход встроенного дешифратора адреса второго постоянного запоминающего блока 21, поступает информация с промежуточного результата регистра и в том же такте происходит его обнуление (время хранения информации в промежуточном регистре результата определяется элементом 18 задержки).Организация второго постоянного запоминающего блока 21 следующая (фиг. 4).На вход второго постоянного запоминающего...

Умножитель трех двоичных переменных

Загрузка...

Номер патента: 1233135

Опубликовано: 23.05.1986

Авторы: Гнеденков, Дудкин, Дядюк, Журавлев, Петрашев

МПК: G06F 7/52

Метки: двоичных, переменных, трех, умножитель

...на схемах 1 ч 16 сравнения, схема 14 сравнения вырабатывает сигнал Е, в случае, если А; ) В, схема 15 сравнения вырабатывает сигнал Е в случае, если А ) С схема 16 сравнения вырабатывает сигнал Е,б, если СВ . Сигнал Е поступает на старший, сигнал Е - на средний, а сигнал Е,б - на младший вход дешифратора 17, который управляет распределением сегментов А;, В и С, в порядке неубывания на дешифраторы 8 - 1 О соответственно. Это распределение выполняется с помощью коммутаторов 18 - 20 (таблица 1). В зависимости от значений сегментов (от состояний выходов дешифраторов 8 - 10) шифратор 13 вырабатывает знаучение частичных произведений. Значение частичного произведения на выходе шифратора 13 представляет собой Зп-разрядный двоичный код,...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 1233139

Опубликовано: 23.05.1986

Авторы: Лишневецкий, Саркисов, Топельберг

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...в блок5 управления и прекращающий вычисления; если "0" - вычисления продолжаются. Блок 5 управления возвращаетблок 2 коммутаторов и сумматор 4 в 15 20 Формула изобретения 1. Устройство для деления двоичных чисел, содержащее регистр делимого, регистр делителя, сумматор, блок регистрации "0" и "1", блок формирования частного и блок управления,55 режим вычитания и снова проверяется знак разности между удесятеренным остатком и делителем. Если делимое больше, то подсчет импульсов ведется так же, как при вычислении целой части, но они накапливаются только в счетчике, указанном потенциалом с выхода маркерного регистра 6 (результат деления не может быть больше девяти, поэтому одного счетчика достаточно); если удесятеренное делимое меньше...

Устройство для сравнения -разрядных двоичных чисел

Загрузка...

Номер патента: 1238056

Опубликовано: 15.06.1986

Автор: Хлюнев

МПК: G06F 7/02

Метки: двоичных, разрядных, сравнения, чисел

...и на выходе 1 Р авно1 3 устр ойств а Формируе тся сигнал111 иПусть в первых г разрядах чисел(где к - четное число)зафиксированоравенство, а а - Ь, Тогда навыходе элемента И 5 - "1", поступающая на вход элемента ИЛИ 7 , идалее через старшие ячейки переноса, -на выход "Больше" 12 устройства.ЕСЛИ а+1 = Ъ а а и+Ъ.гто "1", с выхода элемента И 5, поступит.на вход элемента И 8, ( на второй вход;которого поступает сигнал ас выхода элемента НЕ 61.+1 ки далее через старшие ячейки переноса - на выход "Больше" 12 устройства,Если ас Ъ, то на выходах элементов И 5, и НЕ 6+- логические нули. Если а = Ъ, ас Ъ , , то логические нули - на1-+ г. 11.+2 ф5 и НЕ 6 ВЫХОдаХ ЭЛЕМЕНТОВ И 51 1,н + г 38056В этих случаях элементы И 81 и 9 закрыты от воздействия...

Устройство для вычисления порядковых статистик последовательности двоичных чисел

Загрузка...

Номер патента: 1239708

Опубликовано: 23.06.1986

Автор: Паленичка

МПК: G06F 7/02

Метки: вычисления, двоичных, порядковых, последовательности, статистик, чисел

...импульса с первого выхода блокачае на выходе элементов ИСКЛЮЧА 10 ЩЕЕуправления на третьи входы элементовИЛИ 3 имеется сигнал "1 для тех чисел, в первых разрядах которых записано значение ",О". Тогда в нулевоесостояние устанавливаются те триггеры 4, у которых в соответствующихим регистрах 1 в первом разряде записаны нули. Это значит, что анализируемые числа, в первых разрядах ко"торых были нули, исключаются из Дальнейшего анализа вследствие связитриггеров 4 с элементами И 2,Во втором случае, когда Б (Т, результат суммирования отрицательныйи на выходе знакового разряда 7 име-. 25ется сигнал "1". Этот сигнал с выхода знакового разряда 7 поступает навторой вход управляющего элементаИЛИ 10, в результате чего в регистр8 записывается...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 1241237

Опубликовано: 30.06.1986

Автор: Миронов

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...У = ---2 является содержимое (Ь.2) старших разрядов (01 а,а а) числа Х,Х+оХ = 0.1 а,а, Х = 0а а Значение величины 1,Х - Х ) прио Для дополнительного кода представления двоичных чисел величина - Д Химеет вид 1237 4где (01 а,а а ) - старшие разрядычисла Х;(Ь с с с ) - младшие разряды1 г1 В,.Р.числа Х .Тогда опорное значение ар гументаХ имеет в идоХ = 01 а а а 1000 (5)о т г иИз представлений чисел Х; Хо в соответствии с (4) и (5) видно, что содержимое .разрядов (а,а а) является адресом для выборки величины2 о = 1 п Х из блока 3 памятиНаходят величину прямое и инверсное значение ЬЬ и содержимое остальных младших разрядовчисла Х а само чис - ло Ы стало (и+1)-разрядным.Находят величину (Х - Хо) при Х ХИз выражения (7) и (8) видно, что...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1242933

Опубликовано: 07.07.1986

Авторы: Попов, Щепетильников

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...при поступлениичисел как младшими, так и старшимиразрядами вперед, в регистре 2 находятся значения знаковых разрядов чисел а в регистре- код, соответствующий соотношению самых старших (возможна, знаковых, при их неравенстве) неравных разрядов, При этом . код 1 О соответствует случаю, когда в самом старшем из неравных разрядов с 4 ., код 011 - когда ьЬ 101 если несовпавших разрядов нет,Возможные случаи соотношения сравниваемых чисел указаны в таблице, Точка отделяет знаковый разряд, х - безразличное состояние разряда,1242933 Значения навыходах 27 - 29 Значения на выхоЗначения на выходах Соотношение чисел А и В Самые элементов старшиенеравныеразряды дах регистрови 2 7 8 19 14 101 101 00 101 11 110 00 011 00 110 11 0 1 0 Овхх0хх101 0...

Устройство для измерения преобладаний двоичных сигналов

Загрузка...

Номер патента: 1246396

Опубликовано: 23.07.1986

Авторы: Мовсесян, Оганесян, Полиевский, Ширинян

МПК: H04L 11/08

Метки: двоичных, преобладаний, сигналов

...второй подряд импульс на вход "-" анализатора 36, то на выходе мультиплексора 41 и выходе "-" анализатора 36 появляются два .импульса на частоте генератора 9 и через элемент ИЛИ поступают на входблока 6, изменяя тем фазу тактового сигнала на выходе делителя 13. Если фаза тактовой частоты после подстройки двумя импульсами не успевает отследить фазу фронта сигнала с качающимся сдвигом, на выходе - фазового дискриминатора 3 появляется оче.редной импульс, который изменяет код счетчика 38, и на выходе мультиплексора 41 появляется пачка из трех импульсов, и на блоке 6 происходит вычитание уже трех импульсов на входе делителя 13. Когда скорость слежения фазы тактового сигнала превышает скорость качающегося сдвига фронта, появляется импульс на...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1249505

Опубликовано: 07.08.1986

Авторы: Волков, Катков, Орлов, Шостак

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...31 - 33 Полученное значение минимального числа через элемент ИЛИ 24 и элемент НЕ 34 поступает на шину 9 и соответствует среднему значению из трех поступивших на вход устройства чисел.Для указания максимального из трех поступивших чисел используются элементы И 51 51, а для указания минимального числя - элементы ИЛИ-НЕ 4 - 4 В. На первые входы элементов И 5 - 5 В и элементов ИЛИ 4 - 4 подаются сигналы с вторых выходов первого, второго и четвертого узлов анализа соответственно. Ня вторые входы этих же элементов подаются сигналы с вторых выходов пятого, третьего и шестого узлв анализа соответственно. Вторыми выходами каждого из узлов анализа 1 - -1, являются прямые выходы триггеров 14. Пример. Работа по указанию максимального и минимального...

Устройство для сравнения двух -разрядных двоичных чисел

Загрузка...

Номер патента: 1254466

Опубликовано: 30.08.1986

Автор: Иванютенко

МПК: G06F 7/04

Метки: двоичных, двух, разрядных, сравнения, чисел

...элементы ИЛИ 3 - 3.,сигнал логической единицы поступитна все входы элемента И-НЕ 5, навыходе которого (и на выходе "Меньше"10 устройства) будет логический нуль.Логическая единица на выходе элемента 2 поступит на вход элементаИЛИ-НЕ 4, и на ее выходе будет сигнал логического нуля, что приведетк формированию сигнала логическогонуля на выходе элемента И 6 (и навыходе "Равно" 12 устройства). Навыходе элемента ИЛИ-НЕ 7 (и на выходе "Больше" 11 устройства) будетлогическая единица, указывающая,что А В. Если а, с Ь то на выходах элемента И-НЕ 1, будет логический нуль, который приведет к установке на выходе элемента И-НЕ 5 (и на выходе 10 устройства) сигнала логической единицы, и сигнала логического нуля на выходе элемента И 6,. и на...

Устройство для сжатия двоичных векторов

Загрузка...

Номер патента: 1256041

Опубликовано: 07.09.1986

Авторы: Дроник, Карловский, Макарчук, Матов, Якуб

МПК: G06F 17/16

Метки: векторов, двоичных, сжатия

...столбца обнуляется; если 1-й разряд логического вектора изменился с нуля на единицу, то 1-му разряду информационного вектора )-го столбца присваивается значение(1 - 1) разряда информационного вектора- - 1) столбца; если значение 1-го разрядалогического вектора в следующий столбецпередается без изменений, то значение 1-горазряда информационного вектора в следующий столбец также передается без изменений.Таким образом в каждом такте в очередной столбец устройства переписывается логический вектор, в котором все единицы,под которыми были нули, опустятся на однустроку. Одновременно с этим на одну строкуопустятся соответствуюШие единичным разрядам логического вектора и значения информационного вектора,За (т - ) такт происходит сжатие...

Генератор псевдослучайных двоичных последовательностей

Загрузка...

Номер патента: 1256163

Опубликовано: 07.09.1986

Авторы: Вилинский, Карачун, Романкевич, Рубаник, Самофалов

МПК: H03K 3/84

Метки: генератор, двоичных, последовательностей, псевдослучайных«

...код. Кроме того, единичный сигнал на шине 11 "Пуск" переводиттриггер 14 в единичное состояние и блок 9 управления начинает генерировать последовательность управляющих импульсов в соответствии с временной ди аграмой, приведенной на фиг, 3.В первом такте рабочего цикла устройства по сигналу с второго выходаблока 9 управления (фиг, 36) происхо дит активизация блока 4 памяти йкод, записанный по адресу, сформированному на первой группе выходов источника 1 псевдослучайных кодов, заносится в регистр 6, причем содержи Омое регистра 6 по сигналу с четвертого выхода (фиг. 3 е) блока 9 управления переписывается в регистр 7,Таким образом, в регистре 6 находится код, хранящийся в блоке 4 памяти 55по адресу, сформированному на первойгруппе...

Устройство для синхронного накопления кодовых комбинаций двоичных сигналов

Загрузка...

Номер патента: 1256211

Опубликовано: 07.09.1986

Автор: Каминский

МПК: H03M 13/00

Метки: двоичных, кодовых, комбинаций, накопления, сигналов, синхронного

...тех пор, пока вновь не по ступит сигнал "Ошибка"; указывающий ,на начало новой пачки ошибок.При поступлении повторной передачи первый триггер 7 устанавливается в единичное состояние, в результате чего входной клапан 2 закрывается, а выходной клапан 5 открывается. В результате накопительная матрица устанавливается в режим регенерации информации. Режим регенерации существу 40 ет до тех пор, пока не появится сигнал "Ошибка" на первом выходе накопительной матрицы 3, который производит запрет перезаписи информации на выходном клапане 5 и разрешение записи через входной клапан 2 (путем запрета единиц на первом клапане 6). Кроме того, произВодится запуск в единичное состояние второго триггера 9, устанавливая режим записи из канала до тех пор,...

Устройство синхронизации двоичных сигналов в приемной аппаратуре системы связи

Загрузка...

Номер патента: 1256225

Опубликовано: 07.09.1986

Авторы: Маслаков, Подлубный

МПК: H04L 7/02

Метки: аппаратуре, двоичных, приемной, связи, сигналов, синхронизации, системы

...такого состояния соответствует поэлементной (тактовой) синхронизации, при этом сигнал "равновесие по времени приходится на усредненную, общую для всех хранящихся в линии 1 задержки элементарных посылок середину.Расстановка весовых коэффициентон указанным ньппе образом ориентируетформирование сигнала "Равновесие"1256225 ближе к серединам посылок, имеющим большие телеграфные искажения, фронты которых находятся ближе к центральному (и/2+1) разряду дополнительной линии 4 задержки.В пороговом блоке 12 осуществляется усредненная оценка совокупности принимаемых посылок по степени телеграфных искажений. Для этого в делителе 11 вычисляется отношение суммы, поступающей из третьего сумматора 8, фронтов взятых с весовыми коэффициентами к общему...

Устройство для определения экстремального из -разрядных двоичных чисел

Загрузка...

Номер патента: 1259245

Опубликовано: 23.09.1986

Автор: Сморчков

МПК: G06F 7/02

Метки: двоичных, разрядных, чисел, экстремального

...элементов И-НЕ 4,;, следующего узла 1; сравнения ичерез узлы 2 2, 2переносов на соответствующие элементы И-НЕ 4 ы,2, 4,;+ 4, устанавливает на их выходах сигнал логической единицы, исключив тем самым соответствующие числа А из рассмотрения.В результате на информационных выходах 8, - 8 устройства формируется код максимального из чисел А - А аЭ на одном (или нескольких, в случае равенства нескольких максимальных чисел) из адресных выходов 9, - 9 номер которого соответствует номеру максимального числа, устанавливается сигнал логической единицы.Если на выходы 7 - 7 числа подавать в инверсном коде, то на выходах 8 - 8 формируется инверсный код минимального иэчисел.формула и з о б р е т енияУстройство для определения экстремального...

Устройство для деления двоичных чисел на три

Загрузка...

Номер патента: 1260947

Опубликовано: 30.09.1986

Авторы: Грачев, Гречухин, Королев, Семенов

МПК: G06F 7/52

Метки: двоичных, деления, три, чисел

...полученные при делении информации, поступающей с выходов двух старших разрядов регистра 1.В блоке 3 Формирования (и)-го разряда частного анализируется информация, поступающая со второго и третьего выходов дешифратора 2, являющаяся остатками от деления двух старших разрядов регистра 1, и поступающая с выхода (и)-го разряда регистра 1.На первом выходе этого блока формируется единица при наличии единицы на следующих его входах: на первом и третьем или на первом, или на втором и третьем. На втором выходе этого блока формируется единица при наличии единицы на следующих его входах: на первом и третьем или только на втором. На третьем выходе этого блока формируется единица при наличии единицы на следующих его входах: только на первом...

Устройство для умножения двоичных чисел

Загрузка...

Номер патента: 1260948

Опубликовано: 30.09.1986

Авторы: Малиновский, Полозов, Семотюк, Троц

МПК: G06F 7/52

Метки: двоичных, умножения, чисел

...которого соединены с входами сумматора :выходы которого соединены с сдвигом вправо с входами регистр 5, выходы которого соединены с дру - гимн входами сумматора 4, выход25 младшего разряда которого соединен с входом первого разряда регистр б выходы регистра 7 соединены с вторыми входами элементов И 2, тактовый вход 10 соединен с входом записи ре - гистра 5 и входом управления сдвигом регистра 6 и регистра 7.Устройство работает следующим образом.35 В исходном состоянии в регистр 1 записано множимое, регистр 7, регистр 5 сброшены. По тактовому импульсу разряд множителя записывается в регистр 7 по схеме сдвига влево. Обра зованный на выходах группы элементов И 2 код преобразуется (суммируются единицы) в сумматоре и поступает на входы...

Приемник двоичных символов

Загрузка...

Номер патента: 1261137

Опубликовано: 30.09.1986

Авторы: Жодзишский, Силаев

МПК: H04L 27/22

Метки: двоичных, приемник, символов

...регулируется с помощью первого реверсивного счетчика 6, Время задержки блоком 4 задержки равняется длительности единичного символа, Детектор 9 переходов из выходного сигнала второго реверсивного счетчика 8 вырабатывает сигнал "+1", если в двух соседних тактах следует комбинация 01, сигнал "-1", если в соседних тактах следует комбинация 10, и сигнал "0", если в соседних тактах следуют комбинации ОО или 11, при этом на выходахперемножителя 5 выделяются сигналы ошибки, которые принимают одноз 12 биз .трех значений: нуль на обоих выходах; "1" на первом выходе и "0"на втором выходе; "0" на первомвыходе и "1" на втором выходе.Эти сигналы управляют работой5первого реверсивного счетчика 6, определяя направление его счета. Количество...

Устройство для суммирования двоичных чисел

Загрузка...

Номер патента: 1264164

Опубликовано: 15.10.1986

Авторы: Домбровский, Дуда, Узлова

МПК: G06F 7/50

Метки: двоичных, суммирования, чисел

.... руется с числом 00 в параллельном сумматоре 2. Если на выходе паралельного сумматора 1 есть отрицательный результат суммирования чисел А и В, представленный в дополнительном модифицированном коде, то на выходе элемента И 9 присутствует единичный сигнал, так как на выходе элемента НЕ 17, выходе зна 1264164а параллельнога сумматора 1 и входе 25 задания режима устройства естьединичные сигналы, При этом числовая часть результата, полученного навыходе параллельного сумматора 1,5суммируется с числом 11 в параллельном сумматоре 2. В итоге на выходе параллельного сумматора 2 и знаковом выходе параллельного сумматора 1 будет результат С суммиравания чисел А и В в обратном модифицированном коде.Пусть числа А и В представленыв обратных...

Генератор случайных двоичных чисел

Загрузка...

Номер патента: 1264169

Опубликовано: 15.10.1986

Автор: Анишин

МПК: G06F 7/58

Метки: генератор, двоичных, случайных, чисел

...проведенного процессом на положительной стороне, используются импульсы с выхода переноса делителя 3 частоты, которые через элемент И 6, управляемый сигналом старшего разряда реверсивного счетчика 5, поступают на счетный вход счетчика 7. К окончанию заданного интервала состояние счетчика 7 будет характеризоваться числом, распределенным 40 Генератор работает следующим образом.Равновероятностный. двухполюсник 2 реализует случайные испытания, исхо. - ды которых состоят в появлении импульса генератора 1 на первом, либо втором выходе. Результаты равновероятных испытаний образуют два идентич 30 ных случайных потока импульсов, которые воздействуют на суммирующий и вычитающий входы реверсивного счетчика 5. В последнем моделируется дискретный...

Генератор псевдослучайных двоичных последовательностей

Загрузка...

Номер патента: 1265973

Опубликовано: 23.10.1986

Авторы: Дисман, Иванов

МПК: H03K 3/84

Метки: генератор, двоичных, последовательностей, псевдослучайных«

...последовательность, определяемая подключением сумматора 2 по модулю два к выходам разрядов регистра 1 сдвига в соответствии с порождающим пол и номом. Сигнал с выхода синхронизируемого генератора 4, подаваемый на дополнительный вход сумматора 2 по модулю два, имеет период повторения Т, связанный с периодом повторения Тс тактовых им пульсов с выхода генератора 3 тактовых импульсов следующим соотношением:- х - =2,3,т,При этом длительности участков то и т 40 сигнала с выхода синхронизируемого генератора 4 с нулевым и единичным уровнями соответственно должны быть равны:то=и Т;т = г Тсгде и=1, 2;г=1,2, ,(т.е. должны быть не меньше периода повторения Т. импульсов с выхода генератора 3 тактовых импульсов.В течение интервала времени то,...