Патенты с меткой «двоичных»
Устройство для выбора заданного числа повторений двоичных чисел
Номер патента: 1267402
Опубликовано: 30.10.1986
Автор: Калиниченко
МПК: G06F 7/02
Метки: выбора, двоичных, заданного, повторений, чисел, числа
...переводится в режим записи, При этом в ячейку блока 9 оперативной памяти, старшие разряды которой задаются выходным кодом регистра 1 (т.е. кодом входного числа), а младшие - выходным кодом первого счетчика 4 (который уста 267402 4 новлен в нулевое состояние), записывается лог. "1" (так как на информационном входе блока 9, подключенном к прямому выходу первого триггера 2 будет лог. "1"). По следующему положительному фронту на входесдвигового регистра 16 он переходитв состояние, характеризующееся выходным кодом 10, т.е. на выходе второго разряда этого регистра появляется лог. "1", поступающая на тактовый вход второго триггера 5. Однакосостояние этого триггера не изменяется, так как на информационный входэтого триггера подается лог. "0...
Устройство для суммирования двоичных чисел
Номер патента: 1270757
Опубликовано: 15.11.1986
Авторы: Домбровский, Дуда, Немиш, Узлова
МПК: G06F 7/50
Метки: двоичных, суммирования, чисел
...15 ное, а число 4 положительное или отрицательное, то на выходе элемента И 5, а следовательно, и на выходах элементов ЗАПРЕТ 14, ИЛИ 10, 11, будут нулевые сигналы. При этом на выходе параллельного сумматора 2 будет результат суммирования числовой части числа 4 с числом 00. При поступлении сигнала на вход25 18 разрешения суммирования в накапливающем сумматоре 1 будет осуществляться суммирование числа В , хранящегося в накапливающем сумматоре 1, с числом, числовая часть которого сформирована на выходе параллельногоЗО сумматора 2, а знак тот же, что .и у числа 4 . При этом единичный сигнал на входе 24 переноса младшего разряда накапливающего сумматора 1 есть только в том случае, если на выходе 22 переноса накапливающего сумматора 1 и на...
Устройство для деления двоичных чисел
Номер патента: 1270758
Опубликовано: 15.11.1986
МПК: G06F 7/52
Метки: двоичных, деления, чисел
...если на вход анализа элемента ИЛИ 29 поступает высокий уровень, т.е, если делимое не меньше делителя. В первом случае входной код делимого, а во втором - код разности делимого и делителя записывается в регистр 13 делимого. Если в некотором цикле деления делимое меньше делителя, то на вход анализа поступает низкий уровень, который запрещает прохождение сигнала Т на второй выхоц блока управления и разрешает его прохождение на выход элемента И 30, т. е, на выход блока управления, при этом производится один сдвиг влево в регистре 13 делимого.Управление количеством циклов депения производится счетчиком 21, перед началом деления, в который низким уровнем с выхода 1)-триггера 26 (до момента его включения) осуществляется ввод кода числа циклов...
Устройство для возведения в квадрат -разрядных двоичных чисел
Номер патента: 1270769
Опубликовано: 15.11.1986
Авторы: Джирквелишвили, Евдокимов, Плющ, Стеканов
МПК: G06F 7/552
Метки: возведения, двоичных, квадрат, разрядных, чисел
...результата снимается с выхода 18 устройства, и так какпри возведении в квадрат знак числа.всегда положительный, то выход 19устройства, с которого снимается;значение знакового разряда резульгата, соединяется с нулевой шиной устройства. Выходы 13 и 14 устройства, с которых снимается значение младших разрядов результата, из-за простоты получения значений этих результатов соединены соответственно с нулевой шиной устройства с входом устройства на который поступает значение младшего разряда. При поступлении, например, на входы 16, 1-4 устройства дополнительного кода Х - 0,1100 положительного числа Х = 12, на выходах 19 и 18, 8-14 устройства по окончании переходных процессовфв схеме устанавливается значение кода у - 01001000 . -...
Обнаружитель комбинации двоичных сигналов
Номер патента: 1270898
Опубликовано: 15.11.1986
Авторы: Аполенова, Виноградова, Кулаковский, Липатов
МПК: H03M 13/15
Метки: двоичных, комбинации, обнаружитель, сигналов
...сдвига сигнала устанавливают в0" суммирующие счетчики 17 - 17, и инициирует блок 10 синхронизации. который из синхроимпульсов, поступающих ца синхроцизирующий его вход, вырабатывает а тактовом интервале следующие управляющие сигналы: на первом выходе - командурециркуляции в виде сигнала логической "1", на втором выходе - пачку из И импульсов, на дополнительном выходе - одиночный импульс, Командарециркуляции поступает ца первый управляющий вход и через второй элеме нт НЕ 8 - на втор ой управляющий вход блока 5 циклического сдвига сигнала, открывает в цем элемент И 19 и закрывает элемент И 18 и пе1270 реводит его в режим рециркуляции,при котором информационный вход запрещен, а выход регистра 21 соединенс его входом через элементы И...
Генератор случайных двоичных чисел
Номер патента: 1272332
Опубликовано: 23.11.1986
Автор: Анишин
МПК: G06F 7/58
Метки: генератор, двоичных, случайных, чисел
...При этом для обеспечениянезависимости испытаний период следования импульсов генератора 1 должен превышать быстродействие вероятностного двоичного элемента 7.1(аждый импульс с выхода элемента7 через третий элемент. 4 задержкипоступает на вход делителя 5 часто-.ты, коэффициент деления которого определяет требуемое число осуществлений события. 1( моменту появления импульса на выходе делителя 5 частоты в реверсивном счетчике 6 будет находиться случайное число Х испытаний, которое произведено до появления события А ровно и раз (переключатель 9 разомкнут)либо случайное число Х испытаний, которое превысило требуемое число и появления события А (переключатель 9 замкнут). Очевидно, что Х, = Х + и,В соответствии с известной математической...
Генератор случайных двоичных чисел
Номер патента: 1275435
Опубликовано: 07.12.1986
Автор: Анишин
МПК: G06F 7/58
Метки: генератор, двоичных, случайных, чисел
...скоростью. Графсостояний счетчика 6 приведен нафиг.2.Для настройки генератора на требуемый закон распределения вероятностейР, п=О,Инеобходимо решать известную систему уравнения1Р,в+(относительноСистема (3) уравнений имеет бесчисленное множество решений, так как о(отношение -1 пМмогут бытьп,п(заданы при различных абсолютных зна чениях интенсивностей переходов. Дляобеспечения максимального быстродействия (производительности) генератора при формировании последовательности независимых случайных чисел поступим 25 следующим образом,Найдем минимальное значение мин/ /пСОИ 1 " щ---- Р 3 =Р , Присвоим интенсивности выхода из состояния и =М наибольшее З 0 значение, которое обеспечивает преобразователь.3 код - интенсивность(4)Тогда с...
Устройство для суммирования -разрядных двоичных чисел
Номер патента: 1277095
Опубликовано: 15.12.1986
МПК: G06F 7/50
Метки: двоичных, разрядных, суммирования, чисел
...код соединена соответственно с выходами элементов Ивторой группы, первые входы которых соединены с первым синхровходом устройства, а вторые входы -с входами соответствующих слагаемыхустройства, нечетные выходы преобразователя двоичного кода в уплотненный код, кроме выхода старшего разряда, соответственно соединены с пер.выми входами сумматоров .по модулюдва, четные выходы преобразователя 40двоичного коца в уплотненный кодсоответственно соединены с вторымивходами сумматоров по модулю два ис входами соответс".вующих элементовзадержки группы, выходы сумматоровпо модулю два соединены с входами 4элемента ИЛИ, последний вход которого соединен с выходом старшего разряда преобразователя. двоичного кодав уплотненный код, выход элементаИЛИ...
Генератор случайных двоичных чисел
Номер патента: 1277103
Опубликовано: 15.12.1986
Автор: Анишин
МПК: G06F 7/58
Метки: генератор, двоичных, случайных, чисел
...4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использо. - вано при построении датчиков случайных чисел с биномиальным распределением. 5Цель изобретения - расширение области применения генератора путем получения биномиального распределения общего видаНа чертеже изображена структурная 10 схема генератора.Генератор содержит генератор 1 им- пульсов, элементы 2 и 3 задержки, делитель 4 частоты, счетчик 5, вероятностный двоичный элемент 6 и регистр 7 памяти,Генератор работает следующим образом.Вероятностный двоичный элемент 6 выполняет роль управляемого вентиля, М с помощью которого производятся неза висимые случайные испытания с двумя: исходами:;...
Устройство для сравнения двоичных чисел
Номер патента: 1278832
Опубликовано: 23.12.1986
Автор: Жарников
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...элемента И-НЕ 7 и выхоле Больше 14 усгройства - логический нуль, означающий, что Л)В. Если а;=О, Ь,:=1, то логический нуль устанавливается на выходе Меньше 13. Если а;=.6 то на выхолах элементов И-НЕ 2 и 3 сохраняются потенциалы логической единицы, не изменяюпгис сигналов на выходах лругих элементов устройства. В результате сигналы на выходах Меньше 13 и Больше 14 устройства отражают состояние послелних (т. е. старших) из несовпавших разрялов чисел. Если А=В, то потенциал логического нуля сохранится на выходе Равно 15 устройства.При сравнении чисел, поступающих старшими разрядами вперел. на вхоле 12 выбора режима устройства установлен потенциал логической единицы. Далее устройство действует аналогично, олнако после фиксации первых же...
Устройство для сравнения -разрядных двоичных чисел
Номер патента: 1280609
Опубликовано: 30.12.1986
Авторы: Поздняков, Хлюнев, Щирба
МПК: G06F 7/02
Метки: двоичных, разрядных, сравнения, чисел
...узлов 2 анализа, каждый из которых состоит из элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3, И 4 и НЕ 5. Устройство содержит также группы из и/2 элементов И б, - б и 7, - 7 входы 8, - 8, 9, - 9 ь,первого и второго чисел, вход 10 наращивания устройства, выходы 11 и 12,Устройство работает следующим образом.На входы 8, - 8 и 9 - 9 устройства поступают прямые значения разрядов сравниваемых чисел, причем Результат сравнения определяетсясоотношением более младших разрядов.Если А = В, то сигнал логическойединицы будет сформирован на выходе12 устройства. Формула изобретения Устройство для сравнения и-разрядных двоичных чисел, содержащее элемент ИЛИ и и узлов анализа, каждый из которых содержит элементы первый разряд является старшим, и .на вход 10 наращивания...
Устройство для возведения двоичных чисел в квадрат его варианты
Номер патента: 1280615
Опубликовано: 30.12.1986
Авторы: Домбровский, Дуда, Опаец
МПК: G06F 7/552
Метки: варианты, возведения, двоичных, квадрат, чисел
...черезтретий элемент ИЛИ 19, элемент 7 задержки и во втором такте через четвертый элемент И 15 открывает группу 20элементов И 3, через которую содержимое счетчика 1 и триггера 17 передается на группу входов сумматора 2со сдвигом на два разряда влево, т.е,учетверенное значение. Кроме того, 25импульс с выхода четвертого элементаИ 15 устанавливает второй триггер 18в единичное состояние, вследствиечего на его прямом выходе возникнетединичный, а на инверсном выходе - 30нулевой сигналы. Если после второготакта в счетчике 1 находится нулевоечисло, то на выходе второго элементаИЛИ 6 нулевой сигнал и процесс вычисления прекращается,35Если для первого импульса послевторого такта в счетчике 1 находитсяненулевое число, то с приходом второго...
Генератор случайных двоичных чисел
Номер патента: 1282118
Опубликовано: 07.01.1987
Автор: Анишин
МПК: G06F 7/58
Метки: генератор, двоичных, случайных, чисел
...цвета в серии из и испы- ток импульсов с помощью первого претаний (извлечений). В результате это- образователя 17 код-интенсивность,го у предлагаемого объекта появляется УпРавляемого двоичным кодом, преобновое свойство дискретной вероятност О разуется в случайный поток импульсовной системы с тремя степенями свобо- .%. Аналогично второй поток с помощьюды: ц, К и Н-К. Отметим, что из- второго преобразователя 18 код-интенвестный генератор имеет один регули- сивность преобразуется в поток,руемый параметр п. Благодаря этому Потоки 9 и 3воздействуют соот,свойству область применения (функцио ветственно на входы триггера 19, фор-нальные возможности) генератора слу- мируя на его прямом выходе случайныйчайных чисел расширяется за счет по-...
Генератор псевдослучайных двоичных последовательностей
Номер патента: 1282316
Опубликовано: 07.01.1987
Авторы: Александров, Вишняков, Ершов, Тоценко
МПК: H03K 3/84
Метки: генератор, двоичных, последовательностей, псевдослучайных«
...выходов генератора 1 щ-последовательности, Например, пусть на втором и третьем выходах устройства требуется исключить одновременное появление запрещенной комбинации " 10". Для определенности будем полагать, что каждый мультиплексор груп 3 12823 пы имеет ло 8 входных каналов, т.е. т=З, с=2=8.Необходимо скоммутировать адресные входы первого мультиплексора 2.1 группы на первую, например, группу из выходов генератора 1 в-последовательности, соответствующие адресные входы второго 2.2 и третьего 2.3 мультиплексоров группы - на одну и ту же, например на вторую, группу 10 их 3 выходов генератора 1 в-последо. вательности, адресные входы четвертого 2.4, пятого 2.5и-го 2-и мультиплексоров группы - соответственно на четвертую, пятую , п-ю 15 группы...
Устройство для сравнения числа единиц в двоичных кодах
Номер патента: 1283747
Опубликовано: 15.01.1987
Автор: Шагинян
МПК: G06F 7/02
Метки: двоичных, единиц, кодах, сравнения, числа
...записываются в регистры 11 и1, На выходах 1-ых пороговых элементов 21-2 и 3,-3,1, где х=1,2.и, сигнал логической единицы формируется в том случае, если количество единиц в сравниваемом коде Ьа х,Пусть число единиц в нервом кодеЬ, больше, чем.во втором Ь , т.е,Ь,Ь, Тогда логическая единица формируется на выходах элементов И 5, ,тФ 151, ,., 5, а также на выходе эле 11мента ИЛИ 6 и выходе Больше 9 устройства,Если Ь 14 11 , то на выходах всех элементов И 5 -51, и выходе 9 устройсТва логический йуль. Если Ь=Ь,тс ,эта ситуация фиксируется блоком 7 поразрядного сравнения кодов на .равенство, при этом на выходе "Равно" 10 устройства логическая единица. Формула изобретенияУстройство для сравнения числаединиц в двоичных кодах,...
Устройство для деления двоичных чисел
Номер патента: 1283753
Опубликовано: 15.01.1987
Автор: Баклан
МПК: G06F 7/52
Метки: двоичных, деления, чисел
...1лителя О, сложение необходимо выполнять для кодов остатка, содержащихнули в двух старших разрядах, Еслитриггер 6 находится в единичном состоянии (как, например, в 1-м цикледеления) и Р = О, то импульс проходит через выход 23 блока 5 на входуправления выдачей дополнительногокода регистра 1 делителя (дополнительный код регистра 1 представляется как его инверсный код и единичныйсигнал, подаваемый на вход переносамладшего разряда сумматора 4), Если триггер б находится в нулевомсостоянии, на сумматоре 4 производится сложение поступившего из регистра 1 прямого кода с кодом изрегистра 2, Через заданный промежуток времени появляется сигнал навтором выходе распределителя 13, ко"торый подается на вход управленияприемом информации регистра 2 и...
Генератор псевдослучайных двоичных последовательностей
Номер патента: 1283950
Опубликовано: 15.01.1987
МПК: H03K 3/84
Метки: генератор, двоичных, последовательностей, псевдослучайных«
...15 элементов И-НЕ группу 16 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент НЕ 17, вход которого является входом блока 9 задания начального состояния и соединен с первыми входами тумблеров клавишного регистра 14, выходы которого соединены с первыми входами соответствующих элементов И-НЕ группы 15, вторые входы элементов И-НЕ которой соединены между собой, со вторыми входами тумблеров клавишного регистра 14, выходом элемента НЕ 17 и первыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 16, вторые входы соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ которой соединены с выходами соответствующих элементов И-НЕ группы 15 и являются соответствующими выходами первой группы выходов блока 9 задания начального состояния, выходами второй группы выходов которого являются...
Устройство асинхронного сопряжения синхронных двоичных сигналов
Номер патента: 1285608
Опубликовано: 23.01.1987
Авторы: Глухов, Григоровский, Новодворский, Румянцев, Точилов
МПК: H04J 3/00
Метки: асинхронного, двоичных, сигналов, синхронных, сопряжения
...в пределах 20сверхцикла. Задержанные опорныеимпульсы поступают на вход опорныхимпульсов фазового компаратора 1,который на свой основной выход выдает аналоговый сигнал временного 25расхождения, между задержанным опорным и следующим вслед за ним тактовым импульсом.Этот сигнал обрабатывается кодером 2 и в двоичном коде записывается 30в соответствующие ячейки блока 5.Кроме того, в блок 5 из датчика 4направляется кодовая комбинация фазирования циклов,Информационные входы блока 5 соединены с соответствующими выходамиуправляемого распределителя 3, начало работы которого задается импульсом с второго выхода фазового компаратора 1. Сигналы на выходах управля- щемого распределителя 3 служат для записи синхронного двоичного сигнала(СДС) в...
Устройство для сравнения двоичных чисел
Номер патента: 1288688
Опубликовано: 07.02.1987
Автор: Буткин
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...0 поступает на первый инверсный вход 3-го элемента И-НЕ первой или второй групп, дает на выходе этого элемента сигнал логического "0 (так как остальные входы этого элемента И-НЕ заблокированы сигналами логической "1" с вторых или первых выходов старших поразрядных узлов 1 ,1 сравнения).Нулевой си"нал, соответствующий старшему числу, с первого или второго выходов 3-го узла сравнения разблокирует соответственно элементы И-НЕ 3, 33 , второй или элемен ты И-НЕ 2 2 2 ,первой групп, соответствующие меньшему числу. В результате при неравенстве чисел в 1-м разряде в нулевом состоянии находятся шина монтажного ИЛИ и выход устройства, соответствующие большему числу, а в единичном состоянии - меньшему числу. Если сравниваемые числа равны во...
Устройство для сравнения -разрядных двоичных чисел
Номер патента: 1288689
Опубликовано: 07.02.1987
Авторы: Абрамов, Коровин, Сергеев
МПК: G06F 7/04
Метки: двоичных, разрядных, сравнения, чисел
...0 до 7. В (инверсное значение) Номера элементов ИЗ, выдающих еди- ничные СосВ (прямое значение) тояние триггера 6 сигналы 101 000 1,3 0 001 110 010 101 1,3 011 100 0 40 100 011 Таким образом, предлагаемое устройство позволяет фиксировать момент совпадения двух чисел, если их раз. - ность может изменяться не более чем на единицу младшего разряда в каждый45 момент времени, и начальное соотношение которых известно. 101 010 110 001 000 Составитель ВИвановаРедактор О. Головач Техред В,Кадар Корректор В Вутяга Заказ 7809/47 Тираж 694 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раущская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 Изобретение...
Устройство для вычисления порядковых статистик последовательности двоичных чисел
Номер патента: 1290295
Опубликовано: 15.02.1987
Авторы: Грицык, Луцык, Паленичка
МПК: G06F 7/02
Метки: вычисления, двоичных, порядковых, последовательности, статистик, чисел
...поразрядно поступает на вход его первого разряда с выхода элемента ИЛИ 3. Триггеры 5 первой группы устанавливаются в нулевое состояние за исключением триггера, номер которого является номером максимума входной последовательности, т,е, этот триггер остается в едицичцом состоянии, После окончания первого цикла работы на втором выходе блока 11, т,е, 1290295на выходе счетчика 13 появляется управляющий импульс. Частота импуль-, сов на выходе счетчика 13 в т раз меньше частоты генератора 12 тактовых импульсов. Импульс с второго 5 выхода блока 11 поступает на управляющий вход блока 6. В предлагаемом устройстве блок 6 выполняет следующую функцию. При определении максимума последовательности чисел может 10 оказаться, что в этой...
Устройство для сравнения двух -разрядных двоичных чисел
Номер патента: 1295384
Опубликовано: 07.03.1987
Авторы: Бурмистрова, Михеичев, Орлов
МПК: G06F 7/02
Метки: двоичных, двух, разрядных, сравнения, чисел
...на выходе 4 Формируется ячейкой самого старшего разряда, в котором фиксируется неравенство,Сигнал на выходах 4 и 6 последнейячейки, являющихся выходами устройства, интерпретируется в зависимостиот того, является ли и-я ячейка четной или нечетной,в соответствии стабл. 3.45 Та 6 Возникновение на выходах устройва кодов, отличных от указанных3 12 в табл.З, или возникновениена выходах ячеек кодов, отличных от указанных в табл,1 и 2, свидетельствует о неисправности устройства,формула изобретенияУстройство для сравнения двух и-разрядных двоичных чисел, содержащее выходной элемент ИЛИ и и ячеек сравнения, причем каждая 1-я ячейка сравнения, где 1 = 1, 3Ги+ 11(2 -- 1) х) - ближайшее2 3Фменьшее х целое число, содержит элемент неравнозначности,...
Система декодирования двоичных последовательностей
Номер патента: 1295527
Опубликовано: 07.03.1987
Автор: Косолапов
МПК: H03M 7/00
Метки: двоичных, декодирования, последовательностей
...С учетом тогох что Ъ;+ =х; Е,Ь . =х . для любого , решение сис 1 Етемы уравнений позволяет определить 50 значение текущих символов порождающих М-последовательностей через совокупность символов последовательности Голда, записанных в регистр 1, т.е. решить задачу декодирования этой последовательности. Символы М-после- довательностей, описываемые полиномами Й(х) и Г (х), находятся с помощью выражений 3а векторы-столбцы координат -го и1-го символов первой и второй компонент, полиномы .(х) и Х(х), вобщем случае имеют вид Х =(х., х.,и- о и 5х, ) , Х;=(х х х )3к кгде х, и х - К-ые.координаты 1-го1и 1-го символов первой и второйкомпонент соответственно, К 6 0, и;1 - знак транспонирования,Символы некоторой последовательности Голда...
Устройство для приема двоичных сигналов
Номер патента: 1297248
Опубликовано: 15.03.1987
Авторы: Ботов, Журавин, Певзнер, Рубцов, Семенов, Трошкин
МПК: H04L 27/14
Метки: двоичных, приема, сигналов
...блока 3 поступает с вторых выходов блока 4 на установочные входы блока 8 и коммутаторов 6, 7. Через коммутатор 6 на вход сумматора 9 поступает оценка полезного сигнала, а через коммутаторнавторой вход сумматора 9 поступаетэкстраполированная помеха. Таким об разом, на выходе сумматора 9 формируется улучшенная оценка полезногОсигнала Х за счет вычитания изоценки полезного сигнала Х, оценки,содержащейся в Х, помехи на моментпринятия решения, причем из вариантов выбирается вариант с лучшей компенсацией помехи. Если вычисленнаяразность превышает поступающий напервый вход порогового блока 5 сигнал оценки модуля-максимума погрешности экстраполяции помехи, то пороговый блок 5 в соответствующий момент, определяемьй блоком 8,...
Система для передачи и приема двоичных импульсных сигналов
Номер патента: 1302310
Опубликовано: 07.04.1987
Автор: Иванов
МПК: G08C 19/16
Метки: двоичных, импульсных, передачи, приема, сигналов
...показанного на фиг, Зж. Эти сигналы с помощью. импульсов перезаписи кода переписываются в регистр 5 и поступают через канал 6 связи на выход регистра 8, На первых выходах первой, второй и третьей частей регистра 8 с интервалом в один цикл передачи основной информации появляются сигналы, показанные на фиг. 3 з, и, к. Полярность этих сигналов сравнивают элементами 9 неравнозначности, на выходах которых появляется О при равенстве значений на их входах и 1 при различных значениях сигналов на их входах (фиг. 3 л,м). Таким образом, при чередовании О и 1 на интервале трех циклов на выходах соответствующих элементов 9 появляются 1, которые поступают на первый и второй первого элемента И 11, а на третий вход подают импульсы интервалов...
Устройство для декодирования двоичных кодов хэмминга
Номер патента: 1307593
Опубликовано: 30.04.1987
Автор: Жуков
МПК: H03M 7/04
Метки: двоичных, декодирования, кодов, хэмминга
...один из входов элемента И 9,На следующем такте второй счетчик 16 импульсов устанавливается в нулевое состояние, на выходе элемента И 65 появляется уровень "1", который при - водит к тому, что на выходе элемента И 9 также устанавливается уровень "1", Вследствие этого открываются ключи 12 и "1", записанная в регистре 11 сдвига, переписывается в соответствующий разряд первого регистра 10 сдвига. Таким образом происходит коррекция ошибки типа стирание.Далее по заднему фронту сигнала, поступающего с выхода элемента И 6, триггер 17 устанавливается в нулевое состояние, Элемент И 4 открывается, и тактовые импульсы вновь начинают поступать на тактовые входы первого 10 и второго 11 регистров сдвига, в результате чего осуществляется сдвиг...
Устройство для нормализации двоичных чисел
Номер патента: 1310805
Опубликовано: 15.05.1987
МПК: G06F 7/38
Метки: двоичных, нормализации, чисел
...7 Р ГР 7 Р РР 7 Р ГР 7 Г ГР 7 Р ГР 7 Г РГ Элемент 53 памяти имеет следующую кодировку: Значе;ниевходов 01 2 3 4 5 6 7 8 9 А В С 0 Е Р 00 РГ РР ГР РР РР РГ РР РР ГГ ГР РГ РР РР ГР ГГ ГР 01 РЕ РЕ РЕ РК РЕ ГЕ ГЕ РЕ РГ, РР РР РР РР РР ГГ РР 02 РС РС РС ГС ГЮ ГЬ ГЬ ГЬ РЕ РЕ РЕ РЕ ГР ГР РГ ГР 03 Р 8 Р 8 Р 9 Р 9 РА РА РВ РВ РС РС ГП РЬ РЕ РЕ ГР РГ 04 РО Г 1 Г 2 ГЗ Р 4 Р 5 Рб Р 7 Р 8 Г 9 ГА РВ РС ГЬ РЕ РР 05 ЕО Е 2 Е 4 Еб Е 8 ЕА ЕС ЕЕ РО Р 2 Р 4 Рб Р 8 РА РС, РЕ 06 СО С 4 С 8 СС ЬО Ь 4 Р 8 ЬС ЕО Е 4 Е 8 ЕС РО Р 4 Р 8 РС 07 80 . 88 90 98 АО А 8 ВО В 8 СО С 8 ЬО Ь 8 ЕО Е 8 РО Р 8 08 00 10 20 30 40 50 60 70 80 90 АО ВО СО ЬО ЕО РО 09 00 20 40 60 80 АО СО ЕО 00 20 40 60 80 АО СО ЕО ОА 00 40 80 СО 00 40 80 СО 00 ОВ 00 80 00 80 00 80 00 80 00 40 80...
Устройство для сжатия двоичных векторов
Номер патента: 1312607
Опубликовано: 23.05.1987
Автор: Липский
МПК: G06F 15/20
Метки: векторов, двоичных, сжатия
...вектор 00000111 на выходе.Сокращение аппаратурных затрат, а именно нключение одного элемента ИЛИ в каж 5 О 5 20 25 30 35 40 45 50 55 дом одноразрядном преобразователе достигается за счет перестройки внутренних связей в нем, причем реализуемые на выходах элементов одноразрядного преобразователя логические функции остаются такими же как и у известного устройства. Таким образом, в случае, если реализовано устройство для сжатия восьми разрядных векторов, будет сэкономлено восемь элементов ИЛИ.В результате перестройки удалось сократить число внутренних связей в одноразрядном преобразователе, поскольку исключен один элемент ИЛИ и два трехвходовых элемента И заменены на двухвходовые. Этот факт хорошо иллюстрирует сравнение общего количества...
Обнаружитель комбинаций двоичных сигналов
Номер патента: 1319327
Опубликовано: 23.06.1987
МПК: H04Q 5/16
Метки: двоичных, комбинаций, обнаружитель, сигналов
...битов двоичной информации, логические состояния которых не определены (бит служебной информации). Положение этих битов в двоичной комбинации может изменяться по заданной программе и задается логическим О с соответствующего разряда переключателя 4 кодов комбинаций, при этом на выходе соответствующего данному разряду каналу пропускания многоканального коммутатора 2 устанавливается состояние логического О независимо от того; как меняется логическое состояние битов служебной информации в обнаруживаемой двоичной комбинации. На всех остальных выходах переключателя 4 кодов комбинаций устанавливается состояние логической 1.Двоичные сигналы с выхода многока. нального коммутатора 2 поступают на входы А соответствующих разрядов линейки...
Генератор нелинейных двоичных последовательностей максимальной длины
Номер патента: 1322245
Опубликовано: 07.07.1987
Авторы: Дынкин, Лаврусевич, Мусаелян
МПК: G06F 1/02
Метки: генератор, двоичных, длины, максимальной, нелинейных, последовательностей
...9, делая его тесуцее значение равным П, Одновременно импульс грахадит на выход КО (конец операции) компаратора 8 поступая на вход 5 уЗЛД д, а таКжЕ На ВЫХОД (с, =С( ),Гсэ 7 если вектор регистра 6 равен вектору негистра 7 и поступает на вход 55 зла 5 или на выход ( б е ( ), если удовлетвоояется указанное нераЕНСТВОЭ ПРОИЗВОДЯ СВОИМ За(ЕНИМ ФРОН- гак через блоки лоГических злементав 15 и 12 перезапись содер 1(елмого регист"а 7 в регистр 6. Далее с появлением импульса , , каторыч с выхода 5, уз:Ед управления поступает на тактовый вход регистра, 7, осуществляя цик- ,ГЕсессий сдвиг влево на 1 разряд ,д в узле 5 с . пас гупает на счетчик 26 Дедал текУЩее числа Раннь 11 и), о исанный процесс повторяется еще г."2 раза В результате чсго н...