Патенты с меткой «двоичных»

Страница 4

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 445040

Опубликовано: 30.09.1974

Авторы: Каширин, Кузьмичев

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...разряда схемы 1, неравнозначности имеет место комбинация операндов, соответствующих неравенству А)В (а,=1, Ь,=О). В этом случае на выходе схемы 11 присутствует потенциал 1, который поступает на элемент ИЛИ 3 и далее на вход схемы 6 анализа. Этот же потенциал поступает на вход элемента И 5 на другой вход которого дается потенциал 1 с входа схемы 1 ь Следовательно, с выхода элемента И 5, потенциал 1 через элемент ИЛИ 4 поступает на другой вход схемы 6. Таким образом, на входах этой схемы445040 Предмет изобретения а 1 б 1 а б 11 авбз аа б 2 Составитель М. Кузьмичев Техред Е. Подурушииа Редактор Т, Рыбалова Корректор Л. Брахнина Заказ 1604/8 Изд. М 1421 Тираж 624 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 445041

Опубликовано: 30.09.1974

Авторы: Антоневич, Кулаков, Москаленко

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...а. -разрядных двоичнцх чисел А и В связаны с входаци частичных схем сравнения,Кащая част 11 ч 11 я схв;ла суав 11 ения СР:1 РпЧ Рант К ".- 3 РЯт 10 В,11 11 Ы СаИ 1 ИМ. -3мых чисел, по одной на каждый раз- ряд, подаются на схемы попарного совйадения и поотдельности на схемы анализа неравенства. Схемы 2 служат для выделения АВ, а схемы 3 - для выделения В ) А. При равенстве сравниваемых разрядов схемы попарнога совпадения формируют запрещающие потенциалы на входы обеих соответствующих схем анализа неравенства. В случае неравенства разрядов запрещающие потенциалы приходят из шин сравниваемых чисел только на одну из схем анализа неравенства.Злементы задержки формируют последовательность импульсов опроса по команде, разрешающей...

Устройство автоматической установки оптимального уровня двоичных видеоимпульсов на входе регенератора для высокоскоростных сигналов

Загрузка...

Номер патента: 445118

Опубликовано: 30.09.1974

Автор: Судник

МПК: H03G 3/20

Метки: автоматической, видеоимпульсов, входе, высокоскоростных, двоичных, оптимального, регенератора, сигналов, уровня, установки

...б, другой вход которого соединен с выходом схемы НЕ. Оба выхода реверсивного счетчика соединены с схемой электронного регулирующего устройства (ЭРУ) 7 и с схемой логического сложения ИЛИ 8, выход которой соединен с вторым входом триггера. Выход триггера соединен со счетным входом ЭРУ. Выход ЭРУ соединен с регулируемым четырехполюсником 1.Двоичный информационный видеосигнал с равновероятным распределением единиц и нулей поступает на регулируемый четырехполюсник 1, коэффициент передачи которого изменяется ЭРУ 7, С регулируемого четырехполюсника сигнал подается на регенератор 3, который сначала за счет ограничения восстанавливает прямоугольную форму импульсов, затем регистрирует методом стробирования (интегрирования). Далее сигнал с...

Устройство для преобразования двоичных чисел

Загрузка...

Номер патента: 446054

Опубликовано: 05.10.1974

Авторы: Немытов, Оранский

МПК: G06F 5/02

Метки: двоичных, преобразования, чисел

...из начального значения числа разрядов й по единице в каждом такте, до выхода из регистра 1 самого старпего значащего разряда числа Х, в результате чего триггер 7 перебрасывается в нулевое состояние и закрывает схему "И" 4. Вычисление окончено, и в счетчйке 2 теперь записано число К, равное значению характеристики искомого логарифма, а в реестре 1 записано приближенйое значение его мантиссы (фиг. 2 б), занимающее Все разряды регистра 1.Для вычисления антилогарифма (Операция потенцирования) в исходном состоянии все ячейки регистра 1, счетчика 2, триггеры 7 и 8 так же устанавливаются в нулевое состояние, В ячейку регистра 1, находящуюся слева от двоичной запятой, записывается "единица" 1 фиг. За). Затем в дробную часть регистра 1 В дюичном...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 446055

Опубликовано: 05.10.1974

Авторы: Бучинский, Домбровский, Дуда

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

..."И", подключены к информационному входу устройства, третьи входы четвертого и пятого элементов "И" соединены с соответств выходами первого элемента", третий вход третьего элемента "Иф подключен к инверсному выходу триггера, вход которого соединен со входом первого элемента задержки, при ятом выходы третьего четвертого и пятого элементов "И" через второй элемент "ИЛИ" подключены ко входу сложения второго регистра.Сущность изобретения поясняет ся чертежом.устройство для сравнения двоичных чисел содержит регистр 1 с вычитающим и регистр 2 с суммирующим счетным входами, линии задержки 3 триггер 4, логические схемы "И" 5,-5 и "ИЛИ" 6,р входы устройства 7-10,Устройство работает следующим образом.В йсходном состоянии регистры 1, 2...

Устройство для формирования двоичных последовательностей

Загрузка...

Номер патента: 447847

Опубликовано: 25.10.1974

Автор: Новиков

МПК: H03K 23/18

Метки: двоичных, последовательностей, формирования

...и коммутирующий Рлемент 28В исходном состоянии двоичные ,запоминающие элементы 12-18, а так же элементы 23,24 и 25 находятся в состоянии "0". Вентиль 4 открыт.Работу устройства рассмотрйм в двух режимах. В первом, когда элемент 27 едийичной задержки перед началом работы находится в состояаии еобее коммутирующий элемент 28 разомкнут, и во втором, когда элемент 27 единичной задержки с по мощьв коммутирующего элемента 28.аизл ( Ъ Сове с а Л иссссгс ров СССР и отирсстийизя изб., а11111 Г ларствессиого коиигета ио деиаи сссобресессий Л 1 оеквз, 1130 ригс, 1 са 1 ис оеава. Г бс 9, Гиресиаовтиая иаб Па тесстг,рглирияс й 78переведен в состояние а 1 ф,В первою ремие устройствопозволяет воспроизвести все шестиразрядные последовательности с...

Цифровое устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 448459

Опубликовано: 30.10.1974

Авторы: Немытов, Оранский

МПК: G06F 7/38

Метки: двоичных, логарифмирования, цифровое, чисел

...мое Годер Науграсууе- СдЮигаувиийугиеуггрйа рюгисуутр С У 1 Ут а Утг ц Р оао,юаат 11 ттюгга : д;оаа, т 1111 О т увюпа = х+ тт у, 1 тт тпююю вОт ттт, 1Оаааютс+ ают, ОООО татас 1 + ту, тууаапюато Овт юю цоп в та У 01+ 111, тттт ттт г т ттт 1 а 12 ООО ттгтттттттгт Сумматор Оат,споаюа 1 сттотпас,саююааюаоюао аоа,сааюповооопо ООО,О 1111 пт 1000 тгт,;спасоОтав 111, ттт Оюоаа тцтп тг , 1 угюоааатот ттг, тттгтааоюцгг 11, тгтгттююсюат ааа,ююовюаатт ттт 11 11 тттт 1 тююпг Оса,воааоссоаттт ттт,ттгтттгттта 1 ттт,тутУто гтг, тттгтттттттт аао, Ооппюсаоопап пап, Оаппооасцооооао, а тт тат таюв т т т,та овцс та 1 ца 1 т, т г тпвоаотаус гтт,ттттааааотог тут, тттгггвовоцт впп,ппвоввс 111 1 1, 1 тт т 1 т 1 тсювт аао,псоаассвсттт ту,тт г т т 1 1 1 11 ют...

Генератор двоичных кодов постоянного веса

Загрузка...

Номер патента: 450154

Опубликовано: 15.11.1974

Автор: Злотник

МПК: G06F 1/02

Метки: веса, генератор, двоичных, кодов, постоянного

...счетчиком 2, а через элемент 3 задерж ки - дешифратором 4 единичных разрядов двоичного кода, и второй счетчик 5;Выход генератора 1 подключен к одному входу схемы ИЛИ 6 непосредственно, а к другому ее входу - через последовательно ЗО соединенные второи счетчик 5 и элемент 7 задержки, Выход схемы ИЛИ 6 подключен к счетному входу счетчика 2.Работает генератор следующим образом.Работа генератора поясняется на примере тридцатиразрядного кода веса 4.После включения генератора 1 начинает работать в качестве делителя на 13 счетчик 5. Подфазированпые элементом 7 задержки деленные импульсы вместе с импульсами генератора 1 подаются на вход счетчика 2 через схему ИЛИ 6.На каждом такте триггеры 8 - 11 счетчика 2 меняют свое состояние, и схемы 12 -...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 450167

Опубликовано: 15.11.1974

Авторы: Кочетов, Лобов, Невская

МПК: G06F 7/39

Метки: двоичных, деления, чисел

...12. Схема 4 определения номера старшей единицы слова, в зависимости от знака, преобразует остаток в прямой код и подсчитывает номер старшей единицы в коде остатка, т. е. количество нулей между знаковым разрядом и старшей значащей единицей. Результат подсчета, равный количеству нулей, поступает на управление схемой сдвига остатка 8 и схемой сдвига и формирования частного 12. Остаток, поступивший на схему сдвига остатка 8, сдвигается влево на количество нулей в нем, т. е. нормализуется, и поступает на второй вход сумматора 5. На первый вход сумматора 5 через преобразователь кода 6 с регистра делителя 7, в соответствии со знаком остатка, поступает код делителя. Для положительного остатка код делителя - инверсный, а для отрицательного...

Устройство для сложения-вычитания двоичных чисел

Загрузка...

Номер патента: 451078

Опубликовано: 25.11.1974

Автор: Базылев

МПК: G06F 7/385

Метки: двоичных, сложения-вычитания, чисел

...с выходом вентиля 15 сброса знаковых разрядов, первый вход которого подключен к шине 14 опроса триггера одинаковых знаков, а второй 45 вход - к единичному выходу триггера одинаковых знаков 13, и триггеры 20 запоминания переносов из триггерных тетрад сумматора, единичные входы которых соединены с соответствующими выходами тет рад 2 сумматора и третьими входами последующих тетрад сумматора, причем выход последней тетрады 1 знакового разряда сумматора соединен с третьим входом первой триггерной тетрады сумматора, четвертые же вхо ды всех тетрад сумматора соединены с шиной26 установки тетрад сумматора в состояние 0110, пятые входы всех его тетрад за исключением тетрады знакового разряда - с соответствующими выходами вентилей 21 коррек ции,...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 452827

Опубликовано: 05.12.1974

Авторы: Грубницкий, Трушков

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...т, е. в качест 30Ве тактовых импульсов используется запаэды/вающая последовательность. Если какиелибо одноименные разряды регистров 8 и 9находятся в состоянии "Оф, то опережающий импульс пройдя схемы "Иф 3 -3 и З 5В1формирователи 10, устанавливает эти разряды в состояние ф 1 ф. Разность сравниваемых чисел при этом не меняется, поскольку к обоим сравниваемым числам добавляется одно и то же число. После этого навход регистров 8 и 9 поступает тактовыйимпульс запаэдывающей последовательности.Импульс переноса с выходов рассмотренных одноименных разрядов регистров 8и 9 появляется сразу же при поступлениина их входы тактового импульса. Послеприхода тактового импульса в регистрах8 и 9 записываются новые числа, а с помощью опережающей...

Схема для сравнения двоичных чисел

Загрузка...

Номер патента: 453688

Опубликовано: 15.12.1974

Автор: Гребенников

МПК: G06F 7/04

Метки: двоичных, сравнения, схема, чисел

...2 и 3. Входами ячейоединеиия эмиттеров транзистоорами; другие выводы последних вместе и подключены к базе 1. Выходом схемы является точия коллекторов транзисторов 1 ь 1, через резистор 4 подключенных к нику питания.Схема работает следующим образом, При поступлении на входы с-й ячейки одинаковых двоичных чисел, например двух единиц, разность напряжений между входами а,. и Ь, будет равна нулю. Вследствие этого ток в базе транзистора 1; равен нулю и транзистор заперт, что является сиго налом о совпадении -х разрядов сравниваемых чисел, Только в том случае, когда все ячейки выдадут такой сигнал, напряжение на выходе С может стать высоким, Появление этого напряжения является сигналом совпадения сравниваемых чисел А и В.При наличии...

Устройство для приема двоичных сигналов по параллельным каналам

Загрузка...

Номер патента: 458102

Опубликовано: 25.01.1975

Авторы: Баранов, Гиршов

МПК: H04B 7/02

Метки: двоичных, каналам, параллельным, приема, сигналов

...автоматическая регулировка усиления, Полярность выходного сигнала демодулятора 2 определяет, какой символ пригонят по соответствующему каналу, а модуль этого напряжения характеризует,надежность решения о принятом символе с учетом лишь мгновенных значений аддитивной,помехи и быстро изменяющихся параметров аддитивной и мультипликативной помех.Далее выходные сигналы демодуляторов 2 поступают на перемножители 3, на вторые ,входы которых поданы напряжения, пропорциональные достоверностям, с измерителей верности 4,Сигналы, сформированные перемми 3, поступают на входы декодиру,ка 5, где происходит исправлениепринятой информации,458102 рующего блока 5 с полярностями соответствующих сигналов на выходе демодулятора 2, Последовательность импульсов,...

Устройство для многоканального приема двоичных сигналов частотного кода

Загрузка...

Номер патента: 458104

Опубликовано: 25.01.1975

Авторы: Антонов, Ммоторов, Самоделов, Тузов

МПК: H04L 27/12

Метки: двоичных, кода, многоканального, приема, сигналов, частотного

...4 и частотного детектора 5, Выход полосового фильтра соединен с высокочастотным входом двухчастотного триггера 4, управляющий вход двух- частотного триггера 4 соединен с выходом амплитудного детектора 2 суммарного сигнала.Выход двухчастотного триггера 4 соединенс входом частотного детектора 5.Устройство работает следующим образом.На согласующий блок 1 по линии передачиинформации поступает и радпопмпульсных сигналов с несущими частотами, зависящими от номера канала и передаваемого символа.Символ 1 передается на частотах 1 ь 1 г а символ О - на частотах 11+ЛЬЕ, г+Л 1",1-+ЫПолосовой частотный фильтр 3 первого канала выделяет сигнал с несущими частотамии +Л 1, второго - с несущими частотами 6 и 1 г+Л 1 и т, д.Выделенные сигналы в каждом...

Импульсная система передачи синхронных двоичных сигналов

Загрузка...

Номер патента: 462290

Опубликовано: 28.02.1975

Авторы: Сараев, Усов, Черкасов

МПК: H04B 3/00

Метки: двоичных, импульсная, передачи, сигналов, синхронных

...си. стемы.Предлагаемая импульсная система состоит из передающей части, содержащей источник колебаний тактовой частоты 1, преобразователь синхронных двоичных сигналов 2, который соединен с источником 1 и преобразует СДС в биполярный (квазитроичный) сигнал, а также выходной трансформатор 3 и включенные между преобразователем СДС и выходным трансформатором две последовательно соединенные логические схемы 4 и 5 И - НЕ и инвертор 6.Через линию связи 7 выходной трансформатор подключен к приемной части, содержащей входной блок 8, пороговое устройство 9, блок выделения фронтов двоичной посылки 10, блок 11 выделения тактовой частоты и выходную схему И 12.Система работает следующим образом.Поступающий на вход преобразователя СДС двоичный...

Дешифратор двоичных кодов

Загрузка...

Номер патента: 463112

Опубликовано: 05.03.1975

Авторы: Жуков, Никулин

МПК: G06F 5/00

Метки: двоичных, дешифратор, кодов

...- к шине питания логических схемформирования выходных сигналов той жегруппы,Структурная схема дешифратора двоичныхкодов представлена на чертеже.Входные кодовые шины 1, - 1 соединенысо входами логических схем формирования выходных сигналов 2, - 2, Этн схемы объединены в т групп по Ат схем в каждой. Значение величины т и 7 г; определяется требуемойэкономией мощности, причем необходимо вылцолнение соотношения Х/гт = 2". В часс да число логических схем формцров одных сигналов во всех т группахр ет место соотношениетй =2 ППитание каждой группы логических схемформирования выходных сигналов осуществляется через ключи коммутации питания3, - 3,. Выходы логических схем формирования выходных сигналов (4 - 4 ) в группе463112 Составитель И....

Устройство для распределения двоичных кодов

Загрузка...

Номер патента: 463963

Опубликовано: 15.03.1975

Автор: Обуханич

МПК: G06F 1/04

Метки: двоичных, кодов, распределения

...остальных групп, триггер распределенияустанавливается в состояние, при котором поступление на его вход первого синхроимпульса вызывает рабочий перепад напряжения на30 его втором выходе.463963 в иноформации ставитель Р. Обуханичехред Т, Миронова Корректор Л. Денисова акт каэ 1340/3ЦНИИП Изд,1251 ударственного по делам изо Тираж 679тета Совета Министний и открытий ПодписиСССР Типография, пр. Сапунова, 2 После запуска устройства на счетный вход триггера распределения поступает первый синхроимпульс, который вызывает рабочий перепад напряжения на втором выходе триггера распределения, не воздействующий на подключенные к нему триггеры управления четных групп, так как они не подготовлены для опрокидывания. Информационные сигналы,...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 466508

Опубликовано: 05.04.1975

Автор: Дуда

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...после числа на входную шину 10 сигнал сброса через схемы И 3 и ИЛИ 4 устанавливает регистр 2 в исходное состояние, а через линию задержки 7, и ИЛИ 4, перезаписывает двоичное число, находящееся в регистре 1, в регистр 2, если разрешающий потенциал на шинах выборки наибольшего 8 или наименьшего 9 из следующих одно за другим чисел и триггер 6, - в единичном или нулевом состоянии соответственно и не перезаписывает двоичное число, находящееся в регистре 1, в регистр 2, если триггер 6, - в нулевом или единичном состоянии соответственно.При этом триггер 6 и регистр 1 сигналом сброса через линию задержки 7, и схему ИЛИ 4 З устанавливаются в исходном состоянии.При поступлении на вход устройства следующего сравниваемого числа операция сравнения...

Устройство для сравнения разрядных двоичных чисел

Загрузка...

Номер патента: 466510

Опубликовано: 05.04.1975

Авторы: Григорович, Максименко

МПК: G06F 7/50

Метки: двоичных, разрядных, сравнения, чисел

...1111 С 51 сВХОДНЬСМ дЛ я;1) и 1; (0) - функции, выраоатысваемые блоком 2 сравнения.Блоск срдвснония 2 реалсизует следующие лописчеакие функцпц;д) фусгкцсси вьсбора максимального числа: б) функцИю признасса того, что в г-х разрядах ссравниваемых чисел содержатся все нули;; (О) = а",. э 2 э.г;2",., (4) эгв) функцию признака того, что в 1-х разрядах сравниваемых ицсел содержится более одной единицы: г1) -- а;.Ю;: ,а";. г". 1 . , /а", т,; / ,/р",.гл, Сравнение одноименных разрядов происходит со стороны старших разрядов. Это достигается тем, что На первые входы блоков последовательного опроса старших л-х разрядос всех чисел постоянно подается потенциал Но шине 3 единичного уровня. При анализе и-х разрядов возможны следующие случаи: 40а, во...

Устройство для сравнения последовательных двоичных кодов

Загрузка...

Номер патента: 467344

Опубликовано: 15.04.1975

Автор: Портнов

МПК: G06F 7/04

Метки: двоичных, кодов, последовательных, сравнения

...весу младшего (п) разряда, должны иметь противоположные значения во всех разрядах от (т+1) до п (где т(п), если зафиксировано расхождение кодов в разряде т. Совпадение значений кодов в любомразряде от (т+1) до п при их несовпадениив разряде т является признаком несмежности кодов. Однако несовпадение кодов в разрядах (т+1) - п при их несовпадении в разряде т является недостаточным условием для определения смежности кодов. Так, например, инверсные двоичные коды, удовлетворяя указанному выше условию, не являются смежными. Достаточным условием смежности кодов при несовпадении их значений в разряде т является несовпадение их в разрядах (т.+ +1) - п и соответствие значений сигналов в разрядах от (т+1) до п на выходе второго источника...

Способ контроля коэффициентов пердачи двоичных делителей

Загрузка...

Номер патента: 468199

Опубликовано: 25.04.1975

Автор: Голубев

МПК: G01R 31/28

Метки: двоичных, делителей, коэффициентов, пердачи

...периодической проверки и подстройки самого эталонного делителя. Если же такая периодическая проверка и подстройка не предусмотрены, требования к эталонному делителю должны быть еще болки зрения стабильности его параметртечение длительного времени и в тре интервале температур Целью изобретени и повышение точност Эго достигается разряда контролируем ляют разность 51) ниями, первое из котма выходных напряжений контролируемого делителя для данного разряда и произвольной комбинации разрядов более старших, 15чем данный, а второе напряжение (Ц )Вформируют тем же койтролируемым делителем так, чтобы величина его равнялась разности между напряжением питания Е делителя и суммой Яф )выходных напряжений делителя для контролируемого разряда и...

Устройство для некогерентной обработки многочаточных двоичных сигналов

Загрузка...

Номер патента: 469215

Опубликовано: 30.04.1975

Авторы: Зверев, Клюев

МПК: H04J 1/00

Метки: двоичных, многочаточных, некогерентной, сигналов

...13 33 шумоьых 14 селекторов соответственно, причем Выкоды блока шумовых селекторов иод 3 гпос 3 е 33 ы к 3 хо;3)3 схе)3 А У 1 Ь, сОеие 33- 3 ых с :,а 33 слы 3 ь 3 м 31 усилителями 16 - 21, я выходы блока сшпяльпых селекторов -- к Входам соот 5 етствуОщих схем 22 - 27 оценки и 33 РЕДСКЯЗа 351, СОСППЕППЫХ 15 ЫХОДЯМИ С ВЕС 3 выми элементами о;13)13 мспиых частотных ка 33 с 3,Ов 28 - :Ь, 1,0 т 3)рье Одл 10 сепы и Олок;3)3 взвсшиваиия.ИРе лсгаемос УстРойство Работает следУющим образом.Квжди Из трактов обработки со;ержГ 3 блок взвешивания. Мгновенные значения выходных ) напряжений детекторов в моменты макс 11- МаЛЬ:ОГО ОТНОШЕНИЯ СИГПа 1/ПОМЕХса ДЛЯ КажДОГС) ИЗ ЧаС 1 ОТНЫХ КЯИЯЛОВ ПРИ ПОДКЛЮЧЕНИИ пх к трактам обработки единиц и пулей...

Преобразователь двоичных посылок в посылки с заданной величиной краевых искажений

Загрузка...

Номер патента: 470928

Опубликовано: 15.05.1975

Авторы: Вертлиб, Гордон, Нурмухамедов

МПК: H04L 3/00

Метки: величиной, двоичных, заданной, искажений, краевых, посылки, посылок

...фронта, блок 9 выделения задержанного заднего фронта, схему ИЛИ 10, блок 11 задержки заднего фронта, триггер-формирователь 12, узел 13 управления, канал 14 выделения задержанного переднего фронта, канал 15 выделения задержанного заднего фронта,Делитель тактовой частоты обеспечивает деление опорной частоты Р, до тактовой частоты, соответствующей скорости передачи.Составитель Л. ШиповаТехред Т, Миронова Корректор Л, Денисова Редактор Т. Янова Заказ 1985/16 Изд.1443 Тираж 740 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж, Раушская наб., д. 4/5Типография, пр. Сапунова, 2 С помощью коммутирующего узла 2 все разряды делителя 1 могут быть соединены с дешифраторами 3 и 4...

Устройство асинхронного ввода двоичных сигналов в цифровой тракт систем связи с двухсторонними временными сдвигами

Загрузка...

Номер патента: 472468

Опубликовано: 30.05.1975

Автор: Левин

МПК: H04J 1/14

Метки: асинхронного, ввода, временными, двоичных, двухсторонними, связи, сдвигами, сигналов, систем, тракт, цифровой

...временного сдвига формируется единичный сигнал на выходе плюс фазового детектора 7, а при возникновении отрицательного временного сдвига формируется единичный сигнал на выходе минус. При отсутствии временных сдвигов триггер 9 периодически переключается из одного состояния в другое с частотой следования команд. Это осуществляется путем подачи импульсной последовательности с выхода делителя частоты 8 на счетный, вход триггера 9. При наличии временного сдвига того или иного знакасигналы о чем формируются на соответствующем выходе фазового детектора 7, производится установка триггера 9 этим сигналом по его другим раздельным входам. В результате на выходах триггера при отсутствии временного сдвига формируются сигналы вида: 101010 - на выходе...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 473181

Опубликовано: 05.06.1975

Авторы: Дунец, Субботин

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...этого в нем выходы всех феррит-транзисторных ячеек объединены между собой и соединены со входом запрета феррит-транзисторного ключа, а входы управления этого ключа и феррит-транзисторных ячеек подключены к шине опроса.Блок-схема устройства представлена на чертеже,Устройство содержит феррит-транзисторный ключ 1, регистры 2, 3 и феррит-транзисторные ячейки 4.Устройство работает следующим образом.В зависимости от значений одноименных разрядов регистров 2, 3 все поразрядные феррит-транзисторные ячейки 4 могут находиться в двух различных состояниях: при различных значениях разрядов феррит-транзисторная ячейка этого разряда готова выдать импульс по сигналу опрос, а при одиаковых - феррит-транзисторная ячеика н одготовлена к выдаче импульса...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 474004

Опубликовано: 15.06.1975

Автор: Склема

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...тетрады счетчика 3 заполнены, на выходе дополнительной схемы ИЛИ 15 старшей тетрады двоично-десятичного счетчика 3 образуется единичный потенциал, который через схему ИЛИ 27 открывает вентиль 25. Тогда импульс с выхода элемента задержки 30 поступает через вентиль 25 на управляющий триггер 19 и переводит его в состояние 1,рп этом открываются выходные вентили 20, и код частного Л,. поступает на выход устроиства. Таким образом, работа устройства завершается за один цикл.Если же образовавшееся частное имеет количество значащих цифр меньше трех, т. е. старшая тетрада двоично-десятичного счетчика 3 не заполнена (ситуации б, в или г в таблице 1), то на выходе дополнительной схемы ИЛИ 15 старшей тетрады присутствует нулевой потенциал, при...

Устройство для формирования испытательных кодовых комбинаций двоичных сигналов с самоконтролем

Загрузка...

Номер патента: 475745

Опубликовано: 30.06.1975

Автор: Филимонов

МПК: H04L 23/00

Метки: двоичных, испытательных, кодовых, комбинаций, самоконтролем, сигналов, формирования

...через СгГ).С приходом четных кодовых комбинаций (четность по номеру в тексте) также производится подсчет импульсов по каждому элементу кода, поступающему с выходов Б - Е триггерными счетчиками; первые посылочки подсчитываются счетчиком из триггеров 5 - 9; вторые посылки счетчиком из триггеров 10 - 14; третьи посылки счетчиком из триггеров 15 - 19; четвертые посылки счетчиком из триггеров 20 - 24; пятые посылки счетчиком нз триггеров 25 - 29. При этом счет импульсов будет осуществляться триггерами, расположенными в вертикальных столбцах матричного блока (в дальнейшем при описании набор этих счетчиков будем обозначать как СгВ).Схема 30 несовпадения подсоединена своими входами к триггерам 5 - 29 матричного блока, а выходом - к...

Устройство для контроля и диагностики неисправностей двоичных схем

Загрузка...

Номер патента: 476564

Опубликовано: 05.07.1975

Авторы: Коробцов, Павленко

МПК: G06F 11/00

Метки: двоичных, диагностики, неисправностей, схем

...тестовая последовательность операций, при этом сигналы с контрольных точек запоминаются на входном регистре 1. Выходные сигналы регистра поступают на узловые точки блока сравнения.) состоящего из схем Гра висни 1, имсюцих два входа и два выхода. В случае равенства сигналов на входах сигналы на выходах отсутствуют. Если на одном из входов сигнал равен единице, а на втором - нулю, то возбуждается один из выходов, если наоборот - то второй. Сигналы с выходов блока 2 сравнения (схем сравнения) поступают на вертикальные шины блока памяти 3, на горизонтальные шипы которого поступают сигналы с дешифратора строк 4.При совпадении этих двух сигналов (токов) перемагничиваются сердечники, которые перед началом работы установлены в исходное...

Устройство для контроля коэффициентов передачи двоичных делителей напряжения

Загрузка...

Номер патента: 478272

Опубликовано: 25.07.1975

Автор: Голубев

МПК: G01R 31/28

Метки: двоичных, делителей, коэффициентов, передачи

...старшего и кончая самым младшим, включая и нулевой разряд, соединяются с соответствуюшими выходами разрядонабиратепя 2 и подсоединяются при пол.оши коммутатора 3 к выводам источника питания 4.Выход контролируемого делителя 1 через модулятор 5 соединен с измерительным блоком 6.Устройство работает следующим образом 5Потенциальный и нулевой выводы источника питания 4 делителя при помощи коммутатора 3 периодически подключаются соответственно то к выводам 7 и 8 разрядонабирателя 2, то к выводам 8 и 7. 1 ОРазрядонабиратель 2 позволяет для любого-го разряда контролируемого делителя напряжения 1 подключать вывод 7 ко всем более младшим, чем-й, разрядам делителя, вывод 8 - к -му 15 разряду, а вывод О - ко всем более старшим, чем-й, разрядам...

Устройство для сравнения разрядных двоичных чисел

Загрузка...

Номер патента: 478302

Опубликовано: 25.07.1975

Авторы: Белов, Ветшев

МПК: G06F 7/04

Метки: двоичных, разрядных, сравнения, чисел

...е соеди ой сх мы Н хемвходаСхепа 4) о достигается тем, ч ные входы каждой 1=1, 2, 3 п, одн иены с выходами 1,м НЕТ и прямым вх ЕТ другого канала, а НЕТ каждого канала ми соответствующей ма устройства для показана на чертежтройство работает следующим образо 1 О Два сравниваемых числа в прямом кодепараллельно подаются по разрядным шинамна первый и второй канал сравнения Приэтом входам " ао" и6, " соответствуютстаршие разряды сравниваемых чисел, а 15 входам "о " и " о " - младшие. В слу 3 3чае равенства сравниваемых чисел на выходах схем НЕТ сохранятся нулевые потенциалы, так как,в каждом разряде прямойвход схемы НЕТ одного канала соединен с рО инверсным входом схемы НЕТ другого .канала. Нулевые потенциалы на выходахсхем НЕТ обеспечивает...