Патенты с меткой «двоичных»
Устройство для проверки двоичных и двоичнодесятичных счетчиков
Номер патента: 238893
Опубликовано: 01.01.1969
Авторы: Габели, Гольдштейн, Джан, Ескл, Чхеидзе
МПК: G06F 11/18
Метки: двоичнодесятичных, двоичных, проверки, счетчиков
...символов, В результате этого с выхода регистра сдвига выдается последовательность, состоящая из 512 импуль сов, разделенных временными интерваламиразной длины. Эта последовательность подается на проверяемый счетчик через схему запрета 7, которая находится в состоянии запрета. Импульс на выходе схемы И 4 выраба тывается только при наличии в регистре сдвига комбинации 1000000000. Так как в пределах одной замкнутой последовательности состояний регистра сдвига каждая данная комбинация встречается только один раз, то каж- ЗО дый импульс чл выходе схемы И 4 означа238893 Составитли Е. В, МаксимовА. Утехина Техред Л. Я. Левина корректор А. А, Березуев едакт ПодписноеМинистров СС СР Заказ 1662/13ШИ 14 ПИ Комитс Тирак 480 по делам изобретений...
Генератор случайных двоичных цифр
Номер патента: 249040
Опубликовано: 01.01.1969
Автор: Хамитов
МПК: G06F 1/02
Метки: генератор, двоичных, случайных, цифр
...1, 1, 1" соединены со входом схемы ИЛИ 2, выод схемы 2 подключен на вход клапана 3, выход которого, в свою очередь, соединен со входом триггера 4. На управляющий вход клапана 3 подключен генератор 5 управляющих импульсов.Работа блок-схемы основана на принципе использования нестабильности параметров и характеристик радиоэлектронных схем. Любой реальньш источник электрического сигнала из-за различного рода внутренних и внешних шумов является источником случайного процесса. Так в генераторах прямоугольных импульсов обнаруживаются флуктуации ам.плитуды выходных импульсов, их длительности и периода следования, в генераторах синусоидальных колебаний - флуктуации ам плитуды, фазы и частоты следования. Поэтому любой реальный поток...
Устройство для сравнения двух параллельных двоичных кодов
Номер патента: 254202
Опубликовано: 01.01.1969
МПК: G06F 7/02
Метки: двоичных, двух, кодов, параллельных, сравнения
...достаточно большим для уменьшения падения напряжения ца резисторах 1 и 2.Схема 8 выделения нижних уровней построена ца диодах 3 и резисторе 4. На резцстор 4 30 подастся напряжение Е., соответствующее,г, Уг 480 Подписно делам изобретений Министров СССР5 ая наб., д. ипорафия, пр. Сапунова, 2 верхнему уровню напряжения сравниваемых кодов (в принятой системе оно должно быть больше, или равно - 1,5 в).Напряжение в точках соединения диодов о и резистора 4 равно наименьшему отрицательному напряжению, присутствующему на выходах суммирующих цепей. В остальном схема работает аналогично описанной выше схеме 9 выделения верхних уровней напряжения.Компаратор 7 выдает сигнал на выход 10 в том случае, если в точке соединения диодов 3 появится...
Устройство для сравнения двоичных чисел
Номер патента: 255652
Опубликовано: 01.01.1969
Авторы: Колонтаева, Сахно
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...п Изобретение относится к области вычислительной техники и дискретной автоматики.Устройства для сравнения двух двоичныхчисел, построенные на трансформаторах имагнитных сердечниках и использующие либоимпедансный принцип, либо принцип совпадения и запрета сигнальных импульсов, известны.Известные устройства требуют постоянногопотребления энергии от потенциальных регистров, используют как прямой, так и инверсный коды, предъявляют жесткие требованияк идентичности параметров элементов устройств.Предлагаемое ферритройство для сравнения двреализует принцип последразрядов, начиная со стаэлементы, работающие вчто позволяет повысить натребования к параметрамства,Схема предлагаемого устр редставлена на чертеже.Устройство содержит два...
Коммутатор многоразрядных двоичных кодов
Номер патента: 255653
Опубликовано: 01.01.1969
МПК: G06F 3/023
Метки: двоичных, кодов, коммутатор, многоразрядных
...и подключены к коллектору соответствующего ключа, а их катоды подключены к поразрядным выходам соответствующих регистров хранения кодов. Изобретение относится к области вычислительной техники.Известны коммутаторы многоразрядных кодов, содержащие регистры, транзисторные ключи, диоды, дешифратор и элементы индикации.Предложенное устройство отличается от известных тем, что в нем аноды диодов каждой группы объединены и подключены к коллектору соответствующего ключа, а их катоды подключены к поразрядным выходам соответствующих регистров хранения кодов.Это позволяет упростить устройство.Схем а коммутатора многор азрядных двоичных кодов представлена,на чертеже. Он содержит многоразрядные регистры 1 - 4, хранящие двоичные коды, группы...
Устройство для формирования двоичных кодов
Номер патента: 256357
Опубликовано: 01.01.1969
МПК: H03M 1/00
Метки: двоичных, кодов, формирования
...начальной информации и кнопки управления Кс - Кт (не показаны на чертеже цепи тактового питания). ЗОВ исходном состоянии все двоичные элементы находятся в состоянии О. га.Кнопки управления расположены таким образом, что в (и 1)-ом такте (тг - длина ко. довой комбинации) прекращается передача инфор ма ции из-за разрыва связи между эле. ментами кольца, а в состоянии 1 переводится одпп из дополнительных двоичных за. поминающпк элементов (5 или б).Работу кодирующего устройства рассмотрим на примере формирования двоичной комбинации 100.При нажатии на кнопку К, в состояние 1 переводится ячейка 4 регистра сдвига, один из входов которой подключается к шине записи начальной информации, а выкод ячейки 1 отключается от вкода ячейки 2 и соединяется...
Устройство для регистрации последовательности двоичных сигналов
Номер патента: 261449
Опубликовано: 01.01.1970
Автор: Лыткин
МПК: H04L 1/00
Метки: двоичных, последовательности, регистрации, сигналов
...сигнала посредством предлагаемого устройства в режиме компенсацииошибок при) , происходит следующимобразом.В данных условиях в каждом пакете единиц(так же, как и нулей, в отсутствие краевыхискажений) не хватает несколько временныхотметок (фиг, 2, а), вследствие чего делительчастоты 5 сбрасывается, не окончив полногоцикла, и потеряется одна двоичная единица,, е. произойдет ошибка обработки.Для компенсации этой ошибки в последовательность выходных единиц через схемуИЛИ 8 добавляется один двоичный элемент(импульс), сформированный из импульса двоичного триггера и совпадающий с одним изпервых импульсов последующего пакета нулей(фиг, 2, б и 2, в), Также компенсируется потерянный нуль; с той только разницей, чтоиспользуется схема ИЛИ...
Устройство для декодирования арифметических двоичных кодов
Номер патента: 263274
Опубликовано: 01.01.1970
Автор: Шапиро
МПК: H03M 7/04
Метки: арифметических, двоичных, декодирования, кодов
...0 до (к) -га Код младшей группы числа ЗУ вычисляется сумматором в соответствии+ 3)К.Код 1-й группы числа ЗУ вычисляется сумматором в соответствии с формулой(2 + 3) У или (2 - 3)У, поступающая пошине 1, записывается в регистр 3. Сигнал,приходящий по шине 12, запускает схему управления 11, которая выдает сигналы сбросасумматора 7 и регистра 10, а затем формируеттактовые сигналы управления вентилями 2, 4,5, 9, При подаче тактового сигнала на вентили 4 и 5 в сумматор 7 поступают два к-разрядных числа из регистра 3 и регистра 10.Считывание информации из регистра 3 производится группами, начиная с младших разрядов.При декодировании чисел вида (2 к + 3) Уинформация из регистра 3 считывается в прямом коде, а при декодировании чисел...
Устройство для сравнения двоичных потенциальных кодов
Номер патента: 264778
Опубликовано: 01.01.1970
МПК: G06F 7/02, H03K 19/00
Метки: двоичных, кодов, потенциальных, сравнения
...ем костью.Это позволяет упростить схему устройства при сравнении кодов, единичные значения в которых представлены напряжениями одинаковой полярности.На чертеже представлена схема предлагаемого устройства.Устройство содеркит диоды 1 - д, резисторы 4 и б, составляющие диодно-резисторный мост, емкость б, выходные шины 7 и 8 сравниваемых кодов, импульсный вход 9, вход моста 10 и выход 11.Устройство работает следующим образом. Если в данном разряде значения сравниваемых кодов одинаковы и равны 1, то на шинах 7 и 8, входе моста 10 и выходе 11 присутствует потенциал - Е. Если на импульсный вход 9 подать отрицательный импульс, то он пройдет через диод 3 на выход 11.Если значения сравниваемых кодов одина ковы, но равны О, то на шинах 7 и 8,...
Способ формирования псевдослучайных п-разрядных двоичных чисел с равномерным распределением
Номер патента: 268530
Опубликовано: 01.01.1970
МПК: G06F 7/58
Метки: двоичных, п-разрядных, псевдослучайных«, равномерным, распределением, формирования, чисел
...разложением в ряд Фурье функций х(1) и у(1) на совпадающих временных интервалах, равных периоду х(1).Для этого можно использовать, например, приближенные формулы Бесселяа,= - г,. соз / (3)1=от - С г 81 п /л, ж= агс 1 да, рез и+ 1 начальное значение Я"к и период М-последовательности по следующей формуле; и - 15 с = - Лйк 0+2 ЬР" Ясозй , (7)й:1 где ЛЯх ф - Як ф 1 р и Из анализа формулы (7) следует, что дискретный спектр всевдошумовой решетчатой функции близок к равномерному с небольшим подъемом в области низких частот.По установившейся реакции системы напсевдошумовую функцию определяется изменение амплитуды и начальной фазы гармонических составляющих сигнала, прошедшего через систему. Для этого по формулам (3) - (6)...
Преобразователь двоичных сигналов в квазитроичные
Номер патента: 269975
Опубликовано: 01.01.1970
Автор: Поль
МПК: H03M 5/18
Метки: двоичных, квазитроичные, сигналов
...предыдущего символа двоичной последовательности.При поступлении с линии задержки на тактовый интервал 2 двоичного нуля, на выходе вращателя формируется следующий символ прямой разностной квазитроичной последовательности, Прп поступлении двоичной единицы формируется следующий символ обратной рази квазитрои шой последовательности. Сигнал с выхода вращателя поступает н второй вход компенсатора. На третий вход компенсатора поступает сигнал с выход анализатора 8.Сигнал на входе линии задержки на тактовый интервал 7 и на входе анализатора полностью идентичен по структуре выходному квазитроичному сигналу. Таким образом, анализатор фактически исследует структуру выходного квазитрончного сигнала. В зависимости от чередования положительных и...
Устройство для контроля двоичных кодовпо модулю 2 т+1
Номер патента: 275528
Опубликовано: 01.01.1970
Автор: Дудукин
МПК: G06F 11/10
Метки: двоичных, кодовпо, модулю
...третий управляющий вход соединен с триггером.Это позволяет уменьшить аппаратурные затраты и упростить программу контроля.Схема устройства изображена на чертеже.Устройство содержит кольцевой регистр 1; счетчик 2 по модулю 2 т+1; триггер 3 для формирования контролируемого кода и дополнительных импульсов; схемы И 4; схему ИЛИ Б; тактовые шины б; управляющий быть не меньше с/Лна триггер 3 подаются импульуемого кода с частотой /.подаются такты, частота кото- ется значениями остатков, полу- осле деления соответствующих ивалентов 2 с, 21, 2-, 2 . на лт=1, 2, 3). Число тактовых числу остатков в периоде, полури делении.остатка показывает, воактов, подаваемых пое, больше частоты , На двоичных эквивалентов 2275528 Предмет изобретения Составитель В....
Датчик случайных равновероятных двоичных чисел
Номер патента: 285344
Опубликовано: 01.01.1970
МПК: G06F 7/58
Метки: датчик, двоичных, равновероятных, случайных, чисел
...устройство отличается от известного тем, что вентиль единичного выхода через другую линию задержки подключен к единичному входу триггера.Такое выполнение устройства позволяет упростить схему датчика случайных равновероятных двоичных чисел,Блок-схема устройства показана на черте. же. Генератор 1 случайных импульсов соединен параллельно с единичным и нулевым входами триггера 2, единичный и нулевой выходы последнего подключены к потенциальным входам управления вентилей 3 и 3. Импульсные входы этих вентилей подсоединены параллельно к выходу генератора 4 синхронизирующих импульсов. Выход вентиля 3 соединен через линию задерхкки 5 с нулевым входом триггера, выход вентиля 3 через линию задержки 5 т соединен с единичным входом триггера,...
Устройство для сравнения двух двоичных чисел
Номер патента: 321815
Опубликовано: 01.01.1971
Авторы: Бабаев, Григорьев, Иванов, Лебедев
МПК: G06F 7/02
Метки: двоичных, двух, сравнения, чисел
...28 и 29, соответственно, больше, равно, меньше, выходы 30 - 34 числа в прямом коде и входы 35 - 39 числа в дополнительном коде.Номиналы резисторов младших разрядов чисел выбираются в соответствии с характеристиками релейных элементов, номиналы резисторов каждого старшего разряда выбираются таким образом, чтобы их проводимость была больше суммы проводимости резисторов всех младших разрядов.Схема предлагаемого устройства работает следующим образом. На входы 30 - 34 подается число в прямом коде, причем за 1 принят отрицательный сигнал, а за О - положительный, на входы 35 - 39 подается другое сравниваемое число в дополнительнсм коде. Если число, поданное на входы 30 - 34, больше числа, поданного на входы 35 - 39, то на прямом выходе 27...
Устройство для сравнения двоичных чисел
Номер патента: 289413
Опубликовано: 01.01.1971
Автор: Мацкевич
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...диоды 5 соединены с коллектором транзистора 2 ячейки сравнения 1 следующего старшего разряда. Коллектор транзистора 2 ячейки сравнения младшего разряла подклочсн к источнику ца цряжеция. Вентили 8 имеют входы лля прямого кода числа 4 и для обратного кода числа В. Вентили 4 имеют входы для обратного кола числа 4 и для прямого кода числа В.Устройство работает следуюшьм образом.Если оба числа равны. то ца выходах вентилей 4 напряжение отсутствует, а все транзисторы 2 закрыты, так ;ак отсутствует напряжение на выходах вентилей 8. В результате напряжение с коллектора транзистора 2 ячеики сравнения 1 младшего разряда поступает через все ячейки сравнения 1 на вход инвертора 6, ца выходе этого инвертора напряжение отсутствует, Так как с...
Устройство для корректировки двоичных арифме1ических кодов
Номер патента: 294142
Опубликовано: 01.01.1971
МПК: G06F 11/10
Метки: арифме1ических, двоичных, кодов, корректировки
...переписывается в регистр б. В следующем такте производится выдача кода из регистра б через вентили 8 и собирательную схему 16 в сумматор со сдвигом на один разряд влево.Сложением числа, содержащегося в сумматоре с кодом числа, поступившего через вентили 8, завершается каждый промежуточный цикл работы корректирующего устройства, Следующий цикл начинается с выдачи из схемы управления 12 в счетчик тактового импуль 5 10 15 20 25 30 35 40 45 50 55 60 65 са, Выполи"ние всей операции вычисления ос. татка по модулю (2" - 3) состоит из (1+1)-го описанного выше частичного цикла. При вычислении остатка по модулю (2"+3) последний цикл огличается от предыдущих, так как в соответствии с формулой в последнем цикле необходимо вычесть код остатка по...
Устройство для сравнения двоичных кодов
Номер патента: 309360
Опубликовано: 01.01.1971
МПК: G06F 7/04
Метки: двоичных, кодов, сравнения
...и кочденсатор, причем анод стабилитрона младшего разряда подсоединен через резистор к нулевой шине, а анод стабилитрона старшего разряда подсоединен к выходной шине устройства.Это упрощает устройство и повышает его надежность.Схема устройства дана на чертеже.Подлежащие сравнению кодовые двоичные числа в виде постоянных или импульсных напряжений одновременно поступают поразрядно на две группы резисторов 1 и 1. При указанном включении на средних точках резисторов происходит предварительный поразрядный отбор соответствия кодовых значений чисел, позволяя из четырех комбинаций (да - да, нет - нет, да - нет, нет - да) получить три: при соответствии кодов (да - да, нет - нет) - нулевое напряжение, и в двух других случаях +10 в и- 10 в....
Способ ограничения спектра модулирующих двоичных сигналов
Номер патента: 313304
Опубликовано: 01.01.1971
Автор: Петров
МПК: H04B 1/66, H04B 7/165
Метки: двоичных, модулирующих, ограничения, сигналов, спектра
...разделяющие ключевые схемы 1 и 2, фильтры 3 и 4, каждый из которых представляет собой модель радиоканала, стробирующие ключевые схемы 5 и 6, сумматор 7 и коммутирующее устройство 8.В характерных сечениях схемы показаны эпюры мгновенных значений сигналов.Коммутирующее устройство поочередно открывает разделяющие ключевые схемы 1 и 2 на время, равное длительности двоичного символа, в результате чего на фильтры 3 и 4 символы поступают не вплотную друг за другом, а с интервалами - пропусками. На выходе фильтров 3 и 4 сигналы появляются с не.которым запаздыванием, завиящим от инерционности принятой модели канала. Одновременно форма сигналов сглаживается, а их длительность увеличивается.Коммутирующее устройство открывает по очередно...
Устройство для цикловой синхронизации двоичных сообщений
Номер патента: 318172
Опубликовано: 01.01.1971
Авторы: Байда, Блиотс, Конструкторско, Муравицкий
МПК: H04L 7/10
Метки: двоичных, синхронизации, сообщений, цикловой
...счетчик 4 несовпадений, вентиль 5 переписи, децифратор 6, рсгистр 7 памяти, счетчик 8 длины пус-, оэвой кэмбинации,блок прсграммы 9.Информация, принимаемая из канала, по-,ступает в регистр 1 и оравиивас 1 гся на схеме, сравнеия 2 с эталсцпной, поступающей из фэриирователя 3, Ь,оличество поразрядных весов-падений эталэнной и принимаеиой комбинаций посчитьвается счетчиком 4, содержимое, соторого переписывается через вентиль 5, прцо поступлении импульса с дешифратора б в ре-,гиспр 7 памяти. Счетчик несовпадений перпо-, ди ео и сбрасывается в нулево; сэстояоне.Перед началом работать в регистр 7 памятизаписывается число, соответствующее миниму- му функцин поразрядных несовпадений для, заданного процента искажений пусковых ком- , бонаций. В...
Устройство для сравнения двоичных чисел
Номер патента: 326575
Опубликовано: 01.01.1972
Авторы: Геза, Захаров, Казанский
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...- номер группы;- номер разряда в группе;- число групп:п - число разрядов в первой группе;lг; - разница между числом разрв первой группе и числом разр в 1-ой группе.На ячейки 1 поразрядного сравнения каждой группы подаются старшие разряды групп, т. е. ао, Ь;ь На ячейки 2 поразрядного сравнения поступают остальные разряды групп, т. е, а;.;, Ь при 1=, - 1.На выходе 5 ячеек 1 сигнал появляется, если а;1 Ь;,; на выходе 5 ячеек 2 сигнал появляется, если а) Ь;и а ) Ь; при 1)1 На выходе б ячеек 1 сигнал появляется, если ат,)Ь;,; на выходе б ячеек 2 сигнал появляется, если а;.,)Ьч и а, 1)Ь,; 1 при 1+1326575 Предмет изобретения гг г 5. , . 15Г "=-д 72 г 1Сост а ни гель В. Дол гу шева сдактор Л. Жаворонкова Тсхрсд Е. Борисова Корректор Т....
Устройство для преобразования целых двоичных чисел в двоично-десятичный код и дробных
Номер патента: 328447
Опубликовано: 01.01.1972
Автор: Лобов
МПК: H03M 7/28
Метки: двоично-десятичный, двоичных, дробных, код, преобразования, целых, чисел
...31 появлястся сигнал целой части удвоенпого результата - двоичный разряд с весом 2 - -, а на выходах весов 8,4 и 2 вместе с выходом десятичного переноса каждого соседнего правого удвоителя второй строки образуется двоична-десятпчный код дробной части,Все последующие строки матрицы функционируют так же, как две первые.В г-той строке матрицы определяется значение разряда двоичного кода с весом 2- (на выходах 43), а на остальных выходах элементов г-того ряда формируется двоично-десятичный код дробной части. На выходах последней строки десятичных удвоителей (1, 2, 34, 5) образуются: на выходе десятичного переноса удвоителя 1 двоичный разряд веса 2 - " (если в матрице т строк), а на остальных выходах элементов ряда удвоителей 1, 2,...
Устройство для вычитания двоичных чисел
Номер патента: 328454
Опубликовано: 01.01.1972
Авторы: Бородин, Каткова, Санько
МПК: G06F 7/50
Метки: вычитания, двоичных, чисел
...результат, можно заметить, что второе преобразованное число В обратилось в нуль, а первое преобразованное число А оказалось равным искомой разности.Процесс получения последующих преобразованных чисел например Ац и Вц из предыдущих А и В, фактически происходит следующим образом,Число Ац определяем путем сложения чиселА и Вд, т. е. Ац=А+Вд.Процесс сложения здесь упрощается, таккак в каждом из разрядов суммируемых чисел складываются только 0 и 1 или 0 и 0.При таком упрощении сложения чисел отпадает необходимость в переносе 1 из разряда в разряд, поэтому сложение может быть заменено операцией дизъюнкции, которую в дальнейшем мы будем называть - объединение. до 15 20 25 30 35 40 45 50 55 60 65 Число Вц можно получить путем сдвига числа Вд...
Устройство для корректировки двоичных арифметических кодов
Номер патента: 328464
Опубликовано: 01.01.1972
Автор: Шапиро
МПК: G06F 11/10
Метки: арифметических, двоичных, кодов, корректировки
...записать:ЛЬ = (:Е 23) тоУ (21-3),где Ю - остаток, образованный в сумматоре от и - разрядной информации; и= й+ г, =сй+д;Здесь й - число разрядов в группе;с - номер группы, в которой произошлаошибка; с(1;1 - номер старшей группы; Й(к;г - число разрядов в старшей группе.Код остатка, соответствующий любому с)0 может быть преобразован в определенный код остатка, соответствующий с=О путем умножения по модулю (2" +3) или (2" - 3) на 2 - "ф для Д)г и на 2+ - ф для д(г. Тогда общую формулу, согласно которой корректирующее устройство осуществляет вычисление номера группы, кода ошибки и ее знака, можно записатьгде Я - остаток из группы с=О, образующийся преобразованием Я;ч,1=1+1 для д(г,1=1 для д)г, 10 В соответствии с этим выражением...
Устройство для преобразования двоичных кодов
Номер патента: 330448
Опубликовано: 01.01.1972
Метки: двоичных, кодов, преобразования
...2, производя в нем сдвиг записанного 25 двоичного числа Х. При этом в счетчике 1производится вычитание из начального значения числа разрядов и по единице в каждом такте, до выхода из регистра 2 самого старшего значащего разряда числа Х, в результа те чего триггер 7 перебрасывается в нулевое330448 3 состояние, Выходной сигнал триггера 7 закрывает схемы И 11. Вычисление окончено, и в счетчике 1 теперь записано число к, равное значению характеристики искомого логарифма, а в сдвигающем регистре 2 записано приближенное значение его м антиссы (фиг.2, б), занимающее все разряды регистра 2. Для вычисления антилогарифма (т. е. для потенцирования), в исходном состоянии все ячейки регистров, счетчика, триггеры 7 и 8 устанавливаются в нулевое...
Устройство для деления двоичных чисел
Номер патента: 330451
Опубликовано: 01.01.1972
Авторы: Аваев, Визун, Головина, Лаут
МПК: G06F 7/52
Метки: двоичных, деления, чисел
...суммирующие схемы для трек старшцк разрядов очередного осгатка, включая двч старших разряда мантиссы и первый знаковый разряд. Зти схемы должны управлятьсч сигналами, определяющими характер передачи кода с регистра делителя в буферный регистр, и в зависимости от этих сигналов25 производить либо сложение двукрядного кода очередного остатка (в трек старших разрядах) с кодом трех старших разрядов делителя, либо вычитание кода трек старших разрядов делителя из очередного остатк;, либо сдвиг кода трех старших разрядов ос татка влево на один разряд, давая на выкохх дах во всех трех случаях код вида к, хх.Применение опережаюцего суммирования трех старших разрядов очередного остатка з устройстве деления, выполненном на элементах с...
Устройство для декодирования двоичных кодов
Номер патента: 335690
Опубликовано: 01.01.1972
Авторы: Ордена, Ринов, Телемеханики, Цискаридзе, Чачхиани
МПК: G06F 11/10
Метки: двоичных, декодирования, кодов
...схедля двоичных Предлагаемое уст исправить единичну ства при выдаче и разряда регистра сд Декодирующая с новывается на испо проверочного соотн Хэмминга, имеющег- означает су два, аа Й,=О;1, ого блока 3 подключе фиксаций ошибки 5 и задержки 8. Единичныйксаций ошибки б подклсхемы ИЛИ 6. Выход задержки 8 подключен ЛИ - НЕ 7, выход коорому входу схемы И ужит выходом блока 3. агаемого устройства яв щего регистра 1, а вых ервого разряда этогоЕтоды выходставитель В. Крылов Техред Т, Курилко орректор О. Тюрина кт текина Заказ 12959 Изд.456 Тираж 448ЦНИИПИ Комитета по делам изобретений и открытий при СоветеМосква, Ж, Раугвская цаб., д, 4/5 Подписно ииистров СССРТипография. пр. Сапунов Рассмотрим работу предлагаемого устройства для канала связи, в...
Устройство для кодирования двоичных циклических кодов
Номер патента: 335691
Опубликовано: 01.01.1972
Автор: Стародубцев
МПК: H03M 13/51
Метки: двоичных, кодирования, кодов, циклических
...со встроенными сумматорами по модулю 2, охваченным обратными связями. Места 3 УДК 681.326.7(088,8)335691 45 50 55 60 65 полинома, на который необходимо производить деление, и управления схемами И, Порождающий полином записывается в запоминающем регистре в нормализованной форме, т. е. вместо полинома степени 1( записывается полипом д(х)х - з. При этом старший член полинома имеет степень, а младшие члены - 1 являются нулями. В итоге после /г сдвигов получаем остаток от деления 1(х)х на д(х)х - , т. е. тот же самый результат, что и при делении (х) х на д(х).При наличии не нулевого коэффициента при х соответствующая схема И, открыта, и сигнал обратной связи проходит на сумматор. При нулевых коэффициентах цепь обратной связи...
Устройство для передачи двоичных сигналов в многолучевом канале связи
Номер патента: 343394
Опубликовано: 01.01.1972
Авторы: Дсроднов, Кловский, Куйбышевский, Николаев
МПК: H04L 17/02
Метки: двоичных, канале, многолучевом, передачи, связи, сигналов
...сторон от рабочих посьлок защитными интервалами, на протяжении которых укладывается все послсдсйствис линии связи, блок 6 измерения, подклочаощийся ко ду приемной части модема периодически на врся прихода от:.лика капала на25 зо 35 40 тельный импульс, записывающий отсчеты этого отклика и воспроизводящий их к каждой рабочей посылке, блоки 7 и 8 формирования, подготавливающие соответственно вычитаемый сигнал и множитель, необходимые для оптимального поэлементного приема рабочих посылок и вычитающее устройство 9.С выхода дискриминатора 4 двоичные электрические сигналы поступают на блок формирования 7 и передают информацию о знаках предшествовавших посылок.Блоки формирования реализуют следующий алгоритм оптимального поэлементного приема та...
Способ радиоприема дублированных двоичных корректирующих кодов
Номер патента: 344581
Опубликовано: 01.01.1972
Авторы: Всисо, Мартынов, Пдтентео, Петровский
МПК: H03M 13/05
Метки: двоичных, дублированных, кодов, корректирующих, радиоприема
...в каждом канале осуществляют обнаружение ошибок, а в исполнительное устройство со сдвигом по времени на половину длинны кода вводят сигнал того канала, в ютором ошибки не обнаружены.На чертеже представлена блок-схема устройства оконечной аппаратуры, реализующего предлагаемый способ.Радиоприемные устройства 1 и 2 одновременно принимают информацию и передают на входные устройства 3, 4. После ее переработки в виде параллельного кода информация передается в исполнительное устройство 5, производящее суммирование. С последнего информацию вводят на печатающее устройство сразу или через буферный накопитель. Так как в устройстве 5 кодовые слова с каждого вход- наго устройства,по причине многолучевого распространения могут поступать в...
Устройство для поэлементного автовыбора двоичных сигналов по временным искажениям
Номер патента: 349110
Опубликовано: 01.01.1972
Авторы: Богородский, Лущихин, Сырков
Метки: автовыбора, временным, двоичных, искажениям, поэлементного, сигналов
...на выход. н дмет изобретения Устроист двоичных с 5 ям, содерж измерители выходы кот тора тригге лов, от.тича О бора как сПредлагаемое устроиство относится к техике радиосвязи.Известно устройство для поэлементного автовыбора двоичных сигналов по временным искажениям, содержащее в каждом из двух каналов измерители искажений в виде двух кипп-реле, выходы которых соединены со входами селектора триггеров задержки и коммутации каналов.Цель изобретения - обеспечение автовыбора как синхронных, так и стартстопных сигналов, Достигается она тем, что в предлагаемом устройстве на входе каждого измерителя включен интегратор, выходом связанный с триггером формирования и инвертирования импульсов, а выход каждого селектора соединен со входом триггера...