Патенты с меткой «двоичных»
Устройство для сравнения п двоичных чисел
Номер патента: 478303
Опубликовано: 25.07.1975
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...подаче импульса сдвига на вход устройства числа в регистрах сдвига 2 сдвигаются на одну позицию в сторону старших разрядов. При этом прямой и инверсных сигналы с выхода каждого регистра сдвига 2 поступают на входы схем ИЛИ ,4 и 5 соответственно.На выходе схемы И 3 возникает сигнал неравенства в том случае, если в сравниваемом разряде обнаруживается неравен ство. Этот сигнал поступает на управляю3щий вход каждой схемы равнозначности 1. При этом на выходе любой схемы равнозначности 1 возникает сигнал сброса соответственного регистра сдвига в том случае, если информация в сравниваемом разряде данного регистра сдвига 2 одинакова с информацией на шине выборки наибольшего или наименьшего нз сравниваемых чисел. Например, при выборке наименьшего...
Способ приема двоичных сигналов
Номер патента: 478448
Опубликовано: 25.07.1975
МПК: H04L 5/00
Метки: двоичных, приема, сигналов
...стробируют двумя чередующимися последовательностями импульсов, детектируют их, получая две импульсные последовательности, каждую из которых анализируют во время действия неменее чем двух кодограмм,овер-.15 В качеств ринятого ообщения региодновременномьности и вернов по любой из трируют кодог ыполнении усл ти соотнощен ммы пр ий зерк символопоследов ательностей, 1 е на регистра .оказывается вух импульс минимальным,Изобретение относится к радио ке, в частности к системам передачи дискретных сигналов.ФИзвестен способ приема двоичных сиг- а палов, передаваемых с избыточной точностью в виде кодограмм, повторяемых многократно, причем каждая иэ кодограмм содер жит постоянное соотношение символов (единиц и нулей), при котором стробируют 1 О...
Устройство для сравнения двоичных чисел
Номер патента: 479109
Опубликовано: 30.07.1975
Автор: Новаковский
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...состояния младших разрядов.Если же старшие разряды равны между собой, сравнение производится по следующему младшему разряду и т. д.Для установки схемы устройства в исходноесостояние поступает тактирующий импульс Т,.В исходном состоянии устройства сравнения ячейка 8 находится в состоянии 1, а остальные ячейки - в состоянии,0. Оба сравниваемых числа поступают одновременно на входы всех разрядов по времени тактирующего импульса Т. Импульс Тз (рабочий такт) и открывается электронный ключ 11. Результат сравнения получают при поступлении сигнала Опрос, совпадающего с тактирующим импульсом Т 4Рассмотрим случай поступления на данный разряд кода А=1, В=О.По команде импульса Т в выходную ячейку 5 и буферную ячейку 6 схемы исключения записывается...
Устройство для сравнения двух двоичных чисел
Номер патента: 480076
Опубликовано: 05.08.1975
Авторы: Бандзеладзе, Гамкрелидзе, Дзидзигури, Завьялов, Учанейшвили
МПК: G06F 7/02
Метки: двоичных, двух, сравнения, чисел
...НЕ 5, Вы 5 ход И 4 подсоединен ко входу Установка1 триггера 6 и ко входу элемента НЕ 7.Выход элемента НЕ 7 подключен к одномуиз входов элемента И 8, другой вход которого соединен с единичным выходом триггера20 6.,Нулевой выход триггера 6 подключен к соответствующему входу,первой ячейки. Навход элемента НЕ 5 и на вход Установка0 триггера 6 одновременно подается импульсзапуска устройства через вход 9. Выход логи 25 ческого элемента И 8 является вторым выходом устройства. Одно из сравниваемых чисел подается на входы 10, Другое число задается переключателями 3,Устройство работает следующим образом.480076 1 О 1 3Одновременно с подачей сравниваемого числа на входы 1 О подается импульс запуска устройства через вход 9. Г 1 ри этом...
Устройство для проверки схем сравнения двоичных чисел
Номер патента: 481898
Опубликовано: 25.08.1975
Автор: Мацкевич
МПК: G06F 11/00
Метки: двоичных, проверки, сравнения, схем, чисел
...а схема сравнения выдает на логический блок 6 сигнал Х 1 (А-В, где А и В числа в счетчиках 2 и 3 со ответственно). Логический блок 6 сравнивает сигнал Х 1 с состоянием триггеров 4 и 5 (состояние 00" - оба триггера в нулевом состоянии). Логический блок 6 выдает сигнал "исправно " при наличии сиг нала Х 1 иди сигнал "неисправно" при отсутствии сигнала Х 1.Первый тактовый импульс записывает единицу в счетчик 3 (А=О, В=1) и опрокидывает триггеры 4 и 5 (состояние 11").20 При этом триггер 4 закрывает схему "И" 8 и открывает схему ":" 7, а схема сравнения 1 должна выдавать сигнал Х 2 (АВ),Второй тактовый импульс записывает единицу в счетчик 3 (А=1, В=:1) и устанавливает триггер 5 на ноль (состояние "10"). При этом схема сравнения 1...
Устройство для синхронизации двоичных сигналов в каналах связи с постоянными преобладаниями
Номер патента: 482023
Опубликовано: 25.08.1975
МПК: H04L 7/02
Метки: двоичных, каналах, постоянными, преобладаниями, связи, сигналов, синхронизации
...7 для оценкифазы, состояшего из последовательно соединенных фазового дискриминатора 8, реверсивного счетчика 9 и коммутатора 10,выход опорного генератора 6 подключен ктактовым входам сдвигающего регистра 11и циклического распределителя 12, к единичным входам которых подключены выходы коммутаторов 5 и 10 каналов 2 и 7через элемент ИЛИ 13 и к нулевым входам - через элемент И М, а выходы разФрядов регистра 1 1 и циклического распределителя 12 подключены. к входам элемента ИЛИ 15 через блок памяти 16 и непос-,редственно соответственно,Устройство работает следующим образом.Опорный генератор 6 формирует тактовую последовательность импульсов с частотой= 1/Т , где Т = в " , Т - длио о 4тельность элементарного сигнала; И, целое число; Т - шаг...
Устройство для сравнения двоичных чисел
Номер патента: 482737
Опубликовано: 30.08.1975
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...не формируется. Схема И 5 выдает сигнал Норма за счет совпадения единичного и нулевого выхода триггеров 10 и 9 соответственно.Если У превышает поле допуска, с выхода -го разряда возникает перенос, который устанавливает триггер памяти в единичное состояние, и схема И 4 подает сигнал Выше. При дальнейшем увеличении У,появляется перенос с 1-го разряда двоичного счетчика, что фиксируется триггером 14, который устанавливается в единичное состояние через схему И 12, выход единицы триггера 14 через схему ИЛИ 16 выдает разрешение на формирование сигнала Сбой схемой И 6.Таким образом, фиксируются все входные ситуации, возникающие при сравнении двух двоичных чисел. 5 о 15 20 25 зо зг 40 45 50 55 60 65 4При значениях У,.:(У- Л) после окончания...
Устройство для умножения двоичных чисел
Номер патента: 482741
Опубликовано: 30.08.1975
Автор: Берг
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...равномколичестве единиц и нулей во множителе(при четном и) может использоваться любойалгоритм. Схема анализа разрядов множителя может быть комбинационной.Сигнал с выхода схемы 4 подается на единичный вход триггера 20, который разрешаетпрохождение импульса запуска, задержанного на элементе 21 задержки, либо через вентиль 5 (если единиц во множителе больше,чем нулей), либо через вентиль 6 (в противном случае),55 50 65 В первом случае импульс запуска с выходавентиля 5 поступает на схему 13 управления,считывая значения прямого кода множимого с регистра 2 в и старших разрядов сумматора 1. Одновременно прямой код множимого, инвертируясь для вычитания, считывается в и младших разрядах сумматора 1.При этом одновременно на все единичныевходы и...
Устройство для преобразования двоичных кодов угловых градусов(часов), минут или секунд в двоичный код минут и секунд
Номер патента: 483668
Опубликовано: 05.09.1975
Автор: Лобов
МПК: G06F 5/00
Метки: градусов(часов, двоичный, двоичных, код, кодов, минут, преобразования, секунд, угловых
...сумматоров 21 - 31, вторуо ступень сумматоров 32 - 48. Входы 49 служат для задания двоичного кода количества угловых градусов (часов), входы 50 - для задания двоичного кода количества минут и входы 5 - для задания двоичного кода количества секунд. Устройство имеет две группы выходов: выходы 52 для двоичного кода количества минут в кодах угловых градусов (часов) и минут на входах 49 и 50 (первая) выходы 53 для двоичного кода количества секунд в кодах градусов (часов), минут и секунд на входах 49, 50 и 51 (вторая).Устройство работает следующим образом.Преобразуемый двоичный код количества угловых градусов (часов) задается на входы 49, двоичный код количества минут - на входы 50 и двоичный код количества секунд - на входы 51, Через...
Устройство для сравнения двоичных чисел
Номер патента: 484516
Опубликовано: 15.09.1975
Авторы: Корконосов, Поздников, Шаповалов
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...которых подключены к прямоУстройство содержит триггеры 1 и 2, реверсивный счетчик 3, элементы И 4 - 7,5 Устройство работает следующим образом.Допустим, что в некоторый момент времени 1, интенсивность импульсной последовательности, подаваемой на вход б становитсявыше, чем интенсивность на входе С 0, через0 некоторый промежуток времени Л 1 в момент1,+Ы на выходах а аь а а,+ устанавливается состояние 1,В таком случае элемент И 6 открывается, а с его выхода снимается сигнал, закры 5 вающий элемент И 4, элементы И 5 и 7также закрыты.Сигналы импульсной последовательности,подаваемой на вход 60 через элемент И 6,начинают поступать на выход всего устрой 0 ства, что свидетельствует о превышении интенсивности на входе Ьо над интенсивностью на...
Устройство для суммирования разрядных двоичных чисел
Номер патента: 484518
Опубликовано: 15.09.1975
Автор: Лушпин
МПК: G06F 7/38
Метки: двоичных, разрядных, суммирования, чисел
...3 2/-го ряда данного блока 2, выходы сумм (2 Й - 1)-го и 2 А-го сумматоров 3 21-го ряда соединены с первым и вторым входами Й-го сумматора 3 (21+1)-го ряда данного олока 2.ЮВыходы переносов 1 - : . -го сумматоров 34 (г)г-г(21 - 1)-го ряда г-го блока 2 соединены со вторыми входами одноименных сумматоров 3 .21-го ряда (г - 1)-го блока 1, выходы переносов (2 Й - 1)-го сумматора 3 21-го ряда г-го блока 2 соединены с третьим входом А-го сумматора 3 (21+1)-го ряда (г - 1)-го блока 1, а выход переноса 2 Й-го сумматора 3 21-го ряда соединен с третьим входом й-го сумматора 3 (21+2)-го ряда (г - 1)-го блока 1, Входы сумматоров 3 первого ряда г-го блока 2 соедине 31 Чны соответственно с 1 - : - -ми входами сум 4мирования данного блока 2, а...
Устройство для сравнения двоичных чисел
Номер патента: 485445
Опубликовано: 25.09.1975
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...потешиал на30 входной шине 1) и "0" высокий потенциал на входной шине 2), на выходе элемента "И-НЕ" 3 будет высокий потенциал, а на выходе элемента "И-НЕ" 4 - низкий потенциал. На вькоде элемента неравнозначно 35 сти 5 в этом случае появится высокий потенциал, так как сигналы на его входах не равны, Поэтому элемент "И-НЕ" 6 открыт по двум входам и сигнал с его выУ -ю 40 хода поступает на входы элементов И-НЬ 8 и 1 0 и устанавливает на их выходах высокие потенциалы, которые поступают на входы элемента "И-НЕ" 9, На остальных его входах также присутствуют высокие45потенциалы (отсутствует сигнал "Сброс на шине сброса 16 и не включился элемент "И-НЕ 7), поэтому на его выходе, образующем цепь положительной обратной связи появляется низкий...
Анализатор случайных двоичных последовательностей
Номер патента: 485454
Опубликовано: 25.09.1975
МПК: G06F 17/18
Метки: анализатор, двоичных, последовательностей, случайных
...устройств для дешифрации и большого числа счетчиков комбинаций.Цель изобретения - уменьшение объемапамяти и упрошение схемы дешифраторовкомбинаций.Анализ качества случайных двоичныхпоследовательностей производится в предлагаемом анализаторе, по вероятности появления комбинаций, состояших из Ь единиц (нулей), Так, вероятность появления комбинации, состоящей из й единиц (нулей) при равновероятном появлении единицыили нуля составит (1) дф, Проверяясоответствие экспериментального распределения комбинаций вида ", 010";0110"; "ч,0110" расчетным енечениям, можно оценЛь качество работы генератора случайной последовательности.В предлагаемом анализаторе уменьшениечисла сложных дешифраторов и схем их 10 построения можно достигнуть путем...
Генератр двоичных последовательностей
Номер патента: 488200
Опубликовано: 15.10.1975
Авторы: Батырев, Орлов, Попель
МПК: G06F 1/02
Метки: генератр, двоичных, последовательностей
...последовательности, при этом замкнутое положение ключа соответствует положению 1, а разомкнутое - значению О двоичного кода. Переключатель 12 ставится в положение установка 1 или уста новка в 0 в соответствии с кодом в первом такте последовательности. Затем по команде пуск запускают элемент пуска 11, служащий для формирования пускового импульса, и тактовый генератор 10.Пусковой импульс устанавливает счетчик 1 в нулевое состояние, а триггер 8 в состояние, определяемое переключателем 12, при этом на выходе триггера 8 будет значение сигнала, соответствующее первому такту двоичной последовательности.После окончания действия пускового импульса и с приходом первого импульса от тактового генератора 10 счетчик 1 переходит в первое состояние,...
Устройство для сравнения двоичных чисел
Номер патента: 489104
Опубликовано: 25.10.1975
Автор: Величко
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...переключателя 5 на выходах элементов ИЛИНЕ 444 формируются коды наименьшего ипи наибольшего из чисел. Формирование выходных кодов во всех остальных разрядах осуществляется аналогично.Рассмотрим работу схемы формирования сигналов выходного кода для случая, когда в одном из разрядов, например нулевом, выполняется соотношение АоВо, а в любом старшем разряде, например, К-ом, Ак(Вк. В этом случае на выходе поразрядно блока сравнения 1 к имеем Ак(Вс = 1 и АкВК = О, а на выходе поразрядного блока сравнения 1 о: АоВо = О, АаВо = О, так как сигнал АоВо блокируется сигналом АкВк. Формирование выходного кода для К-го разряда элементами "ИЛИ-НЕ" 2 к, Зк, 4 к происходит аналогично описанному. В разряде О нри установке переключателя 5 в...
Устройство для преобразования п-разрядных двоичных кодов
Номер патента: 489220
Опубликовано: 25.10.1975
Автор: Коган
МПК: H03K 13/24
Метки: двоичных, кодов, п-разрядных, преобразования
...дешифратора 13.. Выходные шины дешифратора 13 черезэлемент ИЛИ 14 подключены к накапливающему сумматору 15,Устройство работает следующим образом,Известно, что каждому кодовому слову.постоянного веса можно сопоставить число Н ( Юо ), равное сумме биноминальных коэффициентов С + Я -1 (С + й -1);Р 8Р Рприписанных единичным нулевым символам.в (р + 1 - 1) - м разряда слова.В процессе работы устройства импульсло шине начальной установки 2-1 записывает число "нуль" в накапливающий сукматор 15 и в зависимости от веса преобРазуемого кода по шине 2-2 (шине 2-3)число лединииа" ("нуль 5 в счетчик 8 и"нуль" (единица" ) в счетчик 9 при весет и п,-щ (весе в, + 1 и и, -ю,-1),Символы преобразуемого кода по входной кодовой шине 1 последовательно...
Способ передачи синхронных двоичных сигналов по кабельным линиям связи
Номер патента: 489249
Опубликовано: 25.10.1975
Авторы: Коган, Сараев, Усов, Черкасов, Штульман, Ярослвский
МПК: H04L 25/08
Метки: двоичных, кабельным, линиям, передачи, связи, сигналов, синхронных
...Она может быть установлена положительной или отрицательной примонтаже устройства 1 и в дальнейшем неизменяется.Преобразование может бьи.Ь и обрвт:,ным, т. е. "единицы" сиюизоннаго. дврич;ного сигнала могут передаваться двумя."нулиф - элементами непреобраэованнойдлительности;Для рабоч.ы кодирующего устройстванеобходима его синхронизация колебаниямитактовой частоть поступающими от задающего генератора 2 (сигнал 8),В результате преобразования исходногосинхронного двоичного сигнала в устройст, ве 1 на его выходе образуется сигнал 9,элементы которого имеют длительность2 Г или 31Сигнал с вькода устройства 1 поступает на управляющее устройство 3 и навыходное устройство 4,Йаэначение управляющего устройства3 - формирование сигнала...
Устройство для возведения двоичных чисел в третью степень
Номер патента: 491129
Опубликовано: 05.11.1975
МПК: G06F 7/38
Метки: возведения, двоичных, степень, третью, чисел
...образом,Начальное состояние двоичного счетчика 1и сумматоров 2 и 3 - нулевое, Двоичноечисло (Х), представленное последовательностью импульсов, поступает на входную шину устройства 6. С приходом первого импульса1 О к содержимому второго сумматора прибавляется единица, а содержимое счетчика 1 передается через группу элементов И 4 и прибавляется к содержимому первого сумматора3. Входной импульс проходит через второй15 элемент задержки 5 и открывает вторую группу элементов И 4, через которые содержимое счетчика 1 передается на вход сумматора3 со сдвигом на один разряд влево, Такимобразом, к предыдущему значению в суммато 20 ре 3 прибавляется утроенное содержимоесчетчика 1. Затем входной импульс проходитчерез первый элемент задержки 5,...
Устройство для автоматического регулирования уровня двоичных сигналов
Номер патента: 491217
Опубликовано: 05.11.1975
Автор: Судник
МПК: H04B 3/04
Метки: двоичных, сигналов, уровня
...передачи ко торого изменяется регулирующим блоком 9.Отсюда сигнал подается на ограничитель 2, формирующий прямоугольные импульсы, длительность которых зависит от амплитуды сигнала на его входе. Зтн импульсы подаются на 15 регистратор 3, управляющин вход схемы И5 и через схему инвертирования 6 - на управляющий вход схемы 11 4.На сигнальные входы схем И подаются нмпульсы с генератора 7. Количество нмпуль сов квантования со схемы И 5 пропорционально длительности токовых посылок, а со схемы И 4 - длительности бестоОвых посылок. РеверсВЫ счетчик 8 набнрас алгсОранческу 10 суммъ нз 1 пульсОВ НВантовання 25 со схем 11псдает команду регулирующему блоку 9 на повышен:е уровня сигнала В том случае, если .1,Птельность бестоксвь:; посылок...
Устройство для имитации искажений двоичных сигналов
Номер патента: 491219
Опубликовано: 05.11.1975
Авторы: Золотоносов, Кудрявцев, Яковлев
МПК: H04L 3/02
Метки: двоичных, имитации, искажений, сигналов
...соответствующим схемам И электронного ключа 10; вторые входы схем И соединены с датчиком переменных сдвигов 5, третьи - с датчиком слу айной последовательности 9, Выходы обеих с. ем И через схему ИЛИ, также входягдую в состав электронного ключа 10, соединены с другим Входом форм 11 рОВателя Видеосп:1 алов 1 1, вы ход которого является выходом устройства.Предлагаемое устройство работает следующим образом.Из поступающей на вход устройства информации формирователь переднего фронта 1 и формирователь заднего фронта 2 выделяют границы посылок, Импульсы, соответствующие им, продвигаются по линиям задержки 3 и 6, Коммутаторы 12 и 13 определяют место съема импульсов с выходов линий задержки 3 и 6 на соответствующие входы электронных ключей 7 и...
Устройство для имитации случайных искажений двоичных сигналов
Номер патента: 492040
Опубликовано: 15.11.1975
Авторы: Булдыгин, Гладилин, Копяткевич, Кувшиновский, Марченко
МПК: H03M 13/00, H04L 12/26
Метки: двоичных, имитации, искажений, сигналов, случайных
...смещение временного положения фронтов по заданному вероятностному закону, причем 20 шаг дискретизации величины искажений цаего выходе определяется частотой следования импульсов, поступающих от делителя 3. С выхода формирователя сигнал поступает ца входы схем И 7, вызывая срабатывание 25 только одной из них, поскольку в регистресдвига 6 циркулирует только одна единица.Прц этом в соответствующий разряд регистра задержки 8 записывается единица, которая после продвижения по регистру задержки оп рокцдывает выходной триггер 9 и формирует,1(.35, 1 а а)сиа 5 наб. Поди,:с)н и ни с тр онд. 1)о Тинографня, пр анунона, 2 фронт двоичного сигнала на выходе устфойства. Поскольку циркуляция единицы в фегистфе сдвига осуществляется под действием...
Устройство для вычитания двоичных чисел
Номер патента: 492873
Опубликовано: 25.11.1975
МПК: G06F 7/50
Метки: вычитания, двоичных, чисел
...числа Вфф = 7и А" = 4, в которь:х появляется "равносил -60 4ный" разряд, вследствие чего оказывается возможным второе преобразование "исключение".В" = 000111 =5 + 2 = 7А" = 000100 = 2+ 2 = 4В" = 000011 = 3А = 000000 = О.Рассматривая полученный результат, можно заметить, что второе преобразованное чисвло А обратилось в нуль, а первое преобрвзоввннсе число В оказалось равным искомой разности.Число В определяем путем слож:.ниячисел В и А, т. е. В" = В+ А, Процесссложения здесь может бь.ть заленен операцией дизъюнкцни, которуюдальнейшембудем называть "объединение",Число А" можно получить путем сдвигачисла А на один разряд в сторону старших разрядов, т. е,А = 000010 = 2,А" = 000100 = 4.Нахождение разности двоичных чиселсводится к...
Устройство для передачи кодовых комбинаций знаков двоичных сигналов по степени срочности передачи
Номер патента: 496752
Опубликовано: 25.12.1975
Автор: Фолкер
МПК: H04M 3/00
Метки: двоичных, знаков, кодовых, комбинаций, передачи, сигналов, срочности, степени
...и общая цепь:возврата 11 загэрживает в состоянии по,коя теперь спусковую схему 7, и коммутатор сигналов 12 настраивается на передачу комбинаций с маркировочным сигналом срочности РЗ в приемник 15 с помощью спусковой схемы 8, находящейся. ЭУстройсво для передачи кодовых комбииаций знаков дВОич."их сигналОВ по степени срочности передачи содержит промежуто сный регистрдля записи кодовыхкомблнапий сигналов, к выходам которогоподключены декодер 2 начальных и коне 1:ных маркировоаых сигналов и декодерстепени срочности, причем выходы декодера 2 подключены к входам спусковых схем4, 5 первой группы, выходы декодера 3 -к входам спусковых схем 8, 7, 8 другойгруппы. Выход спусковой схемы 4 черезсхему совпадения 9, управляемую с выхсда...
Устройство для мажоритарного декадирования двоичных кодов
Номер патента: 497729
Опубликовано: 30.12.1975
МПК: H03M 13/43
Метки: двоичных, декадирования, кодов, мажоритарного
...мажоритарного элемента 5. Вход и выход вспомогательного регистра 1 подключены к соответствующим входам мажоритарного элемента 5, выход которого соединен с другим входом эле мента ИЛИ 3.Устройство работает следующим образом.Кодограмма в виде трехкратно повторяемойдвоичной последовательности поступает на вход вспомогательного регистра 1 и одновре- И менпо на вход элемента 5. При приеме первойи второй одинаковых частей двоичной последовательности осуществляется ее запись в регистре 4 и регистре 1 соответственно. На время приема третьей части двоичной последова тельности отсутствует управляющий сигнална втором входе вентиля 2, поэтому третья часть двоичной последовательности поступает непосредственно на элемент 5, где происходит...
Преобразователь двоичных чисел в двоично-десятичные
Номер патента: 503234
Опубликовано: 15.02.1976
Авторы: Заболотский, Цыпленков
МПК: G06F 5/02
Метки: двоично-десятичные, двоичных, чисел
...8 с основанием 10 в любой степени.Включение соответствующей группы схем совпадения двоично-десятичного разложения производится в зависимости от порядкбвого номера разряда преобразуемого кода и веса множителя, что обеспечивается тактирующими импульсами с блока 1 управления, образующими в блоке З,поразрядного умножения последовательный код, который одновременно тактируется в дешифраторе 4,Выходы схем совпадения дешифратора 4 объединены в четырех элементах ИЛИ 5 следующим образом: выходы схем совпадения составляющих, содержащих единицы десятков в любой степени, объединены в первом элементе ИЛИ; выходы схем совпадения составляющих, содержащих двойки десятков в любой степени, - во втором элементе ИЛИ; выходы схем совпадения составляющих,...
Устройство для квазисинхронного ввода двоичных сигналов
Номер патента: 503369
Опубликовано: 15.02.1976
Авторы: Георгиев, Крысин, Сергиенко, Солдатов, Триодин
МПК: H04J 3/06
Метки: ввода, двоичных, квазисинхронного, сигналов
...В блоке 1 регенерируются двоичные информационные сиг налы; регенерированная информационная последовательность поступает для записи на информационный вход блока 2 памяти, содержащий Х элементов памяти.Управление записью информации в элементы памяти блока 2 осуществляется с помощью распределителя 3 записи, работающего с информационной тактовой частотой Рф, сигнал которой формируется в блоке 1 и поступает на вход распределителя 3, Записанная информационная последовательность считывается с соответствующих элементов памяти блока 2 с помощью распределителя 4 считывания с тактовой частотой Рнн, соответствующей тактовой частоте канала связи. Сигнал тактовой частоты Р,также формируется в блоке 1 и поступает на вход распределителя 4.С выхода...
Устройство для относительного перекодирования двоичных сигналов
Номер патента: 503371
Опубликовано: 15.02.1976
Автор: Харьков
МПК: H04L 27/18
Метки: двоичных, относительного, перекодирования, сигналов
...подключен через межканальный сумматор 3 к второму входу второй схемы совпадения 10, выход которой соединен с первым триггером 4, причем к второму вхо ду межканального сумматора 3 подключен источник 2, а к второму входу канального сумматора 6 подключен выход импульс переноса триггера 4. Входы источников 1,2 соединены с соответствующими выходами генерато ра 9, выходы триггеров 4, 7 - с соответствующими входами фазового манипулятора 11.Устройство работает следующим образом.Двоичные сигналы от двух источников 1, 2 З 0 двоичной информации по двум каналам пода3ются на межканальный сумматор 3 по моду лю два, сигнал первого канала с выхода источника 1 также поступает на один из входов схемы совпадения 5, на второй вход которой...
Аппаратура передачи двоичных сигналов
Номер патента: 506133
Опубликовано: 05.03.1976
Авторы: Гребенников, Черкасов
МПК: H04B 3/04
Метки: аппаратура, двоичных, передачи, сигналов
...и+ 1-каскадного регистра сдвига 5 ь схемы логического сброса 52 и триггера 5 з. Выходы последних а каскадов регистра сдвига 5, подключены к первой группе входов схемы сравнения 54, выход которой подключен к управляющему входу схемы логического сброса 52, Ее выход, в свою очередь, подключен к установочным входам последних и каскадов регистра сдвига 5 ь причем на и - 1 входов другой группы схемы сравнения 54 подаются соответствующие тактовые импульсы, к ее и-ному входу подключен инверсный выход триггера 5 а и - 1-вый вход соединен со сдвигающим входом регистра сдвига.Устройство работает следующим образом.В статическом состоянии на вход одного из Л кодеров поступает один из двух уровней напряжения, соответствующих логическим нулю или...
Сумматор двоичных чисел
Номер патента: 506852
Опубликовано: 15.03.1976
Авторы: Белков, Братальский, Лушпин
МПК: G06F 7/385
Метки: двоичных, сумматор, чисел
...которые соединены соответственно с (2 Е - 1)-м, (2 К - 2)-м, (2 с - 4)-м,4(2 - 6)-м и так далее входами данной групповой схемы 6 признаков переноса; -й элемент И-НЕ (кроме последнего элемента И-НЕ) узлов 10 и 11 выработки признаков переноса Ц=З, 4 к+1) содержитвходов, которые (2+21 - 5) -м, (2+2/ - 6) -м, (2+ +2 - 8)-м, (2+21 - 10)-м и так далее входами данной групповой схемы 6 признаков переноса, а последний (-й) элемент И-НЕ узлов 10 и 11 выработки признаков перено. са содержитвходов, которые соединены со входом переноса и с (2+2 - 6)-м, (2+21 -- 8) -м, (2+2 - 10) -м и так далее входами данной групповой схемы б признаков переноса. В каждой групповой схеме б признаков переноса дополнительный вход -го элемента И-НЕ узла 9...
Устройство асинхронного сопряжения синхронных двоичных сигналов
Номер патента: 510792
Опубликовано: 15.04.1976
Автор: Сараев
МПК: H04J 3/00
Метки: асинхронного, двоичных, сигналов, синхронных, сопряжения
...по п-ый в том случае, когда между двумя управляющими импульсами содержится и единичных интервалов СДС и по являются последовательно с первого по (и ++1)-й или (и - 1)-й выходы, а междуправляющими импульсами - (и+1) или (и - 1) соответственно единичных интервалов СДС (фиг. 2, д - к) .15 На фиг. 2 приведен случай, когда междудвумя управля 1 ощими импульсами из-за расхождения частот появляется (и+1) единичных интервалов.Импульсы с выходов управляемого распре делителя 3, являющиеся импульсами записиСДС, поступают на входы записи информации блока памяти 5.Результат сравнения тактовой частоты СДС, и опорных импульсов " с фазовогоЮкомпаратора 1 поступает на кодер фазы 2, который выдает в блок памяти 5 двоичный код интервала между опорными и...