Патенты с меткой «двоичных»
Устройство для измерения смещений фронтов двоичных сигналов
Номер патента: 617857
Опубликовано: 30.07.1978
МПК: H04L 11/08
Метки: двоичных, сигналов, смещений, фронтов
...блока 2 подключен к информационному входу первого элемента НЕТ 4, к запрещающему входу которого подключен информационный выход формирователя 3 измерительного сигнала, тактовый выход которого подключен к запрещающему входу второго элемента НЕТ 5, выход которого подключен к входу индикатора 1.Предложенное устройство работает следующим образом,Отрегенерировапный полезный сигнал поступает с выхода формирователя 3 измерительного сигнала на запрещенный вход первого элемента НЕТ 4. Сигнал на выходе элемента НЕТ 4 содержит как импульсы, несущие информацию о величине смещения фронта, так и паразптную составляю 1 цуо. Сигнал па выходе формирователя 3 представляет собой тактовую последовательность в виде меандра,617857 15 Формула изобретения...
Устройство для мажоритарного декодирования двоичных кодов
Номер патента: 621117
Опубликовано: 25.08.1978
Авторы: Андрущенко, Глушков, Журавель
МПК: H03M 13/51, H04L 17/30
Метки: двоичных, декодирования, кодов, мажоритарного
...регистр, ключ,на другой вход которого подан информационный сигнал, и вспомогательныйрегистр, а также сумматор, вентиль иэлемент ИЛИ, выход информационноГОрегистра через сумматор подключен Квходу информационного регистра, авыход ключа черезвентиль подключенк входу элемента ИЛИ, другой вход которого соединен с выходом вспомога" еже дана структурная злекхема предлагаемого устрой621117 Составитель Е.Петроваедактор Л. Гребенникова Те ед Е.Давидович Ко екто Н. Яцемирска Заказ 4677/5 ЦНИИПИ Г Тираж 805арственного комитета Со делам изобретений иМосква ЖРа шск Подпнснвета Иинистроткрытийя наб. . 4 лиал ППП Патент, г, Ужгород, ул. Про 4: вательности поступает на входы ключа 2 и сумматора 4. Первая часть сигнала через сумматор 4 поступает в...
Устройство для сравнения двоичных чисел
Номер патента: 622078
Опубликовано: 30.08.1978
Авторы: Веселый, Селиванов, Скибенко
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...., 1 п) - элементИ 3, элементы ИЛИ 4, 5. Каждая ячейкаимеет входные шины прямого 6 и инверсного 7 значения кода соответствующего разряда и выходные шины 8.Работает устройство следующим образом.При реализации функции сравнения двухчисел пусть сравниваются два двоичных числа Л и В, где А=аь аг, , аВ=Ьь Ьг, "., 15Ь. На входные шины 6 и 7 ячейки 1, поступают соответственно сигналы Ь 1 и аь наразрядные шины 6 и 7 ячейки 1, - сигналыЬг и а, , на разрядные шины 6 и 7 ячейки1 п - Ьи а. Тогда на выходной шине 820ячейки 1 реализуется функцияС,=- а,Ь, х/ а,Ь, (а, / Ь,) х/ 1 аЬМ)( (а, Х/Ь)(а,Х/Ь) (ап 1/Ьп 1),что соответствует функции сравнения двухи-разрядных двоичных чисел.В случае если А)В, то вырабатываетсянулевой сигнал (с=О), а если А(В...
Устройство для коррекции равновероятных двоичных чисел
Номер патента: 622135
Опубликовано: 30.08.1978
Авторы: Баканович, Колобаев, Меньков, Попов
МПК: G07C 15/00
Метки: двоичных, коррекции, равновероятных, чисел
...- к входу делителя 5, блок 6 элементов И 7 - 10,входы которых соединены с входами устройства, с выходами триггера 3 и с первым 5выходом делителя 5, блок 11 элементов И12 - 15, входы которых подключены к выходам блока 6 и делителя 5, блок 16 элементов ИЛИ 17, 18, входы которых соединеныс выходами блоков 6 и 11. Делитель 5 состоит из триггеров 19 и 20 и элемента И 21.Работает устройство следующим обр азом.Входное случайное число подается в парафазном коде, поэтому делитель 5 меняетсвое состояние при каждом поступлении 15входного числа и разрешает формированиесигнала на выходе одной из схем совпадсния блока 6 элементов И.Элементы 1 и 2 задерживают прохождение входных сигналов на входы триггера 3 20в течение интервала времени т,...
Преобразователь двоичных кодов
Номер патента: 624226
Опубликовано: 15.09.1978
Автор: Пелюнский
МПК: G06F 5/02
Метки: двоичных, кодов
...регистр имеет вхоцы 7, 8. Преобразующиететрацы сцвигающего регистра, в которые также входят блоки управления преобразованием, блоки анапза, блоки коррекции, отмечены на чертеже буквой П.5Работа устройства цпя преобразования двоичных коцов основана на способе преобразования, по которому при послецоватепьном сцвиге цвоичных коцов производится соответствующая корректировка кода после перехода из оцной тетрацы в цругую. На вхоц 7 сцвигающего регистра поступают цвоичные копы. Блок 3 управляет режимами работы сцвигающего регистра и режимом преобразования всего устройства. При отсутствии управляющего по-енциала на выхоце этого блока сцвигающий регистр осуществляет запись любого цвоичного коца, его хранение, сцвиг, т.е, участвует в решении...
Устройство для сложения двоичных чисел
Номер патента: 625204
Опубликовано: 25.09.1978
Автор: Крылов
МПК: G06F 7/385
Метки: двоичных, сложения, чисел
...7, блок 8 подсчета количества единиц сумм и переносов и блок управления 9. Йостигается это тем, что устройствосодержит блок подсчета количества еди 15ниц сумм и переносов, входы которогоподключены к выходам сумм и переносовосновного накапливающего сумматора,Алгоритм сложения имеет вид 20 Сравнение+ С - Р2 Справедливость этого алгоритма может быть проиллюстрирована на примере.с 40 сложения двоичных чисел. Сложение в случае, когда ошибокнет,50Контрольные разряды (количества 1" в каждом числе) Складываемые числа ППИППП0110111000111010 С=э С=5 Сл=4 Р=6 0101 01 ОО 1001 1 01 01 000 Целью изобретения является повышение достоверности выпопнения сложения путем построения устройства сложения двоичных чисел, позволяющего обнаружить любое...
Устройство для сравнения двоичных чисел
Номер патента: 628486
Опубликовано: 15.10.1978
Авторы: Герасимов, Ползунова, Сапега
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...(логические, единицы) установятся ца шинах 1 О и 11, а логические нули - ва шинах 9 и 12, При этом сработает элемент И-НЕ 2 (на чертеже сверху), на его выходе появится логическийянуль, который запретит срабатывание элемента И-НЕ 3 данного разряда следовательно, будет запрещено срабатывание иэлементов И-НЕ 1 и 3 всех более младших разрядов. На выходе элемента И-НЕ3 младшего разряда и на выходе элемон 40та НЕ 6 будут логические единицы, срабатывает элемент И-НЕ 8 и через элемент НЕ 7 на шину 16 поступит высокийуровень напряжения сигнала А - В.Если старшие разряды чисел А и Вбудут иметь одинаковые значения, т. е.,единицы или нули, то ни один из элемен. тов И-НЕ 1 и 2 старшего разряда несработает, а сработает элемент И-НЕ 3и...
Устройство для возведения двоичных чисел в квадрат
Номер патента: 628487
Опубликовано: 15.10.1978
Авторы: Ерухимович, Казаков, Преображенский
МПК: G06F 7/38
Метки: возведения, двоичных, квадрат, чисел
...к выходам разрядов регистра 1,а вторые - к выходам второго блока элементов И 4 и блок элементов ИЛИ 6, вхо-ды которых подключены к выходам коммутаторов 5, составляют преобразовательдВоичного числа в псевдослучайные последовательности.Выходы элементов ИЛИ 6 подключенык К-входовому элементу И 7, Выход элмен та И 7 соединен со сче тным входомсчетчика 8, к входу управления которымподключен выход элемента И 4, входы которого присоединены к разрядам сдвигово го регистра 2.При необходимости увеличения степениК, в которую возводится число увеличивается соответственно число блоков 2, 3,4, 5,50Лля обеспечения модуля коэффициента-17взаимной корреляции порядка 2 после -довательностей на входах элемента И 7входы 1 -го сумматора по модулю...
Преобразователь двоичных десятиразрядных чисел в двоично десятичные
Номер патента: 630627
Опубликовано: 30.10.1978
МПК: G06F 5/02
Метки: двоично, двоичных, десятиразрядных, десятичные, чисел
...шого кода,На чертеже представлена блох-схе:,апреобразователя двоичных лесятиразрялных чисел в лвоично-десятичные,Она содержит триггер 1, элементы 11 2, Л, схему 4 сравнения, двоичный б и лвои Но- десятичный б счетчики, анализатор 7 двоичного кода, шину 8 установки режима и входную шину 9, информационные входы 10 преобразователя.В начале цикла преобразования установочный импульс (УИ) обнуляет счет:яки и устанавливает триггер 1 в состояние, при котором элемент И 2 открыт. Через этот элемент счетные импульсы (СИ, 11 оступают на вход двоичного счетчика б, Гока его когл не станет равньв Вхолному ;.Своичному числу. В этот момент схемасравне 11 ия выдает сигнал, устанавлизающий триггер 1 в исходное состояне, после чего элемент И 2 закрывается...
Устройство для сравнения двоичных чисел
Номер патента: 631914
Опубликовано: 05.11.1978
Авторы: Литовченко, Маркелов, Подгорный, Сементовский
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...однородность его применения высо и дополнительной роме того, оно сложна,микросхемах заим решени-ройство техни ется ус вательйо обретению явл ее т) поелецоединеностоит из содержа ных яче, каждая И-НЕ, П которы элеме вые входы перво Наличие аналоговоустройстве нарушаетструктуры и требуеткоточных, элементоврегулировки ячейки, Кно, а реализация еготруднена.Наиболее близким и второго элементов И-НЕ каждой 1 -й ячейки (где 1 =1, 2, , т 1) соединены с шиной-го разряда первого числа, а первый вход третьего элемента И-НЕ и второй вход второго элемента И-НЕ каждой-й ячейки подключены к шине-го разряда второго числа (2, Недостатком этого устройства ся необходимость введения в квжд ряде прямого и инверсного кода с ваемых чисел, что приводит к уве...
Генератор псевдослучайных последовательностей двоичных сигналов
Номер патента: 632067
Опубликовано: 05.11.1978
Авторы: Кренгель, Мешковский
МПК: H03K 3/84
Метки: генератор, двоичных, последовательностей, псевдослучайных«, сигналов
...И.Структурная схема генератора приведена на чертеже.632007 Формула изобретения Составитель Б. Егорова Редактор П, У скина Техред О.;1 уговая Корректор Н. Тупица Заказ 6365 56 Тираж 1044 11 однисное ЦНИИПИ Гос 1 дарственного комитета Совета Министров СССР по делам изобретений и открытий 13035, Москва, Ж, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4Генератор содержит генератор тактовых импульсов 1, делитель 2 частоты с коэффициентом деления и, генератор 3 гп-последовательности, М-входовый сумматор 4 по модулю два, логические элементы И 5 - 7 и блок программ 8, состоящий из М п-разрядных циклических регистров сдвига 911. Выходной сигнал снимается с выхода 12. Генератор 3 гп-последовательности в дан. ном случае...
Устройство для сравнения двоичных чисел
Номер патента: 633014
Опубликовано: 15.11.1978
Автор: Мельник
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...и объединений ,элементов. Формула изобретения Устройство дпя сравнения двоичныхчисел, содержащее три яруса поразрядныхузлов сравнения, выполненных на эпемен. 633014тах ИЛИ-И и ИЛИ-И-НЕ, о т л и ч а -ю щ е е с я тем, что, с целью повышения быстродействия, первый ярус пораэрадного узла сравнения содержитузлов, каждый из которых содержите=В (д)нСпар восьмивходовых элементов ИЛИ-Игде И -количество разрядов сравниваемых чисел, причем у каждого первогоэлемента ИЛИ-И 1 -й пары, где 1 щ=1,2, е, первый и третий входы соединены с шиной Я.; 1, второй и шестойвходы подключены к шине Овертый и седьмой входы соединены с шиной Опятый и всьой входы подключены к шине ф, где СМ и ц -соотг 1 1ветствующие разрядные шины операндовА и В, а у каждого...
Устройство для сравнения двоичных чисел
Номер патента: 634268
Опубликовано: 25.11.1978
МПК: G06F 7/06
Метки: двоичных, сравнения, чисел
...ые) шины 9 и д адреса юшим образом.йству присвоен номер, причем(Ос 11 снТак рок Г/ . "иия к1 ирак Гвчударнси го коиигста Свиста Мн и;,тс,ам наоврагсни 11 и н рын;Москва, К. , Ри, инска -, ав .Г 1 1 :. г. Хкгоро.ь та 1 р 1 сдактор 1. Гончар Заказ 6762,46 ррс гоо11 п о.исис и ,г.е 4ктн ни первые четыре разряда (Р 1 - Р 4) опреле,яют номер устройства управления внешними стргйствахи (УВУ) в системе ЭВМ - УВУ, разряды Р 5 - Р 8 определякт нсмер ВУ в системе УВУ - ВУ.В первом регистре 1 записан двоичный номер УВУ, причем первый регистр может состоять из коммутационных элементов, например тумблеров, позволяюших устанавливать любой номер УВУ. Во втором регистре 2 записаны позиционные номера ВУ, каждому ВУ отведен один разряд второго...
Устройство для суммирования п-разрядных двоичных чисел
Номер патента: 634275
Опубликовано: 25.11.1978
Авторы: Авилова, Мельник, Шпилевский
МПК: G06F 7/385
Метки: двоичных, п-разрядных, суммирования, чисел
...0011 100 - п ямой ко ез льтар др ута К-го сложения;- 0000 1 О - (К + 1) -ое слагаемое;(О- 0100 010 -- прямой код результата (К + 1) -го сложения.Греобрдзуя дополнительный код на выходах 3, 10, 11 устройства в прямой, получаем, что результат (К + 1)-го сложения равен - - 0.01000 О, т. е. совпадает с результатом сложения отрицательных чисел в прямых колах.Устройство в этом случае работает следуюсццм образом. Сложение дополцитель ных колов отрицательных чисел а и в приводит к переполнению числовых разрядов сумматоран перенос со стя)иего числового разряда цереклкгцяет знаковый разрял сумматора 1 ц 0. 11 оскольку в знаковом рязряле сн тццкя 9, хранипего число55 (. =- .11(Н), ндхолнтся 1, то срабатывает элемент 4, цспсс с ныхолд которсно...
Устройство для сравнения двоичных чисел
Номер патента: 635485
Опубликовано: 30.11.1978
Авторы: Асатиани, Вепхвадзе, Кахетелидзе, Кублашвили, Мирианашвили, Панцхава, Скобелева, Степанова, Чачанидзе
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...появляется нулевой логический уровень, а на выходах элементов И - НЕ 5, б,и НЕ 4 - единичные логические уровни, в результате чего логические уровни,на выходах элементов И - НЕ 7, 8, 9 и,на выходных шинах 17, 18, 19 не изменяются,Пусть на,входную шину 2 подается нулевой сигнал, а,на входную шину 3 - единичный, В этом случае,на,выходе элемента не- равнозначности образуется единичный логический уровень, который открывает элементы И - НЕ 5 и б. Нулевые логические уровни с выходов элементов НЕ 4 и И - НЕ б образуют единичные логические уровни,на выходах элементов И - НЕ 8, 9 и нулевой логический уровень на выходе элемента И - НЕ 7. Далее устройство для сравнения двоичных чисел функционирует аналогич. ным образом и за (а - 1) такт, где и -...
Устройство для синхронизации двоичных сигналов
Номер патента: 636813
Опубликовано: 05.12.1978
МПК: H04L 7/04
Метки: двоичных, сигналов, синхронизации
...Фронтов 3, длительностью в один период высокочастотного 35 колебания задающего генератора 1,определяющий значащий момент сигнала данных, поступает на вход Фазового дискриминатора 4, на другой вход которого поступает сигнал типа меандр 40 с выхода последнего разряда делителя частоты 2.Таким образом, на одном выходе фазового дискриминатора в течение интервала времени, равного длительности 45 единичного элемента, будут проходить сигналы выделителя фронтов 3, когдана другом его входе присутствует потенциал логической единицы, и соответственно на другом выходе - когда присутствует потенциал логического нуля. Двухразрядные регистры сдвига 5, бвыполняют функцию памяти прихода значащих моментов данных на интервалеотставания или интервале...
Устройство для сравнения двоичных чисел
Номер патента: 638955
Опубликовано: 25.12.1978
Авторы: Будашов, Понедельченко
МПК: G06F 7/00
Метки: двоичных, сравнения, чисел
...элементы запрета 4 4 я, срабатываюттриггеры б, ,6 л, причем при срабатывании хотя бы одного триггера через элемент ИЛИ 8 на управляющие входы элементов запрета 4,. 422 поступает сигнал, запрещающий прохождение,импульсов переполнения на входы остальных триГГеРОВ, 18Импульс переполнениЯ с выходовсчетчика 2 ,2 поступает также науправляющие "Входы элементов запрета55 Н, запрещая прохождение импульсов переполнения с Выхода э,11 емента ИЛИ 3, и на первые входы триггероВ7, , 7 н . Триггеры 7 в , 7 срабатывают при поступлении импульса переполнения с соответствующегб счетчика, а возвращаются в исходное состояние импульсом переполнения с любогосчетчика 2 так как при этОм на управляющем Входе соответствующего элемента запрета 5, , 51 отсутствует...
Устройство для сравнения двоичных кодов
Номер патента: 638957
Опубликовано: 25.12.1978
Автор: Корота
МПК: G06F 7/02
Метки: двоичных, кодов, сравнения
...общим выводом резисторов 3. Для входов 5 единице соответствует - К/2 , а нулю нулевой уровень. Для входов б единицесоответствует +И 2, анулютакже нулевой уровень. В случае совпадения кодов во всех разрядах напряжение на выходе каждого делителя равно 5 нулю, поэтому выходное напряжение устройства также равно нулю. В случае несовпадения кодов в одном иэ разрядов напряжение , на выходе соответствующего делителя равноИЯили-И/4 . В 10 обоих случаях это напряжение передается на сравнивающие диоды, поэтому на выходе устройства также появляется напряжение, равноеИ(4, которое передается на регистрирующий блок,Устройство может работать в другом режиме, отличающемся от описанного способом подачи кодов. В таком режиме входы 5 и б коммутируются...
Квадратор п-разрядных двоичных чисел
Номер патента: 640291
Опубликовано: 30.12.1978
Авторы: Бирюков, Левин, Очеретнюк, Хуторецкий
МПК: G06F 7/38
Метки: двоичных, квадратор, п-разрядных, чисел
...с 1 - 1, 2 - 2,1 0 введенного в сумматор 2 с регистра 1. На выходе сумматора 2 образуется в параллельном двоичном коде результат квадрнровання числа, установленного на регистре 1.Алгоритм раооты квадратора двоичных чиссл рассмотрим на конкретном примеПод каждым частичным произведением указаны номера разрядов множителя и множимого, из цифр которого оно образовано.При возведении числа в квадрат операцию умножения можно существенно упростить. Действительно, частичные произведения 1 - 2 и 2 - 1, 1 - 3 и 3 - 1, 1 - 4 и 4 - 1, 2 - ЗиЗ - 2,2 - 4 и 4 - 2,3 - 4 и 4 - З,образованные разноименными разрядами сомноудвоение полученной суммы, что позволит учесть частичные произведения 1 - 2,1 - 3,1 - 4,2 - 3,2 - 4 и 3 - 4,1 О О 0 1 1 О О 0 1 1 0...
Устройство переприема двоичных сигналов
Номер патента: 640432
Опубликовано: 30.12.1978
Авторы: Безяев, Леонов, Стеценко
МПК: H04J 3/06
Метки: двоичных, переприема, сигналов
...и считывания 5, поступающая на входы установки их начальной фазы. Фазирование осуществляется так, чтобы обеспечить максимальный временной интервал между моментами записи и считывания информации, составляющей ввиду неопределенности знака отклонения частот Р и Р, от номинального значения величину в Ф/2 тактов, так как частота Р=,"- Рс происходит 5 10 15 20 25 Зо 35 40 45 50 55 60 65 постепенное сближение моментов записи и считывания информации в блоке 3 памяти.При работе устройства в качестве передающей части тракта передачи двоичных сигналов в начале передачи сравнение моментов записи и считывания осуществляется в блоке б сравнения на основании ,информации о фазе записи и считывания, поступающей на его входы с выходов распределителей...
Устройство для синхронизации двоичных сигналов
Номер патента: 640441
Опубликовано: 30.12.1978
Автор: Нездайминов
МПК: H04L 7/10
Метки: двоичных, сигналов, синхронизации
...рассогласования поступают импульсы на ревсрсивный счетчик 9, в блок 13 управления,10 15 20 25 ЗЭ Зд 40 45 50 55 бО б блок 14 определения математического ожидания фазы и блок 12 сравнения. Одновременно с эти: д в блоке 15 измерения параметров канала связи определяется качество канала связи. Результат измерения поступает па блок 13 управления. В блоке 14 определения математического ожидания фазы определяется математическое ожидание фазы синхросигнала, При хорошем качестве канала связи, когда коэффициент передачи канала связи находится в заданных пределах, с выхода блока 13 управления на реверсивный счетчик 9 поступает сигнал на уменьшение емкости счетчика.Импульсы с реверсивного счетчика 9 поступают на блок 10 переменного коррекционного...
Устройство для сравнения двоичных чисел
Номер патента: 641442
Опубликовано: 05.01.1979
Автор: Тимофеев
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...в состояние . Пусть, например, второе число больше первого (или равно ему), Триггер 4 устанавливается в состояние . Импульс сброс пройдет через элемент И 11 (Гг =аЬс=1) и установит в состояние 0 двоичный счетчик 2, в котором записано большее значение, и триггер 4, а в состояшцтриггер 5, подавая разрешение на элемент И 9. Если же второе число меньше первого, состояние триггера 4 не изменится. Сигнал по шине 18 пройдет через элемент И 10 (Г 1 з =Г 1 г =1) и установит всостояние 0 двоичный счетчик 1, в котором записано большее значение, и триггеры 4, 5, подавая разрешение на двоичный счетчик 1 и т. д. Каждое последующее число в момент записи сравнивается с записанным (минимальным из всех предыдущих), факт сравнения фиксируется, Сигнал по...
Устройство для сравнения двоичных чисел
Номер патента: 645152
Опубликовано: 30.01.1979
Автор: Волков
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...содержимое не изменится. С приходом следующего импуль са на входную шину 10 происходит установка в нулевое состояние вычитающего двоичного счетчика 2 и включение триггера б в единичное состояние по заднему фронту этого импульса, что обеспечивает перезапись первого числа в вычитающий двоичный счетчик 2. Схема готова к сравнению со следующим числом,Применение триггера б позволяет уменьшить длительность импульса записи (фиг, 2-а), минимальное значение которого определяется временем срабатывания группы элементов И 4 и вычитающего двоичного счетчика 2, которое значительно меньше, чем в случае применения линии задержки, что позволяет повысить быстродействие устройства.Формула изобретенияУстройство для сравнения двоичных чисел, содержащее...
Устройство для сравнения двоичных чисел
Номер патента: 646329
Опубликовано: 05.02.1979
Автор: Любинский
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...шину управления 21.Если второе двоичное чиспо окажется больше ипи равно первому двоичномучисну, записанному в накаппивающемсумматоре 2, то триггер его знаковогоразряда будет в единичном состоянии,эпемент И 9 будет открыт и разрешающий сигнап через эпемент ИЛИ 8 подается на элемент И 11, Сигнап сброса, поступивший после второго чиспаи задержанный на время, необходимоедпя выполнения суммирования, черезэлементы И 11, ИЛИ 7 поступает нашину сброса накаппиваюшего сумматора2 и очищает его, Этот же сигнал черезэпемент задержки 16 и элемент ИЛИ 6поступает на группу эпементов И 3,перезаписывает второе число в прямомкоде в накапливающий сумматор 2 ичерез элемент задержки 17 и элементИЛИ 5 очищает регистр 1.Если второе двоичное чиспо окажется...
Устройство для деления двоичных чисел
Номер патента: 646331
Опубликовано: 05.02.1979
Автор: Марголин
МПК: G06F 7/39
Метки: двоичных, деления, чисел
...разности делимого и депитепя(еспи дслимое больше делителя), либосамому делимому (еспи оно меньше).Оапее остаток удваивается, сравнивается с делителем, формируется втораяцифра частного и т. д,Сравнение депимого со сдвинутымделителем производится в сумматоре 2,например путем добавления к делимомудопопнитепьного кода делителя, который получают обращением разрядов регистра 4 делителя (при поступленииуправяющего сигнала обращения кодас блоком 1 управления) и добавлениемединицы на вход переноса младшего разряда сумматора 2 (единица поступаетот бпока 1 управления по цепи подачиединицы). Результатом сравнения является наличие ипи отсутствие единицы навыходе переноса старшего разряда сумматора 2, которая фиксируется блоком1 управления (...
Устройство для автовыбора каналов по временным искажениям двоичных сигналов
Номер патента: 647872
Опубликовано: 15.02.1979
МПК: H04B 7/08
Метки: автовыбора, временным, двоичных, искажениям, каналов, сигналов
...7 к счетчякам 5 подключаются выходы измерителей искажений 3. Регенераторы 4 восстанавливают искаженные посылки и управляют работой измерителей искажений. Для этого с выходов реге П нераторов на управляющие входы измерителей искажений подаются импульсы границ посылок.Измерители искажений производят измерение и преобразование величины временных искажений каждой посылки в число-импульсный код, который через коммутаторы поступает в усредняющие счетчики 5, включенные по схеме с взаимным сбросом,Количество импульсов, поступающих в счетчик 5 с выходов измерителей искажений 3, прямо пропорционально величине временных искажений посылок в каждом из каналов. При этом быстрее переполняется счетчик ка- % нала, в котором посылки подвержены...
Устройство для сравнения двоичных чисел
Номер патента: 648977
Опубликовано: 25.02.1979
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...поразрядных элементов ИЛИ и И соединены со входнымишинами прямого значения первого числа и входными шинами инверсного значения второго числа 1 -го разряда, Где= 12 и, выход каждого 1 -го поразрядного элемента ИЛИ подключен к( 1 +1) -ым входам (+ 1)- йпоразрядных элементов И. а а черте на структурная схема тва.о элементо елементо и 5,узе Изобретение относится к автоматикеи вычислительной технике и может бытьиспользовано при реализации технических средств вычислительных машин идискретной автоматики,Известно устройство для сравнениядвоичных чисел, содержащее регистрысдвита элементы И, ИЛИ, НЕ и тритгеры (11. Неаостатхам етого устроства является невозможность сравненияпараллельных кодов.Наиболее близким техническим решением к изобретению...
Устройство для сравнения двоичных чисел
Номер патента: 648978
Опубликовано: 25.02.1979
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...имеет сравнительно низкое быстродействие.Целью изобретения является повышение быстродействия.Это достигается тем, то в ус:ройстве (1+1) - ый вход каждого 1-го поразрядного элемента и соединен с шиной инверсного значения 1-го разряда второго из сравниваемых чисел.На чертеже дана структурная схема ус ройства Устройство содержит и поразрядных1 - 1 равнозначности 1 ипоразрядных элементов И 2, - 2 элемент И 3, элемент ИЛИ 4 и узел анализа 5. Каждый 1-ый элемент равнознач ности состоит из двух элементов И объединенных элементом ИЛИ, и реализует логическую функцию равнозначнОС тиРабота устройства может быть описана с помощью логических Функций Е, и Р,определяющих состояние выходов элементов И ИЛИ:Г 11.1где и - индекс старшего разряда.Сост...
Устройство для группового сравнения двоичных чисел
Номер патента: 650071
Опубликовано: 28.02.1979
МПК: G06F 7/04
Метки: группового, двоичных, сравнения, чисел
...данного разряда всех счетчиков 11, 15 ь . 1. и подает единицу в этот разряд регистров 12 и 13,После окончания переходных процессов в схеме сигнал генератора появляется на элементе 7 и поступает на информационные входы счетчиков 11, 12, , 1 х, 12 и 13, Содержимое всех регистров сравниваемых чисел уменьшается на единицу, а в регистрах 12 и 13 единица подсчитывается.Прп следующем сигнале генератора осуществляются аналогичные операции, Это происходит до тех пор, пока содержимое хотя бы одного из счетчиков 1 1, , 11. пс станет равным нулю. й этом случае исчезает сигнал на выходе соответствующего элемента ИЛИ Зь 32, , Зх, в результате чего прекращается поступление единиц на информационный вход данного регистра. С исчезновением сигнала на...
Многоканальная дуплексная система для передачи и приема двоичных сигналов
Номер патента: 650239
Опубликовано: 28.02.1979
Авторы: Вольфбейн, Сараев, Усов, Ярославский
МПК: H04J 3/00
Метки: двоичных, дуплексная, многоканальная, передачи, приема, сигналов
...которого через блок 13 управления подключен к управляющему входу соответствующего приемника 7, при этом тактирующий выход группового распределителя 2 подключен к синхронизирующему входу блока 15, выход соответствующего приемника 8 соединен с первым входом сумматора 14, а выход группового распределите 5 10 15 20 25 зо 35 40 45 ля 6 соединен с входом сумматора 14, при. чем выход регенератора 9 подключен к тактирующему входу канального распределителя 1.Систем а р а ботает следующим образом.Канальный распределитель 1 преобразует и объединяет двоичные сигналы отразличных источников, а также синхрокомбинации от датчика 3, В результате образу. ется двоичный сигнал канальной группы с временным циклом, зависящим от числа источников и вида...