Приемник двоичных символов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1261137
Авторы: Жодзишский, Силаев
Текст
(19 сЮ 4 Н 04 1. 27 2 ПИСАНИЕ ИЗОБРЕТЕНИ ВИДЕТЕЛЬСТ К АВТОРСКОМ ОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ДЕЛАН ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) ПРИЕМНИК ДВОИЧНЫХ СИМВОЛОВ (57) Изобретение относится к электросвязи, Повышается помехоустойчивость Приемник содержит фильтр нижних частот 1, ограничитель уровня 2, дискре. тизатор 3, блок задержки 4, перемножитель 5, два реверсивных счетчика;ва компаратора 12 и 13, элемент ИЛИ14, два элемента НЕ 15 и 18, два элемента И 16 и 19, два ДЧ 17 и 22,РС 20, ЦАП 2 и коммутатор 23, с помощью которых осуществляется учет нетолько знака, но и величины входнойсмеси сигнал - шум. 2 ил.Изобретение относится к электросвязи и может использоваться в системах передачи дискретной информации.Цель изобретения - повышение поме.хоустойчивости, 5На фиг,1 представлена структурнаяэлектрическая схема приемника двоичных. символов; на фиг,2 - временныедиаграммы, поясняющие принцип егоработы. ОПриемник двоичных символов содержит фильтр 1 нижних частот, ограничитель 2 уровня, дискретизатор 3,блок 4 задержки, перемножитель 5,первый реверсивный счетчик 6, блок 7 5добавления-исключения импульсов,второй реверсивньй счетчик 8, детектор 9 переходов сигнала, первый делитель 10 частоты и эталонньй генератор 11, а также содержит первый и 20второй компараторы 12 и 13, элементИЛИ 4, первьй элемент НЕ 5, первыйэлемент И 16, второй делитель 17частоты, второй элемент НЕ 18, второйэлемент И 19, третий реверсивныйсчетчик 20, цифроаналоговый преобра.зователь 21, третий делитель 22 частоты и коммутатор 23,Приемник двоичных символов работа- рет следующим образом,На вход приемника поступает смесьсигнала и пума. После фильтранижних частот эта смесь (фиг,2 о)поступает на ограничитель 2 уровня,Знак смеси и шума (фиг,2 1) с вьгхода35ограничителя 2 уровня постутает нареверсирующий вход второго реверсивного счетчика 8. На неинвертирующийвход первого компаратора 12 подается40прямой сигнал (фиг,2 о), а через второй элемент 18 НЕ на неинвертирующийвход второго компаратора 13 поступает инверсный сигнал (фиг,23). В первом и втором компараторах 12 и 345поступившие сигналы сравниваются спороговым напряжением Е, поступающимна их инвертирующие входы с выходацифро-аналогового преобразователя 21,Сигналы в виде логических уровней с 1первого и второго компараторов 12 и13 (фиг,2, ) поступают на входыэлемента ИЛИ 14 и после сложениясуммарный сигнал (фиг.26) поступаетна первый вход второго элемента И 19и через первый элемент НЕ 15 - напервый вход первого элемента И 16.На вторые входы первого и второгоэлементов И 16 и 19 подается сигнал с выхода эталонного генератора 11 ( фиг. 2) с выхода первого элемента И 16 сигнал (фиг,2 О) через второй делитель 17 частоты с коэффициентом деления, равным 11, поступает на вход прямого счета третьего реверсивного счетчика 20, на вход обратного счета которого поступает сигнал с выхода второго элемента И 19 (фиг.2. В третьем реверсивном счетчике 20 происходит усреднение и состояние старших разрядов этого счетчика декодируется в цифроаналоговом преобразователе 21, вырабатывающем пороговое напряжение Е, значение которого зависит от времени усреднения в третьем реверсивном счетчике 20 и от коэффициента деления второго делителя 17 частоты,На сигнальные входы коммутатора 23 подаются последовательности с эталонного генератора 11 и с третьегс делителя 22 частоты (фиг.2 Х), коэффициент деления которого равен К, При сигнале логического "0" на управляющем входе коммутатора 23 на тактовом входе второго реверсивного счетчика 8 действует последовательность с выхода третьего делителя 22 частоты, а при сигнале логической "1" последовательность с выхода эталонного генератора 11 (фиг,2 и).Схема синхронизации (фиг,1 пунктирная линия) работает следующим об-. разомЗнак ограниченной входной смеси с выхода ограничителя 2 уровня опрашивается с помощью дискретизатора 3 в момейты действия импульсов на выходе первого делителя 10 частоты, который совместно с блоком 7 добавле ния-исключения импульсов выполняет функции дискретного фазовращателя. Зквивалентная полоса пропускания регулируется с помощью первого реверсивного счетчика 6, Время задержки блоком 4 задержки равняется длительности единичного символа, Детектор 9 переходов из выходного сигнала второго реверсивного счетчика 8 вырабатывает сигнал "+1", если в двух соседних тактах следует комбинация 01, сигнал "-1", если в соседних тактах следует комбинация 10, и сигнал "0", если в соседних тактах следуют комбинации ОО или 11, при этом на выходахперемножителя 5 выделяются сигналы ошибки, которые принимают одноз 12 биз .трех значений: нуль на обоих выходах; "1" на первом выходе и "0"на втором выходе; "0" на первомвыходе и "1" на втором выходе.Эти сигналы управляют работой5первого реверсивного счетчика 6, определяя направление его счета. Количество импульсов, поступивших натактовый вход второго реверсивногосчетчика 8, между соседними импульса Оми на его установочном входе, поступающими с первого делителя 10 часто-ты и определяющими границы символоввходного сигнала будет зависеть отвеличины входной смеси сигнала и шума 15и определяет знак поступившего очередного символа информации (фиг.2 н)Работа устройства-прототипа характеризуется следующим алгоритмом:201 п = 91 и+ - ь )лгде р - оценка значения принятогосимвола;и- соответственно промежуткивремени, когда входной сигнал положителен и отрицателен на интервале ( Гп).л лОчевидно с - с, = ь +Работа предлагаемого приемникадвоичных символов описывается другим З 0алгоритмом(М =61 В +-КК1)где К ) 1 - некоторый коэффициент,равный величине коэффици З 5ента деления третьегоделителя 22 частоты (нафиг,2 к величина К равнафь,; - соответственно время нахождения входного сигнала в диапазонах (+а Е),(-Е, -а) в течение времени анализа символана интервале (С, йп).При этом С - С, = , ФС +, 7,Автоподстройка порогового напряжения Е производится следящей системой 50 таким образом, чтобы отношение средних времен присутствия входного сигнала внутри и вне порогов (-Е,+Е) равнялось определенной величине, равной коэффициенту деления Б второго 55 делителя 17 частоты.Величины, ь и т, зависят не только от знака входной смеси 137сигнал-шум, но и от ее величины в отличие от устройстВа-прототипа, где.74 и Т зависят лишь от знака вход-1 ной смеси.1 аким образом, повышение помехоустойчивости приема двоичных символов достигается за счет учета не только знака, но и величины входной смеси сигнал-шум.Формула изобретенияПриемник двоичных символов, содержащий последовательно соединенные фильтр нижних частот, ограничитель урочня, дискретизатор, блок задержки и перемножитель, выходы которого . через первый реверсивный счетчик подключены к управляющим входам блока добавления-исключения импульсов, второй реверсивный счетчик, детектор переходов сигнала, первый делитель частоты и эталонный генератор, выход которого подключен к тактовому входу блока добавления-исключения импульсов, выход которого через первый делитель частоты подключен к второму входу дискретизатора и к установочному входу второго реверсивного счетчика, выход которого через детектор пере-; ходов сигнала соединен с вторым входом перемножителя и является выходом приемника, при этом реверсирующий вход второго реверсивного счетчика подключен к выходу ограничителя уровня, а вход фильтра нижних частот является входом приемника, о т л ич а ю щ и й с я тем, что, с целью повьппения помехоустойчивости, в него введены первый и второй компараторы, элемент ИЛИ, последовательно соединенные первый элемент НЕ, первый элемент И и второй делитель частоты, второй элемент НЕ, второй элемент И, последовательно соединенные третий реверсивный счетчик и цифроаналоговый преобразователь, третий делитель частоты и коммутатор, выход которого подключен к тактовому входу второго реверсивного счетчика, причем инвертирующие входы первого и второго ком. параторов соединены с выходом цифроаналогового преобразователя, выход элемента ИЛИ подключен к первому входу второго элемента И, входу пер вого элемента НЕ и к управляющему входу коммутатора, выходы второго элемента И и второго делителя частотыЗимокосов едактор Тираж 624 ВНИИПИ Государствен по делам изобрет 3035) Москва, Ж, РПодписноего комитета СССРий и открытий .ушская наб д.4/5 каз 5247/5 венно-полиграфическое предприятие, г,ужгород Произ оектная,4 5 1261соединены соответственно с входамиобратного и прямого счета третьегореверсивного счетчика, а вторые входыпервого и второго элементов И и входтретьего делителя частоты подключенык выходу эталонного генератора, приэтом выход фильтра нижних частотподключен к неинвертирующему входу 137, Фпервого компаратора и через второйэлемент НЕ в . к неинвертирующему входу второго компаратора, сигнальные входы коммутатора соединены с выходамиэталонного генератора и третьего делителя частоты, выходы первого и второго компараторов подключены к входам элемента ИЛИ,
СмотретьЗаявка
3897359, 20.05.1985
ПРЕДПРИЯТИЕ ПЯ А-7956, МОСКОВСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ
ЖОДЗИШСКИЙ МАРК ИСААКОВИЧ, СИЛАЕВ АЛЕКСАНДР ФЕДОРОВИЧ
МПК / Метки
МПК: H04L 27/22
Метки: двоичных, приемник, символов
Опубликовано: 30.09.1986
Код ссылки
<a href="https://patents.su/4-1261137-priemnik-dvoichnykh-simvolov.html" target="_blank" rel="follow" title="База патентов СССР">Приемник двоичных символов</a>
Предыдущий патент: Демодулятор сигналов с минимальной частотной манипуляцией
Следующий патент: Приемник фазоманипулированных сигналов
Случайный патент: Стойка радиоэлектронной аппаратуры