Архив за 1987 год

Страница 359

Генератор случайных интервалов времени

Загрузка...

Номер патента: 1295391

Опубликовано: 07.03.1987

Авторы: Денисов, Тарасов

МПК: G06F 7/58

Метки: времени, генератор, интервалов, случайных

...выходахтриггеров 5 остаются неизменными допоявления нового импульса на выходегенератора 1 (через случайный промежуток времени с момента запуска).С появлением импульса .на выхерегенератора 1 этот импульс вновь запускает генератор 1 и через первый 20 вход элемента И 3, открытый единичным разрядом регистра 2, поступаетна первый вход или того же (которыйуже был в единичном состоянии), или 25любого другого триггера 5.Если указанный импульс поступаетна первый вход того же триггера 5,который уже находится в единичномсостоянии (вероятность этого тембольше, чем больше число разрядных 30 выходов регистра 2 подключено к входам соответствующего элемента ИЛИ 7),то состояния всех триггеров 5 под.тверждаются.Если же указанный импульс через 35...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1295392

Опубликовано: 07.03.1987

Авторы: Галкин, Минутин, Попов

МПК: G06F 9/22

Метки: микропрограммное

...импульс на регистр 1 адреса, в котором фиксируется следующий адрес микрокоманды. Благодаря равенству А = УСОП безразлично, какое из плеч коммутатора 3 открыто, т.е. состояние блока 4 здесь значения не имеет и задержка на прохождение сигнала через блок 4 2 2в длительность такта с безусловным переходом не входит. Кроме того, обеспечивается параллельное прохождение сигнала через коммутатор 3 со срабатыванием схемы 5 и генератора 6: в длительность указанного такта вхоцит либо задержка в коммутаторе 3, либо задержка в схеме 5 и генераторе 6 (наибольшая из них). Распарал. леливание этих процедур также увеличивает быстродействие при безусловных переходах.При условных переходах в поле УСОП кодируется условие, по состоянию которого...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1295393

Опубликовано: 07.03.1987

Авторы: Мирецкий, Пыжов

МПК: G06F 9/22

Метки: микропрограммное

...с первого разряда выхода адресного поля блока 19. Сигнал с выхода мультиплексора 8 поступает на первые информационные входы регистра 12 и мультиплексора 14, Задним фронтом тактового сигнала 107 в регистр 12 осуществляется занесение данных, поступающих на его информационные входы.Элемент ИЛИ 11 производит логическое суммирование значений сигналов на управляющих входах мультиплексора 8. Если на выходе элемента ИЛИ 11 присутствует единичный уровень, то на выход мультиплексора 14 проходит информация с первого его входа, если на выходе элемента ИЛИ 11 - нулевой уровень, то на выход мультиплексора 14 поступает информация с второго его входа, т.е, с первого выхода регистра 12, Таким образом, до. прихода заднего фронта тактового импульса 107...

Устройство для выбора запросов по приоритетам

Загрузка...

Номер патента: 1295394

Опубликовано: 07.03.1987

Авторы: Маханек, Чернявский, Ярусов

МПК: G06F 9/50

Метки: выбора, запросов, приоритетам

...единице, отсутствие запросалогическому нулю). Первый узел 1 анализирует состояние запросов на входах 4 и значения старших разрядоврегистров 1,При отсутствии запроса в какомлибо канале логический нуль с входа4 этого канала независимо от значения старшего разряда в соответствующем регистре 1 устанавливает в нуль выходной сигнал элемента ИЛИ 6 этого узла анализа и всех последующих, В итоге при отсутствии запроса на 45 1-м входе 4 нулевой потенциал, пройдя через все диоды 8 закрывает элементы И-НЕ 7 канала и после элемента И-НЕ 9 устанавливает 1-й выход 5 в единичное состояние (отсутствие 5 О разрешения на обслуживание этого канала), При наличии запросов каналов на входах 4 имеются логические единицы, не влияющие на прохождение сигналов...

Устройство для распределения заданий

Загрузка...

Номер патента: 1295395

Опубликовано: 07.03.1987

Авторы: Мельников, Спичак, Титов, Чудаев

МПК: G06F 9/54

Метки: заданий, распределения

...не обнулился, то на выходеэлемента И 9 устанавливается высо-кий потенциал, который поступает на1-й вход узла 11 . С выхода 20 узла11 г приоритета снимается код номеразадачи, которую необходимо ставитьв конец очереди. Кроме того, с выхода узла 11 г код поступает на входыэлемента ИЛИ 10, с выхода которого высокий потенциал поступает навход элемента НЕ 13,г. Низкий потенциал с выхода элемента.НЕ 13 постугпает на вход элемента И 2 и запрещает подачу тактовых импульсов с генератора 1, Кроме того, с выхода элемента ИЛИ 1 О,г высокий потенциал через элементИЛИ 10 э поступает навход счетчика 15, который производит подсчет числа распределенных за"дач. Одновременно с выхода элементаИЛИ 1 Ог высокий потенциал поступаетна вход вычитающего счетчика...

Логический анализатор

Загрузка...

Номер патента: 1295396

Опубликовано: 07.03.1987

Автор: Смирнов

МПК: G06F 11/25

Метки: анализатор, логический

...вход регистра 5 сдвига, на последнем формируется сигнатура информационной последовательности,Интегратор 7 не пропускает на регистр 5 сдвига узкие импульсы, длительности которых меньше постоянноивремени интегратора 7. Совокупностьэлемента 12 задержки, элементов НЕ14 и 15 и первого элемента И 16 формирователя 2 импульсов вырабатываетимпульс при изменении входного сигнала от нулевого значения к единичному, а совокупность элемента 12 задержки, первого элемента НЕ 13 и второго элемента И 17 формирователя 2импульсов - импульс при изменении входного сигнала от единичного значения к нулевому.Благодаря введению интегратора 7 сигнал на выходе формирователя 2 импульсов появляется по переднему и заднему фронтам информационного сигнала,...

Устройство для обнаружения потери импульса

Загрузка...

Номер патента: 1295397

Опубликовано: 07.03.1987

Авторы: Галкин, Гришин

МПК: G06F 11/14

Метки: импульса, обнаружения, потери

...одного или нескольких импульсов она вырождается в потенциальный сигнал с равной вероятностью как положительной, так и отрицательной полярностей.Если на входе 7 образовался потенциальный сигнал положительной полярности, то импульсы установки на установочных входах триггерови 4 отсутствуют, входной сигнал, проходя через элементы НЕ 1 О и И-НЕ 8, является разрешающим для триггерови 4, генератор 6 переходит из ждущего в автоколебательный режим работы и задает через элементы И 2 и НЕ 3 высокочастотные импульсы на счетный вход триггера 4. При отсутствии сигналов на установочных входах триггеров 1 и 4 высокочастотные импульсы заполняют счетчик из триггеров 1 и 4 и сбрасывают сигнал логической единицы с прямого выхода триг" гера 1, в...

Устройство для исправления одиночных и обнаружения двойных ошибок

Загрузка...

Номер патента: 1295398

Опубликовано: 07.03.1987

Авторы: Кондрашов, Шагов

МПК: G06F 11/08

Метки: двойных, исправления, обнаружения, одиночных, ошибок

...контрольных и информационных разрядовустройства, группа информационныхвыходов формирователя синдрома соединена с группой информационных входов узла свертки по модулю два,группа информационных входов блокакоррекции информации подключена кгруппе информационных разрядов устройства, группа выходов блока коррекции информации является группой На две группы инФормационных входов Формирователя 1 синдрома поступает код микрокоманды и контрольные разряди. На выходе Формирователя синдрома появляется синдром онибки, где появление единицы в каком-либо разряде означает ошибку в соответствующем входном информационном разряде, Синдром ошибки ССсодержит позиционный номер искаженного разряда микрокоманды. При искажении оцного разряда (или нечетного...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1295399

Опубликовано: 07.03.1987

Автор: Дрель

МПК: G06F 11/16

Метки: узлов, цифровых

...точки не происходит сравнения на блоке8 и двоичный код, хранящийся в регистре 9, оказывается больше кода навыходах поразрядного сравнения блока8, то сигнал переполнения счетчика11 проходит через элемент И 17 иобеспечивает прием на регистр 9 инФормации с блока 8, а на регистр19 - информации о номере контрольной 5 129 числа и эталонного числа, считанного из блока 2 памяти по адресу, соответствующему данной контрольной точке. Номер контрольной точки (адрес контрольного числа в блоке 2 памяти) определяется содержимым счетчика 16. При последовательной проверке контрольных точек формирование адресов осуществляется путем прибавления единиц по счетному входу счетчика 16 сигналом переполнения счетчика , проходящего через элемент ИЛИ 5 и элемент...

Устройство для тестового контроля цифровых узлов электронных вычислительных машин

Загрузка...

Номер патента: 1295400

Опубликовано: 07.03.1987

Авторы: Акульшина, Ерофеев, Малявко, Унру

МПК: G06F 11/22

Метки: вычислительных, машин, тестового, узлов, цифровых, электронных

...слово(эталлонное значение выходов контролируемого узла). Если задержка фиксации результата предыдущего шага проверки отличается от текущего, токадр теста содержит командное словодля делитепя 10 частоты,Работу устройства можно разбитьна два этапа: первый - настройка40 45 5 О о т л и ч а ю щ е е с я тем, что,с целью повышения быстродействия, в него введены регистр и делитель частоты, причем группа информационных входов регистра соединена с выходами разрядов кода задержки регистра теста, выходы регистра соединены с настроечными входами делителя частоты, выход которого соединен с разрешающим входом блока сравнения, синхровход блока управления, вход записи регистра, вход запуска делителя частоты и синхровход регистра сдвига соединены с...

Устройство для контроля и диагностики логических блоков

Загрузка...

Номер патента: 1295401

Опубликовано: 07.03.1987

Авторы: Дерендяев, Кибзун, Лисицин, Лучкин, Обухов

МПК: G06F 11/26

Метки: блоков, диагностики, логических

...устройства, предназначенного для контроля блоков, содержащих два. вида структур, каждая из которых имеет два уровня логических сигналов; на фиг.5 - регистровый блок и его связи с коммутатором, сумматором и другими блокамивУстройство для контроля и диагностики логических блоков содержит блок 1 задания программа контроля, коммутатор 2, блок 3 сопряжения, блок 4 управления, блок 5 дешифрации команд, регистровый блок 6, сумматор 7, блок 8 памяти тестов, блок 9 памяти результата, блок 10 памяти входов-выходов, блок 11 компараторов, дешифратор 2, блок 13 коммутации, блок 14 задания опорных напряжений, блок 15 задания нагрузок, дешифратор 16 результата, блок 17 памяти маски, блок 18 памяти состояний, блок 19 памяти структуры, блок 20...

Устройство для отладки программ

Загрузка...

Номер патента: 1295402

Опубликовано: 07.03.1987

Авторы: Бакалец, Головин, Насруллаев, Файсканов

МПК: G06F 11/28

Метки: отладки, программ

...из первого 7 и второго 8 блоков памяти, т.е. выбираются ячейки с адресами 1 и 0 (Фиг.З и Изобретение относится к высилите- фиг.4). На выходах первого 7 и вто=льной технике и может быть испольэо- рого 8 блоков памяти появляется совано для автоматизированной отладкипрограмм и построения специализированных отладочных комплексов. манды, операнда), которая поступаетЦелью изобретения является повы- на соответствующие входы первого 1шение производительности при отладкепутем уменьшения объема исследуемойинформации за счет исключения из еесостава информации по многократно 10повторяющимся циклам,На Фиг.1 представлена блок-схемаустройства для отладки программ, нафиг,2 - пример задания трассы программы; на фиг.З - содержимое третьего и...

Устройство для обмена данными между параллельным и последовательным интерфейсами

Загрузка...

Номер патента: 1295403

Опубликовано: 07.03.1987

Авторы: Березенко, Калинин, Корягин, Марков, Парамонов, Поплавский, Сенчук, Суворов

МПК: G06F 13/00

Метки: данными, интерфейсами, между, обмена, параллельным, последовательным

...значения которых образуют четыре линии группы линий выхода дешифратора регистра 14, позиции первая, вторая и четвертая из которых указывают соответственно на последнюю, первую и среднюю позиции устройства 1 при наращивании Формата слова преобразуемых данных, а третья - на работу без наращивания Формата слова преобразуемых данных.Синхронизация действий по переда че осуществляется синхросигналами5 10 15 20 25 а 30 35 40 5 1295передачи, поступающими на вход 125блока 6 управления передачи, Записьданных в регистр 4 передачи данныхвызывает сброс в регистре 9 состояния триггера запроса на передачу. Вблоке 6 управления передачей это вызывает через элемент НЕ 65 и элемент И 53 одновременно сброс счетчика 74, установку триггера 69...

Устройство для обмена данными между оперативной памятью и внешними устройствами

Загрузка...

Номер патента: 1295404

Опубликовано: 07.03.1987

Авторы: Вайзман, Качков, Рымарчук, Чеховских

МПК: G06F 13/00

Метки: внешними, данными, между, обмена, оперативной, памятью, устройствами

...при выводе из БФФО 4 при следующем обращении к ОП.Между обращениями к ОП при записи или чтении байтов, передаваемых между БФФО 4 и блоком 1 памяти содержимое счетчика 59 модифицируется на -1 по сигналу, поступающему на вход 28 счетчика с выхода блока 3 управления. Сигнал равенства нулю счетчика 59 с выхода элемента И 60 говорит о том, что блок 4 готов к очередному обращению к ОП. Таким образом, при выполнении операций ввода с цепочкой данных константа обмена в счетчике формата обмена позволяет отделить байты текущего и предыдущего управляющих слов канала. Это позволяет принимать в пределах блока 1 памяти данные, поступающие с ВУ, не ожидая смены управляющих слов канала.При выполнении операций вывода с цепочкой данных, не...

Устройство для сопряжения эвм с внешним устройством

Загрузка...

Номер патента: 1295405

Опубликовано: 07.03.1987

Авторы: Аласов, Вертлиб, Зяблицева, Козлов, Ларкина, Магомедов, Стернин, Шнейдер

МПК: G06F 13/00

Метки: внешним, сопряжения, устройством, эвм

..."Выключено" (фиг.11). При этом через элементы 128, 129 и 136 блока, 8 переходит в нулевое состояние триггер 126, и далее триггер 18 блока 3. На стыке с ВУ цепь "Управление источника ВУ" переходит в состояние "Выключено".Через элемент 133 блока 8 и элементы 69, 72, 68 и 76 блока б форми руется сигнал "Запрос связи". ЭВМ обращается с командой чтения сосояния10 15 20 55 7 129 устройства согласно описанному и, определив, что данные переданы ВУ, записывает в устройство очередной знак данных.После вывода последнего знака данных ЭВМ обращается к устройству с командой записи состояния окончания передачи, состоящей из адреса выбираемого устройства и признака записи окончания передачи.Устройство, дешифровавшее свой адрес от ЭВМ, через...

Устройство для сопряжения нескольких цвм

Загрузка...

Номер патента: 1295406

Опубликовано: 07.03.1987

Авторы: Гольцман, Казаков, Ковалев, Морозов, Николаенко

МПК: G06F 13/14

Метки: нескольких, сопряжения, цвм

...83 соответственно), Информационное слово из оперативной памяти по каналу ЦВМ поступает на информационный вход 23 блока 1 коммутации и по информационному входу-выходу 16 устройства совместно с сигналом "Передача", поступающим на управляющий вход-выход устройства 15, в общую шину системы.В устройства для сопряжения, связанные с ЦВМ, выполняющими прием системной операции "Обмен" из общей шинь 1 системы, поступает информация по информационному входу-выходу 16, сопровождаемая сигналом "Передача", поступающим из общей шины системы по управляющему входу-выходу 15 устройства, Информация через блок 1 коммутации, информационный выход 18 поступает на информационный вход 32 блока 5 передачи, а сигнал Передача" через блок 1 коммутации, управляющий...

Устройство для сопряжения двух вычислительных машин

Загрузка...

Номер патента: 1295407

Опубликовано: 07.03.1987

Автор: Шевяков

МПК: G06F 13/24

Метки: вычислительных, двух, машин, сопряжения

...число импульсов, достаточное для формирования импульса начальной установки для счетчика 5, приводя его в исходное состояние по шине 28. Серия синхроимпульсов по шине 10, Формируемая при приеме (передаче) информации, поступая на вход начальной установки счетчика 25, не позволяет ему накопить число импульсов, достаточное для формирования импульса начальной установки счетчика 5. Коэффициент пересчета счетчика 25 определяется из соотношения К ( Т: Т где Т, - величина паузы между сериями импульсов, Т - период повторения импульсов тактового генератора.Таким образом, если счетчик 5 в результате воздействия помехи оказывается не в исходном состоянии, то счетчик 25 в паузе между сериями импульсов Формирует импульс начальной установки...

Устройство для накопления и обработки информации

Загрузка...

Номер патента: 1295408

Опубликовано: 07.03.1987

Авторы: Ле, Родионов

МПК: G06F 15/00, G06J 1/02

Метки: информации, накопления

...вход блока памяти и считывает код команды во внутренние регистры операционного блока. В циклах М и 25 М выполнения команды импульс с вы 3хода 27 дешифратора 8 блокирует коммутатор 2 и через коммутатор 18 передает на его выход 26 адрес из счетчика 9 - адрес информационного канала 30 АЦП. Операционный блок выполняет команду 1 БКМ, но с данными из ячейки блока памяти, адресуемой содержанием счетчика 9. Если после выполнения указанной команды переполнения данной ячейки блока памяти нет, то импульс с выхода 28 дешифратора поступает на элемент И 11 и с его выхода 34 через элемент ИПИ 15 (выход 36) на преобразователь 4, устанавливая его в исход ное состояние, а триггер 19 - в состояние "0", выход 33 которого блокирует системный...

Устройство для организации мультипроцессорной иерархической системы

Загрузка...

Номер патента: 1295409

Опубликовано: 07.03.1987

Авторы: Назаренко, Рогоза, Сорочинский, Холоденко

МПК: G06F 15/16

Метки: иерархической, мультипроцессорной, организации, системы

...прямого доступа, формирует все необходимые сигналы для управления процессом обмена (" Вывод" ).Эти сигналы с выходов блоков 5 черезблоки приемопередатчиков нижнегоуровня поступают в канал ЭВМ, Приэтом блоки 5 по выходам "Адрес-данные" осуществляют управление блоком8 внутренних приемопередатчиков, апо выходам управления выдачей - управление выходами блоков 10 приемопередатчиков нижнего уровня, устанавливая таким образом связь черезмагистраль между каналом выбранноимикроЭВМ и регистром 3 адреса и выходным 9 регистром, Адрес ячейки памяти в канал микроЭВМ нижнего уровняпоступает с регистра 3 адреса, а данные - с выходного регистра 9, Обмензаканчивается выдачей блоком 5 сигнала сброса на регистр б управления,После этого...

Процессор для мультипроцессорной системы

Загрузка...

Номер патента: 1295410

Опубликовано: 07.03.1987

Авторы: Белицкий, Зайончковский, Палагин

МПК: G06F 15/16

Метки: мультипроцессорной, процессор, системы

...триггера 88, единичныйи нулевой входы которого подключенык второй группе линий управляющеговхода 65,Микропрограммная память 55 хранит микропрограммы исполнения .системы команд блока 1, а также микропрограммы инициализации, выборки команд и перехода по запросу прерывания.Блок 2 памяти программ (фиг.5) состоит из накопителей 89, в качестве которых используются, например, микросхемы полупроводникового ЗУ, связанных между собой адресными, а также первыми и вторыми входами записи/чтения, Точка объединения адресных входов накопителей 89 подключена к адресному входу 22 (обозначенному цифрой сигнальной линии внешней связи) блока 2, а точки объединения первого и второго входов записи/чтения - соответственно к объединенному входу группы...

Устройство для моделирования дискретных систем

Загрузка...

Номер патента: 1295411

Опубликовано: 07.03.1987

Авторы: Бейтюк, Гальцов, Герман, Суходольский

МПК: G06N 1/00

Метки: дискретных, моделирования, систем

...6)содержит узлы 74 проверки состояния,триггер 75, формирователь 76 импульсов, первый 77, второй 78, третий79, шестой 80, четвертый 81 и пятый82 элементы ИЛИ, первый 83 и второй84 элементы ИЛИ.Узел 74 проверки состояния (фиг,7)содержит первый 85 и второй 86 элементы И и элемент ИЛИ 87, а формирователь 76 импульсов (фиг. 8) " триггер 88, элемент 89 задержки и элементы И 90 и 91.Коммутатор 9 (фиг. 9 а) содержитгруппы элементов И 92 (коммутирующиеячейки) и элементы ИЛИ 93-95.Блок 10 диагностики состояния ресурсов (фиг. 10) содержит ОЗУ 96,счетчик 97 адреса, регистр 98, с первого по третий блоки 99-101 усиленияимпульсов, элемент 102 задержки, группу элементов ИЛИ 103, дешифратор 104,Забершить мвделцробаноебьгдачец сообщения облокоробке Нет...

Устройство для выбора кратчайшего маршрута

Загрузка...

Номер патента: 1295412

Опубликовано: 07.03.1987

Авторы: Ефремова, Петров, Сорокин

МПК: G06F 15/173

Метки: выбора, кратчайшего, маршрута

...петель,например по часовой стрелке, При использовании описанной модели транспортной сети решение задачи выборакратчайшего маршрута движения транспортного средства сводится к последовательному однократному просмотрув блоке 1 адресной памяти описанийвсех транспортных петель, выявлениипри этом маршрутов, связывающих заданные станции (маркеры), и последовательному отбору кратчайшего подлине маршрута, Факт наличия в какойлибо транспортной петле маршрута,связывающего заданные станции, устанавливается по наличию в соответствующем описании и адреса маркера станции отправления, и адреса маркерастанции назначения транспортногосредства.В устройстве просмотр адресной памяти в блоке 1 обеспечивается по адресам, формируемым счетчиком 2, сигнал...

Устройство для решения интегральных уравнений фредгольма второго порядка

Загрузка...

Номер патента: 1295413

Опубликовано: 07.03.1987

Авторы: Боюн, Козлов, Тракай

МПК: G06F 17/13

Метки: второго, интегральных, порядка, решения, уравнений, фредгольма

...на10 примере решения интегрального урав- нения Ф о р м у л а и з обретения50 точности решения, Гри достижениизаданной точности решения интегрального уравнения (выполнении условия .1г) первый узел 38 сравнения вьдаесигнал на триггер 25, который запирает элемент И 29, прекращая выполнение последующих итераций, В сумматоре 41 происходит сложение адресаХ с величиной щ задания численногопараметра, поступающей на его второйвход, и значение щ+1 подается на информационный вход шифратора 40, Черезэлемент 33 задержки задержанный сигнал с выхода элемента И 29 поступаетна первый управляющий вход коммутатора 42, переключая его информационный вход на первый выход, и черезэлемент ИЛИ 35 - на управляющий входшифратора 40 (при этом величина щ+1в...

Вычислительное устройство для цифровой обработки сигналов

Загрузка...

Номер патента: 1295414

Опубликовано: 07.03.1987

Авторы: Березенко, Золотарев, Ильин, Калинин, Корягин, Кочкин

МПК: G06F 17/14

Метки: вычислительное, сигналов, цифровой

...2 М. При этом быстродействие предлагаемого устройства не 45 снижается, так как время умножения двух М-разрядных чисел, как правило, превышает время сложения двух 2 И-разрядных чисел.На фиг. 6 представлен граф вычисления предлагаемым устройСтйом функцийЬ.1Х = Е А . В. с использованием 2 М-раз 1=0рядных произведений действительных чисел А и В . Предполагаем, что1значения А. и В поступают соответст 1венно на информационные входы 1 и 2 устройства, состояние управляющих входов 39-44,47 и 48 устройства не изменяется в процессе функционированияи обеспечивает подключение выходарегистра 4 данных через коммутатор 7данных к входу умножителя 8, отсутствие округления результата умножителя 8 до старшей части произведения,подключение выхода 9...

Устройство для вычисления преобразования фурье-галуа и свертки

Загрузка...

Номер патента: 1295415

Опубликовано: 07.03.1987

Авторы: Вариченко, Дедишин, Раков, Сварчевский

МПК: G06F 17/14

Метки: вычисления, преобразования, свертки, фурье-галуа

...входу второго вычислительного блока и к синхровходу блока накапливающих сумматоров, причем информационный вход блока памяти является вторым информационным входом устройства, при этом блок управления содержит узел выбора режима, два синхронизатора вычислительных блоков, узел памяти адресов, синхронизатор умножителей, синхронизатор накапливающих суммато-. ров и три элемента ИЛИ, причем первый, второй и третий входы узла выбора режима являются соответственно входом начальной установки, входом запуска и тактовым входом устройства, первый и третий выходы узла выбора режима подключены соответственно к первому и второму входам первого элемента ИЛИ, выход которого подключен к входу первого синхронизатора вычислительного блока, первый,...

Устройство для определения математического ожидания формированием порядковых статистик

Загрузка...

Номер патента: 1295416

Опубликовано: 07.03.1987

Авторы: Санадзе, Синьковский, Соколов

МПК: G06F 17/18

Метки: математического, ожидания, порядковых, статистик, формированием

...щмя задержки равно времени срабатывания счетчика 23) - на вход разрешениякоммутации мультиплексора 9, обеспечивая, тем самым, считывание информации из блока 2 усреднения в одиниз регистров 10;, Импульс с выходагенератора 38 через элемент И 41 поступает на группу элементов И 11 и счетный вход счетчика 6. Сигналс выхода переполнения счетчика 6 исчезает, работа устройства повторяется. Так повторяется И раз. На И-мпериоде работы на выходе К-разрядного счетчика 23 (К =1 оя И + 1)формируется код из К едийиц (обеспечивается запись в последний регистр10), которые формирует "1" на выходе элемента И 25. Этот сигнал черезэлемент 26 задержки, где время задерж.кивыбрано из расчета окончания 50записи в 11-й регистр 10 до началаформирования порядковых...

Устройство для определения среднего значения аддитивного нестационарного случайного процесса

Загрузка...

Номер патента: 1295417

Опубликовано: 07.03.1987

Авторы: Валиулин, Новокшонов, Ходаковский

МПК: G06F 17/18

Метки: аддитивного, значения, нестационарного, процесса, случайного, среднего

...первое искомоесреднее значение х,(с ) согласно (4),Последующие значения х(с ) получаются рекуррентно с помощью элементов И 10, 14, регистра 32 и сумматора 21. Для этого первое х,(с ) с выхода делителя 26 через регистр 27 сзадержкой на дС подается на первыйвход сумматора 21. На второй вход сумматора 21 поступает с выхода груп пы элементов И 10, стробируемого вовремени соответствующим импульсом сраспределителя 9 импульсов, ординатапроцесса х(С).40Соответственно на третий вход сумматора 21 с выхода элемента, стробируемого соответствующим импульсом с распределителя импульсов 9, подается ордината процесса х(с).При сложении указанных трех сос-тавляющих в сумматоре 21 на выходе делителя 28, на один из входов которого подается в двоичном...

Устройство для автоматического контроля графика операций

Загрузка...

Номер патента: 1295418

Опубликовано: 07.03.1987

Авторы: Барсуков, Левин

МПК: G05B 23/02, G06F 17/00, G07C 3/12 ...

Метки: графика, операций

...команд соответствующим регистрам26 - 29 сдвига,Эти команды с каждого из разрядовсоответствующего регистра 26 - 28сдвига поступают по выходам а, Ь навходы "Считывание" регистров 23, - 23и сумматоров 24 - 24 блока 4 контроля значений операций, в результатечего считываемые значения с выходаП блока 4 поступают на вход арифметического блока 31 блока 12 анализавыполнения графика операций, С выходовкаждого из регистров 26, 28.45и 29 сдвига сигнал поступает на управляющий вход задатчика 30, выдающего команду последнему на считываниечисла ш в арифметический блок 31.50 С выходов р регистров 27, 28 и 29 сигнал подается на управляющий считыванием информации вход р счетчика 8 для занесения числа 3 в арифметический блок 31.Шифратор 32 служит для...

Устройство для контроля разъемных контактов

Загрузка...

Номер патента: 1295419

Опубликовано: 07.03.1987

Авторы: Левшин, Липин, Миронцев

МПК: G01R 31/327

Метки: контактов, разъемных

...образом.Контакты 2 блока 1 переходных контактов замыкаются выводами микро схемы 12, вставляемой в блок 1 переходных контактов.Если все контакты имеют малое переходное сопротивление, которое шунтирует управляющие обмотки 21 блокинг-трансформаторов 18 в генераторах 17, глубина положительной обратной связи недостаточна для возникновения генерации.В дополнительных обмотках 22 колебания либо отсутствуют, либо их амплитуда меньше порога чувствительности элемента НЕ 28 и на выходах 32 устанавливаются высокие логические уровни, при этом на всех входах 31 элемента И 30 присутствуют высокие логическиеуровни, т,е, на выходе элемен" та И 30 и на входе элемента И-НЕ 33 устанавливаются высокие уровни,КБ-триггер, образованный элементами И-НЕ 33,...

Устройство для контроля параметров

Загрузка...

Номер патента: 1295420

Опубликовано: 07.03.1987

Авторы: Белоконь, Ващевский, Голубчик

МПК: G06F 11/30

Метки: параметров

...между номерами 50датчика блока .1, матрицей блока 9и триггера регистра 12 существуетвзаимнооднозначное соответствие.К информационным входам блока 9подключаются выходы нескольких старших разрядов АЦП 3.Каждая матрица блока 9 программируется таким образом, чтобы для однойсовокупности кодов на информационных 20 4входах на информационном выходе етчгнаходился логический нуль, для другой - логическая единица, Такое разбиение определяется характеристикойдатчика блока 1, номер которого совпадает с номером, соответствующимдатчику разрядов на входе. Если номерменьше выбранного порогового значениякода, на выходе блока 9 устанавливается нуль, если больше или равен -единица. Такая зависимость междувходным и выходным кодами определяет"ся таблицей...