Тракай
Автоматизированная оросительная система
Номер патента: 1618348
Опубликовано: 07.01.1991
Авторы: Стокай, Тракай
МПК: A01G 25/16
Метки: автоматизированная, оросительная
...4 через резисторы 11 подключены посредством четвертой шины линии 10 связи к четвертому выходу блока 12 управления. Устройство 9 формирования выходного сигнала блока 6 локальной автоматики содержит резистор 16, транзистор 17, стабилитрон 18, резисторы 19 - 21, нормально разомкнутые контакты 22 - 24 и ключ 25.Устройство работает следующим образом,Двоичный код, который присваивается каждому из блоков 6 локальной автоматики, набирается на клавиатуре блока 12 управления и поступает в магистральный цифроаналоговый преобразователь 13, где преобразуется в ток, который передается по первой и четвертой шинам линии связи. Возникающее на резисторах 11 падение напряжения поступает на входы всех модульных аналого-цифровых преобразователей 4, на...
Устройство для решения интегральных уравнений фредгольма второго рода
Номер патента: 1617438
Опубликовано: 30.12.1990
МПК: G06F 7/64
Метки: второго, интегральных, решения, рода, уравнений, фредгольма
...16 нормы невяэок. С выхода дешифраторов 7 величины старших разрядов невяэок55 Я,(Х,) поступают в сумматоры 8 искомой Функции, туда же поступают зна ки невязок, т.е. в сумматоры 8 по/даются приращения функции ЬУ(Х ).В сумматорах 8 приращения Фнукциискладываются со значениями функции,полученными на предыдущей итерации.Таким образом реализуется основнаяформула итерационного процесса:(х,) - У(х,) + Ьк(х,).Величины приращений функции с выхода дешифраторов 6 поступают также через группу элементов ИЛИ 3 на сумматоры 4 невяэок, знаки этих приращений с выхода блоков И 10 тоже поступают на сумматоры 4 невязок через элементы ИЛИ 13 и элементы НЕ 11.Этим достигается получение на выходах сумматоров 4 невязок значений невязок Як(Х,), которые...
Устройство для решения интегральных уравнений фредгольма второго порядка
Номер патента: 1295413
Опубликовано: 07.03.1987
МПК: G06F 17/13
Метки: второго, интегральных, порядка, решения, уравнений, фредгольма
...на10 примере решения интегрального урав- нения Ф о р м у л а и з обретения50 точности решения, Гри достижениизаданной точности решения интегрального уравнения (выполнении условия .1г) первый узел 38 сравнения вьдаесигнал на триггер 25, который запирает элемент И 29, прекращая выполнение последующих итераций, В сумматоре 41 происходит сложение адресаХ с величиной щ задания численногопараметра, поступающей на его второйвход, и значение щ+1 подается на информационный вход шифратора 40, Черезэлемент 33 задержки задержанный сигнал с выхода элемента И 29 поступаетна первый управляющий вход коммутатора 42, переключая его информационный вход на первый выход, и черезэлемент ИЛИ 35 - на управляющий входшифратора 40 (при этом величина щ+1в...
Устройство для решения интегральных уравнений фредгольма
Номер патента: 1108444
Опубликовано: 15.08.1984
МПК: G06F 7/64
Метки: интегральных, решения, уравнений, фредгольма
...о сумматоров 3012 адреса, и элементов ИЛИ 13, блок14 сравнения, сумматор 15 нормы невязок, коммутатор 16 знаков невязок,коммутатор 17 старших разрядов, блок18 управления, вход 19 задания численного параметра устройства, вход 20задания точности устройства, вход 21тактовых импульсов устройства, вход22 задания порядка устройства, вход23 начальной установки устройства, щвход 24 запуска устройства, и выходов25 устройства.Блок 18 управления содержит первый 26 и второй 27 триггеры, элементИЛИ 28, счетчик 29, узел 30 сравнения, первый 31 и второй 32 элементыИ, первый 33 и второй 34 элементы задержки.1В устройстве первый выход блока18 управления соединен с управляющимвходом коммутатора 16 знаков невязоки с входами генераторов 1 функций,выходы...
Многоканальное устройство для реше-ния интегральных уравнений
Номер патента: 840921
Опубликовано: 23.06.1981
Авторы: Боюн, Козлов, Малиновский, Тракай
МПК: G06F 17/13
Метки: интегральных, многоканальное, реше-ния, уравнений
...входу блока управления, второй выход- соединен со вторым входом реверсивного счетчика каждого канала и со входом счетчика, выход которого подключен ко вторым входам первого и второго элементов задержки каждого канала. Блок сравнения невязок в устройстве содержит регистры, узлы сравнения, элемент задержки, и сумматор невязок, выход которого соединен с первыми входами первого и второго узлов сравнения и через элемент задержки подключен к входу первого регистра, выход которого подключен к второму входу первого узла сравнения, выход которого является вторым выходом блока, выход второго регистра подключен ко второму входу второго узла сравнения, выход которого является первым выходом блока, вход сумматора невязок является входом блока. Блок...
Устройство для решения интеграль-ных уравнений
Номер патента: 817726
Опубликовано: 30.03.1981
МПК: G06F 17/13
Метки: интеграль-ных, решения, уравнений
...2, Авторское свиде, льство СССРпо заявке Р 2599160/18-24,кл.6 Об Х 1/02, 1978 (прототип). После окончания 1-ой итерации в ре"версивных счетчиках 5 содержатся значения функции у(х), а на выходахсумматоров 3 - значения соответствующих невязок Е,(х ), ПосЛедующиеитерации выполняются аналоГично.После выполнения р-ой, последней итерации, сигнал переполнения второгосчетчика 10 поступает в блок 8 управления, который выдает команду наокончание работы.Блок 8 управления работает следующим образом,Сигнал "Начальная устййовкаф, поступающий на элемент И 20, осуществ-.ляет передачу дополнительного кодавеличины разрядности р с регистра 15на первый вход второго счетчика 10и устанавливает триггер 13 в состояние, открывающее элемент И 19,...
Устройство для решения интегральных уравнений
Номер патента: 687452
Опубликовано: 25.09.1979
МПК: G06J 1/02
Метки: интегральных, решения, уравнений
...узлов 4 выделе.п;я приращений, группу ревсрсивных счетчи. ков 5, коммутатор б,регистр 7., блок 8 управ. ления.Устройство работает следующим образом.Перед началом работы начальное приближение функции заносится в реверсивные счетчики 5, а соответствующее ему значение невязок - 10 1 в сумматоры 3. В регистр 7 заносится число разрядов сдвига, которое гостоянно подается на управляющие входы коммутаторов 2, При выполнении очередной итерации по сигналу, с блока 8 узлы 4. вьщеляют приращения, кото рые поступают на соответствующие сумматоры 3, на коммутатор б и на соответствующие ревер сивные счетчики 5, где суммируются со значениями функции, полученными на предыдущей итерации. Но команде с блока 8 генераторы 1 20 выдают значения функций,...