G06F 5/02 — G06F 5/02

Страница 2

Кодирующее устройство двоичных кодов кольцевого типа

Загрузка...

Номер патента: 516036

Опубликовано: 30.05.1976

Авторы: Кузнецов, Лукьянов, Паронджанов, Щербаков

МПК: G06F 5/02

Метки: двоичных, кодирующее, кодов, кольцевого, типа

...подачи сигнала на первую входную шину 17. Этот сигнал открывает по одному из входов первый элемент И 16, который срабатывает по первому тактовому импульсу, поступающему в устройство по второй входной шине 18. Сигнал с выхода первого элемента И устанавливает триггер 15 в единичное состояние и опрашивает шифратор 10 записи, на выходе которого формируется код в соответствии с командой, поступающей в устройство по Однои из ВхОдных шин 1 1 1 1 Л 1 кодОВОи комбинации. Сигналы с выходов шифратора 10 записи поступают в распределитель 1 импульсов и устанавливают в счетчике 2 код начального состояния, соответствующий выбранной кодовой комбинации из кодового кольца. Сигнал с единичного выхода триггера 15 по одному из входов открывает элемент И...

Преобразователь кодов в системе передачи и приема информации

Загрузка...

Номер патента: 519707

Опубликовано: 30.06.1976

Автор: Эмдин

МПК: G06F 5/02

Метки: информации, кодов, передачи, приема, системе

...вход 32 Фиксатооа 1, все оазоялы счетчика Фиксатова 1 поинимают знацения. соответствующие десятичномч значению 7 лвоицного кола. В соответствии с таблипей пепвые тои оазояда счетчика (тпигтепы 2. 3. 41 певехолят в вабочее состояние, а четвеотый пазояд (тоигтео Я - в исходно. При этом оказываются возбужденными тои инфовмационных выхода 14, 15, 16 преобоазователя, в результате чего на выходе онре 6делителя 10 появляется сигнал, поступающий на вход формирователя 24, который вырабатывает одиночный импульс, поступающий через элемент ИЛИ 27 на вход 32 первого 5 разряда счетчика фиксатора 1. Счетчик переходит в следующее состояние, соответствуюшее десятичному значению 6 информационного значения кода два из пяти. В соответствии с таблицей...

Преобразователь двоичного кода в десятичный

Загрузка...

Номер патента: 520583

Опубликовано: 05.07.1976

Авторы: Вишняков, Пешков

МПК: G06F 5/02

Метки: двоичного, десятичный, кода

...сдвига тетрад устанавливаечся нулевой код, в регистре 4 - преобразуемый двоичный код, Преобразователь работает потактно по сигналам шины и выполИняет полное преобразование за М/2 тактов(где М - разрядность исходного двоичногочисла).В каждом такте в зависимости от сигналов на входах 6, О., О,с, д, дешифраторы30на своих выходах по сигналу на входе Р вырабатывают или сигнал разрешения сдвигана два разряда (сигнал на выходе К), илисигналы на выходах А В, С для установкиЭ 135соответствующего кода в трех старших ра:-ь.рядах регистра той же тетрады. Кроме этого, дешифраторы вырабатывают на своих выходах сигналы переноса в соседнюю старшуютетраду (сигнал переноса "2 на выходеци сигнал переноса "1" на выходе Я ),Выработка сигналов на...

Устройство для преобразования двоичного кода с масштабированием

Загрузка...

Номер патента: 521563

Опубликовано: 15.07.1976

Авторы: Гильман, Пенкин, Рог

МПК: G06F 5/02

Метки: двоичного, кода, масштабированием, преобразования

...двоичного регистра сдвига, информационные ,входы которого подключены к третьей груп-"5на масштабный коэффициент и сдвигом нача-, ла отсчета с сохранением высокого быстро- действия Устройство для преобразования двоичного кода с масштабированием, содержащееблок управления, первый выход которого соединен с управляющим входом сумматора эквивалентов, выходы которого соединены свыходными шинами, и первая группа информационных входов сумматора эквивалентовсоединена с первой группой входных шин,группу элементов "И", о т л и ч а ю щ ее с я тем, что, с целью повышения коэффициента использования оборудования и увеличения быстродействия, оно содержит двоичный,регистр сдвига и блок делени на два, информационные входы которого соединены со второй...

Преобразователь двоичного кода в двоично-десятичный код градусов и минут

Загрузка...

Номер патента: 521564

Опубликовано: 15.07.1976

Авторы: Капайкин, Кошевой, Франков

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, минут

...После записи во входной регистр 3 преобразуемого кода дешифратор "нуляф 4 выдает на элемент "И" 2 сигнал разрешения, и элемент "Иф 2 пропускает последовательность импульсов на вход сложения двоичного счетчика 5. Выход двоичного счетчика 5 соединен с дешифратором 6, выходные шины которого обеспечивают первоначальное обнуление" двоично-десятичного счетчика минут и двоично-десятичного счетчика градусов, опрос логических элементов И", блоков 7 и "обнуление" входного регистра 3 и двоичного счетчика 5, после преобразования кодаВ табл, 1 показано соединение блоков 7 элементов И" с соответствующими разрядами выходов 18 и 19 входного регистра 3 и через элемечты "ИЛИ" блоков 8 элементов "ИЛИ"- с соответствующими разрядами дво-, ипо-десятичных...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 521565

Опубликовано: 15.07.1976

Автор: Синаев

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, преобразования

...а выходы соединены со- его сброса записывается "единица" в делиответственно со вторыми входами первого, тель 2 следующей декады,, и второго элементов "ИЛИ".16Таким образом, после прихода последнеНа чертеже представлена схема однойГо импульса сдвига в декадных счетчиках. декады описываемого устройства, рказывается записанным преобразованное чисОна содержит первый элемент "ИЛИ" 1 ло в двоично-десятичном коде,делитель 2 на два, второй элемент "ИЛИ" 3,делитель 4 на пять, первый элемент "И" 5, и . Описываемое устройство при небольших,второй элемент "И" 6, первый Д-триггер 7 аппаратурных эатратахпозволяет осущести второй Д триггер 8. влять преобразование двоичного кода в двоПеред началом работы все триггеры на- йчно-десятичный с...

Преобразователь двоичных чисел в двоично-десятичные

Загрузка...

Номер патента: 523406

Опубликовано: 30.07.1976

Автор: Штурман

МПК: G06F 5/02

Метки: двоично-десятичные, двоичных, чисел

...десятичньх чисел вида В= (д; 10 ф)э,Эти эквиваленты вырабатываются формирователем 4 из эквивалентов вида (10 - ) хранящихся в запоминающем устройстве 8.Выборкой этих эквивалентов управляет переключатель импульсов. В исходном положении этот переключатель установлен на выборку максимального двоичного эквивалента. Затем ,возбуждаются шины, меньших по алгебраической величине эививалентов. Последовательность выдачи эквивалентов определяется значениями й: для правильных дробей - 1; - 2; - 3; ; - К для целых чисел А; (1 г - 1); И - 2); ; О, для смешанных дрооей 1; (1 - 1)0; - 1; - 2;Применение формирователей позволяетиспользовать запоминающее устройство 8 меньшей емкости. Она определяется количеством разрядов Й преобразованного...

Устройство для преобразования параллельного -кода в последовательный двоичный код

Загрузка...

Номер патента: 523407

Опубликовано: 30.07.1976

Автор: Цукерман

МПК: G06F 5/02

Метки: двоичный, код, кода, параллельного, последовательный, преобразования

...1 с приходомпервого импульса опережающей последовательности тактовых импульсов ТИ, открывается элемент И 3.Через элемент ИЛИ 9 импульс в видеединицы младщего разряда двоичного кодапоступает на выходную шину. Одновременноимпульсом с выхода элемента И 3 на триггере 10 устанажливается 1 на нулевом выходе. При этом элементы И 4 и 7 заперты 40нулевым выходом трлггера 8, Первый чмпульс отстающей последовательности тактовых импульсов ТИ, опрашивает элементыИ б и б, и происходит сдвиг на один разрядрегистров 1 и 2. Триггером 10 открыт элемент 45И б и закрыт элемент И б, Поэтому импульс ТИ, проходит через элемент И б иустанавливает 1 на нулевом выходе триггера 8. В следующем такте через открытыйэлемент И 4 может пройти импульс толькопрн наличии 1...

Устройство для логарифмирования и потенцирования двоичных чисел

Загрузка...

Номер патента: 523408

Опубликовано: 30.07.1976

Авторы: Леусенко, Морозевич, Немытов

МПК: G06F 5/02

Метки: двоичных, логарифмирования, потенцирования, чисел

...число, равное количеству разрядов, отводимых для отображсния целой части числа х, По сигналу пуск, поступающему на вход триггера 6, триггер 6 устанавливается,в единичное состояние, в рсзуль523408 чению антилогарифма для заданного логарифма. Время выполнения указанных операций определяется разрядностью устройства и значением операндов.5 Предлагаемое устройство позволяет осуществлять те же преобразования над числами, что и известные, при меньшем объеме оборудования. 10 Устройство для логарифмирования и потенцирования двоичных чисел, содержащее гене ратор тактовых импульсов, выход которогосоединен с первым входом первого элемента И, второй вход которого соединен с инверсным выходом триггера, элемент ИЛИ, регистр сдвига, счетчик, выходы...

Преобразователь кодовой информации в десятичную

Загрузка...

Номер патента: 525943

Опубликовано: 25.08.1976

Авторы: Введенский, Пинчук, Циркин

МПК: G06F 5/02

Метки: десятичную, информации, кодовой

...элек 20 трическая схема преобразователя.Преобразователь кодовой информаци 11 в десятичную содержит двоичный регистр 1, двоягный счетчик 2, декадно-пересчетцсг 1;, уст 1 РОИСТВО 3, ЭЛЕ 1.1 Е 11 Т 11 1, ЭЛОМЕ 11 Т 1-.1 СЗ 1".;1 Н.111 Я25 5, соеанненпыс в 11 хс-.деми с эггекгентом И 3,:.:В 7, элемент задержки 8, триггер 8, фор- .5(. 11 БГ)ьсрель 1 О р элемент И 1 1Преобразователь работает следующим обра Ом.На входы каждого элемента сравнения 5 поступают потенциалы, снимаемые с триггеров реис(ра 1 ц двоирного счегчика 2, СоВ 1 а дени е потенциалов на Входах элементОВ сравнения 5 Вызывает появление сигналана выходе, 1,оразряд(ное (поп(арное) совпаде-ние потен(палов на входах всех элементов1сравнения 5 Вызывает появление сиГнала на (выходе...

Преобразователь двоичного кода в десятичный

Загрузка...

Номер патента: 525944

Опубликовано: 25.08.1976

Автор: Дубров

МПК: G06F 5/02

Метки: двоичного, десятичный, кода

...фИф 7, входы которого соединеныс нулевыми выходами 19 двоичных счетчиков 4-6 и входом 17 устройства, Одинвход блока опроса 2 соединен с входом 18устройства.Работа предлагаемого устройства основана на суммировании в соответствующих разрядах десятичного счетчйка чисел в соотвеъствии с весами разрядов двоичного кода преобразуемого числа. В таблице показано, какие, числа необходимо .прибавить в соот ветствующую декаду при наличии "1" в разрядах двоичного числа. ся сигналы на выходах блока опроса 2, которые через блок элементов И" 1 подклчают ко входу шифратора 3 разряды преобраэуемого двоичного числа. При наличии вкаком-нибудь разряде двоичного числа "1"появляются сигналы на выходах шифратора 3и в двоичные счетчики 4-7...

Преобразователь кода

Загрузка...

Номер патента: 525945

Опубликовано: 25.08.1976

Автор: Бодаревский

МПК: G06F 5/02

Метки: кода

...2. г;2592 г,3ду ге 2 ератора сдвинутых се)ий Второи ОКОЙвторого элемента) "И" соединен с выходом) накапливающего сумматора, информационныеВходы которого 220 дклочень к третьей группе внешних шин, первый вход третьего элемента "Иф подключен ко входной управляощей шине, а второй - ко второму Выходугенератора сдвинутых серий, вход которогосоединен. с выходом пе вого элемента фИф),На чертеже изображена блок-схема предложенного преобразователя кода.Преобразователь кода содержит генератор 1 импульсов, первый элемент фИф 2,входной двоичный счетчик 3, выходной двоично-десятично-шестидесятиричный счетчик И4, дешифратор 5, второй элемент И" 6,накапливающий 2 -разрядный двои пый сумматор 7, группу внешних шин 8 сумматора(третья группа),...

Преобразователь кода из системы остаточных классов в полиадический код

Загрузка...

Номер патента: 525946

Опубликовано: 25.08.1976

Автор: Василенко

МПК: G06F 5/02

Метки: классов, код, кода, остаточных, полиадический, системы

...числа по-ому основанию на к-ом такте ра 55 боты преобразователя. Дополнительные коды остатков минимальных чисел поступают на входы блока 5 модульных сумматоров, на вторые входы которых с выходов входногорегистра 1 поступают остаткипосоответствующим основаниям, представляющие результаты работы преобразователя в предыдущем такте, При этом на выходе блока 5 формируются остатки вида:кк к- к к.4 ка - 0 О - А с. -Д,кф ки г к к кц-)"к-где) - остаток по ) -ому основанию после Й -1 )-го такта работы преобразователя, Таким образом в преобразователе осуществляется последовательная нулевизация исходного числа, При этом по основаниям Р ( 1 = 1, 2,к ) выработка дополнительных кодов остатков минимальных чисел на 1 юм такте работы преобразователя не...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 525947

Опубликовано: 25.08.1976

Авторы: Любомудров, Попов

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...ы. , , , гдед-; =еь 1 А (тиос Р;)В постоянной памяти-матрицы 3 хранитгп+1-кся 2 слов, причем матрица 3 имеет ( тп+1-к)Ик) входных адресных шин, подсоединенных к" ( т+1-к ) выходам регистра 1 выходные шины сх 1 йлы 3 подразделяются напгруппу и каждая группа шин соответственно подсоединяется к адресным шинам корректи 20 ,руюших матричных сумматоров 4, 5, 6, П+ 2.,4но, А " А ф А ; делится на 2 нацело, аКт, е. . =е 1 А(ьоД.Р ) =и и=е 1 А (под Р )+ гсь 1 А (апой Р ) =О+А Аи 1 1ЭффективностЬ предлагаемого устройства видна на следуюшем конкретнол примере. Гсли, например, в устройство ,".рототип, преобразующее селйразрядные двоичные коды в коды СОК по основаниям семь, восемь и девять , вводится матрица преобразованиядвоичных кодов в...

Преобразователь кодов

Загрузка...

Номер патента: 526884

Опубликовано: 30.08.1976

Авторы: Викторов, Остафин, Романкевич, Яцунов

МПК: G06F 5/02

Метки: кодов

...разряла регистра 2 соединен шиной 20 с блоком 7 управления, который крме того соединен шинами 21 - 24 с элементами И 17 и 19 и элементами И 11 и 12 соответственно.Преобразователь кодов работает в лвухрежимах.Перевод чисел в кол с большим основанием.5 Перед началом работы преобразуемое число записывается в сдвнговый регистр 1, блок 10 алгебраического суммирования по шине 14 настраивается на режущим вычитания. Процесс преобразования осуществляется следующим 1 О образом. Содержимое старшего разряла слвпгового регистра 1 с помощью умножителя 13 умножается на константу, равную 5 - Я (Я - основание исходной системы счисления, 5 - основание системы искомого представления), и вычитается в блоке 10 из содержимого двух старших разрядов...

Преобразователь правильной двоичной дроби в двоично десятичную дробь и целых двоично-десятичных чисел в двоичные

Загрузка...

Номер патента: 526885

Опубликовано: 30.08.1976

Автор: Штурман

МПК: G06F 5/02

Метки: двоично, двоично-десятичных, двоичной, двоичные, десятичную, дроби, дробь, правильной, целых, чисел

...переключения схемы.Операция сдвига реализуется за счет увеличения на один такт периода обращения управляющего импульса в линии 3. Это происходит в каждом цикле, когда по шине 16 (на элемент И 11) поступает управляющий импульс, Задержка на один такт этого импульса осуществляется при помощи элемента 7, который со сдвигом вновь вводит его в линию 3. Одновременно импульс с выхода элемента 7, пройдя через коммутатор 5, на элементе 10 в каждом цикле преобразования опрашивает двоичную дробь, циркулирующую в линии 2, на наличие единицы в младшем разряде. Если таковая имеется, то она через элемент 10 поступает на линию задержки 1 в качестве старшего разряда преобразуемой двоично-десятичной дроби.Необходимость коррекции определяется с помощью...

Преобразователь правильной двоичнодесятичной дроби в двоичную дробь и целых двоичных чисел в двоично-десятичные числа

Загрузка...

Номер патента: 526886

Опубликовано: 30.08.1976

Автор: Штурман

МПК: G06F 5/02

Метки: двоично-десятичные, двоичнодесятичной, двоичную, двоичных, дроби, дробь, правильной, целых, чисел, числа

...один такт периода его обращения. Это происходит в каждом цикле при поступлении,по шине 13 управляющего импульса, В этом случае упД 10 15 20 25 ЗО Зб 40 45 50 55 60 65 4равляющий импульс, пройдя через элемент 11 9 и через коммутатор 5, выделит на элемсьпе 10 очередной разряд целой части, который перейдет на Вторую линию задержки 2. Бсьагодары,наличиО обратной связи она образует циркуляционный регистр, где и осуществляется последовательное формирование и хранение искомой двоичной дроби.Коррекция тетрад выполняется следующим образом.На первом элементе И 7 все тетрады проверяются на наличие у них разрядов с весовым коэффициентом р=3 (т. е. тетрады, равные 8 и 9). Элемент И 8 вырабатывает импульсы для тетрад, содержащих числа 5, 6 или 7....

Преобразователь кодов из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 526887

Опубликовано: 30.08.1976

Авторы: Любомудров, Попов

МПК: G06F 5/02

Метки: классов, код, кодов, остаточных, позиционный, системы

...колонн, зафиксирова;иных па регистрах,сигнал, подаваемый на вхол олока сравнения,проходит па его Выход. В случае же, когдаколы на регстрах 1 и 7 пе разны, сигнал,полаваемый гна вход блока 8, па его выход пепрохолит,СчетИс 9 предпазпасен Лля подсчета п.;пульсов, полаваемых на управляющий вхолблока сдвиговых регистров, и его вход полсоелинсн к первоеу Выхолу 12 ОлОка упраВлеппя 10, а выход - к гыхолным вчформацио 1 шым шинам 5 съема старцтих разрялозискомого двоичного кола.Блок управления 10 имеет три выхода 12,13, 14 и один вход 1. На выходы 12, 13, 14 отблока управления соответственно поступаютследующие сигналы: сип 1 аЛЫ СДВИга, ПОЛазасмые на управляющий вхол блока сдвиговыхреп 1 строз; сигналы опроса, .олаваемыс науправляющий...

Устройство для преобразования кодов

Загрузка...

Номер патента: 530329

Опубликовано: 30.09.1976

Авторы: Дуров, Козлов, Косинов

МПК: G06F 5/02

Метки: кодов, преобразования

...и воздействуя черезблок 3 управления, устанавливает триггер 13 висходное состояние, прекращая поступление по следовательности импульсов от генератора 6через элемент "Иф 14 на счетный вход счетчика4, в результате чего в этом счетчике получается преобразованный код. Кроме того, блок3 управления по сигналу сравнения разрешает прохождение преобразованного кодасо счетчика 4 через блок 1 1 выдачи информации на первую группу выходных шин,после считывания преобразованного кодаустройство готово к приему следующегокода для преобразования,В случае необходимости преобразованиякодов в обратном направлении достаточноосуществить занесение преобразуемогокода со второй группы входных шин в блок12, с которого по сигналу занесения кодзаписывается в...

Устройство для преобразования кода постоянного веса

Загрузка...

Номер патента: 531149

Опубликовано: 05.10.1976

Автор: Миневич

МПК: G06F 5/02

Метки: веса, кода, постоянного, преобразования

...СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 филиал ППП Патент г, Ужгород, ул. Проектная, 4 На чертеже приведена блок-схема устройства.Информационные выходы генератора кодапостоянного веса 1 соединены с блоком сравнения 2, выход которого соединен с элементом И 3, Первый выход генератора импульсов сдвига 4 соединен со входом генератора и входом счетчика 5, выходы которогосоединены с информационными входами блока элементов И 6. Второй выход генератора4 соединен со вторым входом элемента И 3,выход которого соединен с управляющим входом блока элементов И 6, выходы которогоподключены к выходным шинам 7,Устройство работает следующим образом. б В блок сравнения 2 записывают принятое кодовое слово...

Преобразователь двоичного кода в двоично-десятичный код

Загрузка...

Номер патента: 532857

Опубликовано: 25.10.1976

Авторы: Ордынцев, Яншин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, код, кода

...бф 6И 14 и на шестой управляющий вход блокаэлементов И 18, При этом информация спервых трех выходов сумматора заноситсяв ячейки буферного регистра 2, а с четвертого выхода сумматора - в шестую ячейкубуферного регистра 3,В момент 1 разрешающий сигнал поступает на управляющий вход блока элементовИ 13 и шестой управляющий вход блокаэлементов И 17. При этом на первый входсумматора через шестой элемент блока элементов И 7 и элемент ИЛИ 6 поступаетследующий по старшинству разряд преобразуемого кода ( а на остальные входы.)сумматора через блок элементов И 13 иэлементы ИЛИ 10 и 11- трехразрядноедвойчное число, хранившееся в буферйомрегистре 2,Через полтахта, в момент 1, приходитразрешение переноса информации с первыхтрех выходов сумматора в...

Преобразователь параллельных двоичных кодов

Загрузка...

Номер патента: 541163

Опубликовано: 30.12.1976

Авторы: Авраменко, Ахапкин

МПК: G06F 5/02

Метки: двоичных, кодов, параллельных

...прямых и инверсных выходов регистра 18 поступают на и-входовые управляющие элементы И 10 - 13 через элементы И 2, 4, 6, 8, открытые блоком 14 управления. В случае совпадения единичных потенциалов на и входах управляющих элементов И 10 - 13 устанавливаются в единичное состояние те разряды выходного регистра 19, информационные входы которых через элементы ИЛИ соединены с выходом того управляющего элемента И, на котором произошло совпадение потенциалов. Остальные разряды регистра 19 остаются в нулевом состоянии. Если, например, на входной регистр 18 поступает код 10, то единичный потенциал появляется на выходах элементов И 2 и 8, затем на выходах управляющих элементов И 10, 12, 13 и устанавливает на выходе регистра 19 код 11.При...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 547763

Опубликовано: 25.02.1977

Авторы: Берштейн, Гузик, Костина, Лисуненко

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, преобразования

...соединен со входом последовательногосумматора 10, выход которого соединен совходами элементов И 11, 12, и 13 . Выходы элементов И 11 и 12 через элементИЛИ 14 соединены со входом регистра 15произведения, выход которого через элемент7 задержки соединен с другим входом последовательного сумматора 10 и со входомэлемента И 9. Входы блока 2 порядков икорректирующих коэффициентов и регистра4 множимого соединены с шинами вводапорядков и мантиссы двоичного кода соответственно. Выход схемы И 13 соединен сшиной вывода двоично-десятичного кода мантиссы.В блоке 2 порядков и корректирующихкоэффициентов выбираются двоично-десятичный порядок числа, который поступает навходную шину, и корректирующий коэффициент,который вносится в регистр 5 множителя. 5В...

Преобразователь кодов

Загрузка...

Номер патента: 548857

Опубликовано: 28.02.1977

Авторы: Кошевой, Франков

МПК: G06F 5/02

Метки: кодов

...формирователем 7 адреса в соответствиями с сигналами, приходящими от переключателя 8 эквивалентов,Лдрсс начальной ячейки накопителя 9, установленный при помощи переключателя 8 эквивалентов считывается первым тактирующим импульсом, поступающим от элемента 2 И и подастся на накопитель 9. Считанный по данному адресу код состоит из двух групп сигналов. Первая группа сигналов является информационной, подается на выходной сумматор 10 и служит для образования выходного кода, а вторая является командной, подается на дешифратор 6 и служит для управления процессом преобразования. На выходе одной из шин дешифратора 6 в соответствии с кодом, поступившей команды появляется сигнал, который поступает на опрос одного илп нескольких разрядов...

Устройство для преобразования двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 549801

Опубликовано: 05.03.1977

Авторы: Полищук, Распутный, Сальникова

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода, преобразования

...зависимость между входными и выходными сигналами которой такова, что входная комбинация кода, имею. щая содержимое 8, 9, 10, 11 и 12 двоичных единиц, блоком 4 уменьшается на 3.Регистр 5 предназначен для хранения четырехразрядной скорректированной информации до окончания такта коррекции данной тетрады.Триггер б предназначен для временного хранения текущих значений четвертого разряда информации с выхода регистра 5,Устройство работает следующим образом.Двоично-десятичный код числа, предназначенного для преобразования в двоичный код, потетрадно располагается в регистре 1,После этого содержимое всех тетрад поочередно, начиная с первой тетрады (элементы Т, - Т 4), поступает через блок 3 на блок 4, где анализируются и при необходимости...

Устройство для преобразования двоичнодесятичных чисел в двоичные

Загрузка...

Номер патента: 550633

Опубликовано: 15.03.1977

Авторы: Гут, Дунец, Колодчак, Овсяк

МПК: G06F 5/02

Метки: двоичнодесятичных, двоичные, преобразования, чисел

...сумматора 3 заносится в динамический регистр 1, а сигнал с выхода динамического регистра 1 запоминается в освобожденном от информации четвертом разряде регистра 2 тетрады на один такт, что эквивалентно умножению числа на два. Во втором такте преобразования сигналом, поступающим по шине 7, элемент И 4 открывается, на входы последовательного сумматора 3 поступают через открытый элемент И б код очередного разряда тетрады преобразуемого числа и через открытый элемент И 4 - код с выхода четвертого разряда регистра 2 тетрады, в котором хранится результат умножения числа на два. Сумма, образованная в результате сложения, с выхода последовательного сумматора 3 поступает на вход динамического регистра 1. Происходит второй сдвиг вправо на...

Преобразователь кода числа из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 554536

Опубликовано: 15.04.1977

Авторы: Борисенко, Губарев, Евдокимов, Завизиступ

МПК: G06F 5/02

Метки: классов, код, кода, остаточных, позиционный, системы, числа

...шинами.На чертеже приведена структурная элеко трическая схема преобразователя,Преобразователь кода числа из системыостаточных классов в позиционный код содержит блок 1 модульных накапливающих сумматоров, блок для контроля обнуления 2,управляющий блок 3, позиционный сумматор4, входные информационные шины 5, входную управляющую шину 6, выходные шины 7.Преобразователь работает следующим образомм.5545361 1 Составитель А. Шкатулла Текред А. Камышникоса Корректор Л. Котова Редактор А. Зиньковск Изд. М 374 ираж 8 Подписное аказ 913 Типография, пр. Сапунова,На входные шины 5 блока 1 поступают остатки в позиционном коде по соответствующим модулям. Одновременно в управляющий блок 3 по входу 6 в позиционном коде поступает остаток по...

Устройство для кодирования информации

Загрузка...

Номер патента: 556428

Опубликовано: 30.04.1977

Авторы: Зяблов, Самойленко, Финаев

МПК: G06F 5/02

Метки: информации, кодирования

...поступлеции одного или более сообщений одновременно или в любой последовательности соответствующие сигналы с выходов объектов 1 поступают на элементы И 2, с выхода первого по номеру элемента И 2 сигнал поступает на формирователь 9 и фиксируется триггером 8, который устанавливается в единичное состояние. На выходе триггера 8 появляется единичный потенциал, .который формирует сигнал через элемент ИЛИ 6 и элемент И 4 на одном из входов шифратора 10, Сигнал с выхода шифратора 10 через элемент ИЛИ 7 поступает на одновибратор 11, длительность импульсов которого определяет время кодирования. Элемент задержки времени 12 выдает импульс по окончании времени кодирования на элемент И 5, по сигналу с которого триггер 8;возвращается в исходное...

Устройство для преобразования кодов

Загрузка...

Номер патента: 556429

Опубликовано: 30.04.1977

Авторы: Бородаев, Волкогон, Корнейчук, Тарасенко, Тесленко

МПК: G06F 5/02

Метки: кодов, преобразования

...5, 9, и 10 в единичное состояние и поступает на входы синхронизации блоков 1 и 2. Так как триггеры 9 и 10 З 0 находятся в единичном состоянии, то элементИ 15 открыт для прохождения тактовых импульсов, поступающих на счетный вход счетчика б, содержимое которого с приходом каждого импульса уменьшается на единицу. С под 5 ступлением на вход четвертого по счету импульса содержимое счетчика б становится равным нулю и на его выходе появляется сигнал, поступающий через элемент И 3 на вход перестройки блока 1, При этом перестраива емый фазо-импульсный многоустойчивый элемент, работающий по основанию 2 устанавливается в состояние 4 (гпой 2) =2, что можно определить по периоду следования сигналов на его выходе. Перестраиваемый фазо-им пульсный...

Устройство для потенцирования

Загрузка...

Номер патента: 557361

Опубликовано: 05.05.1977

Авторы: Лозовик, Морозевич, Немытов, Оранский

МПК: G06F 5/02

Метки: потенцирования

...целой части не равно нулю, вычитается единица на каждомтакте до получения нулевого значения вэтой части сумматора 1, Одновременно сэтой операцией синхронно в регистре 6производится сдвиг единицы влево. Причемпри выполнении этих операций должно выполняться следующее условие при положительном исходном числе в регистре 6 кроме указанных сдвигов производится ещеодин дополнительный в ту же сторону, асодержимое дробной части сумматора 1преобразуется в дополнительный код, приотринаальном заданном числе дополнительный сдвиг в регистре 6 не производится,а содержимое сумматора 1 остается в прямом коде. Во время перечисленных операций смтояние сумматора 4 и триггера 9не изменяется.Затем содержимое сумматора 1 сравнивается со значением...